gpio.h 5.5 KB

123456789101112131415161718192021222324252627282930313233343536373839404142434445464748495051525354555657585960616263646566676869707172737475767778798081828384858687888990919293949596979899100101102103104105106107108109110111112113114115116117118119120121122123124125126127128129130131132133134135136137138139140141142143144145146147148149150151152153154155156157158159160161162163164165166167168169170171172173174175176177178179180181182183184185186187188189190191192193194195196197198199200201202203204205206207208209210211212213214215216217
  1. /*
  2. * (C) Copyright 2007-2012
  3. * Allwinner Technology Co., Ltd. <www.allwinnertech.com>
  4. * Tom Cubie <tangliang@allwinnertech.com>
  5. *
  6. * SPDX-License-Identifier: GPL-2.0+
  7. */
  8. #ifndef _SUNXI_GPIO_H
  9. #define _SUNXI_GPIO_H
  10. #include <linux/types.h>
  11. #include <asm/arch/cpu.h>
  12. /*
  13. * sunxi has 9 banks of gpio, they are:
  14. * PA0 - PA17 | PB0 - PB23 | PC0 - PC24
  15. * PD0 - PD27 | PE0 - PE31 | PF0 - PF5
  16. * PG0 - PG9 | PH0 - PH27 | PI0 - PI12
  17. */
  18. #define SUNXI_GPIO_A 0
  19. #define SUNXI_GPIO_B 1
  20. #define SUNXI_GPIO_C 2
  21. #define SUNXI_GPIO_D 3
  22. #define SUNXI_GPIO_E 4
  23. #define SUNXI_GPIO_F 5
  24. #define SUNXI_GPIO_G 6
  25. #define SUNXI_GPIO_H 7
  26. #define SUNXI_GPIO_I 8
  27. /*
  28. * This defines the number of GPIO banks for the _main_ GPIO controller.
  29. * You should fix up the padding in struct sunxi_gpio_reg below if you
  30. * change this.
  31. */
  32. #define SUNXI_GPIO_BANKS 9
  33. /*
  34. * sun6i/sun8i and later SoCs have an additional GPIO controller (R_PIO)
  35. * at a different register offset.
  36. *
  37. * sun6i has 2 banks:
  38. * PL0 - PL8 | PM0 - PM7
  39. *
  40. * sun8i has 1 bank:
  41. * PL0 - PL11
  42. *
  43. * sun9i has 3 banks:
  44. * PL0 - PL9 | PM0 - PM15 | PN0 - PN1
  45. */
  46. #define SUNXI_GPIO_L 11
  47. #define SUNXI_GPIO_M 12
  48. #define SUNXI_GPIO_N 13
  49. struct sunxi_gpio {
  50. u32 cfg[4];
  51. u32 dat;
  52. u32 drv[2];
  53. u32 pull[2];
  54. };
  55. /* gpio interrupt control */
  56. struct sunxi_gpio_int {
  57. u32 cfg[3];
  58. u32 ctl;
  59. u32 sta;
  60. u32 deb; /* interrupt debounce */
  61. };
  62. struct sunxi_gpio_reg {
  63. struct sunxi_gpio gpio_bank[SUNXI_GPIO_BANKS];
  64. u8 res[0xbc];
  65. struct sunxi_gpio_int gpio_int;
  66. };
  67. #define BANK_TO_GPIO(bank) (((bank) < SUNXI_GPIO_L) ? \
  68. &((struct sunxi_gpio_reg *)SUNXI_PIO_BASE)->gpio_bank[bank] : \
  69. &((struct sunxi_gpio_reg *)SUNXI_R_PIO_BASE)->gpio_bank[(bank) - SUNXI_GPIO_L])
  70. #define GPIO_BANK(pin) ((pin) >> 5)
  71. #define GPIO_NUM(pin) ((pin) & 0x1f)
  72. #define GPIO_CFG_INDEX(pin) (((pin) & 0x1f) >> 3)
  73. #define GPIO_CFG_OFFSET(pin) ((((pin) & 0x1f) & 0x7) << 2)
  74. #define GPIO_DRV_INDEX(pin) (((pin) & 0x1f) >> 4)
  75. #define GPIO_DRV_OFFSET(pin) ((((pin) & 0x1f) & 0xf) << 1)
  76. #define GPIO_PULL_INDEX(pin) (((pin) & 0x1f) >> 4)
  77. #define GPIO_PULL_OFFSET(pin) ((((pin) & 0x1f) & 0xf) << 1)
  78. /* GPIO bank sizes */
  79. #define SUNXI_GPIO_A_NR 32
  80. #define SUNXI_GPIO_B_NR 32
  81. #define SUNXI_GPIO_C_NR 32
  82. #define SUNXI_GPIO_D_NR 32
  83. #define SUNXI_GPIO_E_NR 32
  84. #define SUNXI_GPIO_F_NR 32
  85. #define SUNXI_GPIO_G_NR 32
  86. #define SUNXI_GPIO_H_NR 32
  87. #define SUNXI_GPIO_I_NR 32
  88. #define SUNXI_GPIO_L_NR 32
  89. #define SUNXI_GPIO_M_NR 32
  90. #define SUNXI_GPIO_NEXT(__gpio) \
  91. ((__gpio##_START) + (__gpio##_NR) + 0)
  92. enum sunxi_gpio_number {
  93. SUNXI_GPIO_A_START = 0,
  94. SUNXI_GPIO_B_START = SUNXI_GPIO_NEXT(SUNXI_GPIO_A),
  95. SUNXI_GPIO_C_START = SUNXI_GPIO_NEXT(SUNXI_GPIO_B),
  96. SUNXI_GPIO_D_START = SUNXI_GPIO_NEXT(SUNXI_GPIO_C),
  97. SUNXI_GPIO_E_START = SUNXI_GPIO_NEXT(SUNXI_GPIO_D),
  98. SUNXI_GPIO_F_START = SUNXI_GPIO_NEXT(SUNXI_GPIO_E),
  99. SUNXI_GPIO_G_START = SUNXI_GPIO_NEXT(SUNXI_GPIO_F),
  100. SUNXI_GPIO_H_START = SUNXI_GPIO_NEXT(SUNXI_GPIO_G),
  101. SUNXI_GPIO_I_START = SUNXI_GPIO_NEXT(SUNXI_GPIO_H),
  102. SUNXI_GPIO_L_START = 352,
  103. SUNXI_GPIO_M_START = SUNXI_GPIO_NEXT(SUNXI_GPIO_L),
  104. SUNXI_GPIO_N_START = SUNXI_GPIO_NEXT(SUNXI_GPIO_M),
  105. SUNXI_GPIO_AXP0_START = 1024,
  106. };
  107. /* SUNXI GPIO number definitions */
  108. #define SUNXI_GPA(_nr) (SUNXI_GPIO_A_START + (_nr))
  109. #define SUNXI_GPB(_nr) (SUNXI_GPIO_B_START + (_nr))
  110. #define SUNXI_GPC(_nr) (SUNXI_GPIO_C_START + (_nr))
  111. #define SUNXI_GPD(_nr) (SUNXI_GPIO_D_START + (_nr))
  112. #define SUNXI_GPE(_nr) (SUNXI_GPIO_E_START + (_nr))
  113. #define SUNXI_GPF(_nr) (SUNXI_GPIO_F_START + (_nr))
  114. #define SUNXI_GPG(_nr) (SUNXI_GPIO_G_START + (_nr))
  115. #define SUNXI_GPH(_nr) (SUNXI_GPIO_H_START + (_nr))
  116. #define SUNXI_GPI(_nr) (SUNXI_GPIO_I_START + (_nr))
  117. #define SUNXI_GPL(_nr) (SUNXI_GPIO_L_START + (_nr))
  118. #define SUNXI_GPM(_nr) (SUNXI_GPIO_M_START + (_nr))
  119. #define SUNXI_GPN(_nr) (SUNXI_GPIO_N_START + (_nr))
  120. #define SUNXI_GPAXP0(_nr) (SUNXI_GPIO_AXP0_START + (_nr))
  121. /* GPIO pin function config */
  122. #define SUNXI_GPIO_INPUT 0
  123. #define SUNXI_GPIO_OUTPUT 1
  124. #define SUNXI_GPA0_EMAC 2
  125. #define SUN6I_GPA0_GMAC 2
  126. #define SUN7I_GPA0_GMAC 5
  127. #define SUNXI_GPB0_TWI0 2
  128. #define SUN4I_GPB22_UART0_TX 2
  129. #define SUN4I_GPB23_UART0_RX 2
  130. #define SUN5I_GPB19_UART0_TX 2
  131. #define SUN5I_GPB20_UART0_RX 2
  132. #define SUNXI_GPC6_SDC2 3
  133. #define SUNXI_GPD0_LCD0 2
  134. #define SUNXI_GPD0_LVDS0 3
  135. #define SUNXI_GPF0_SDC0 2
  136. #define SUNXI_GPF2_SDC0 2
  137. #ifdef CONFIG_MACH_SUN8I
  138. #define SUNXI_GPF2_UART0_TX 3
  139. #define SUNXI_GPF4_UART0_RX 3
  140. #else
  141. #define SUNXI_GPF2_UART0_TX 4
  142. #define SUNXI_GPF4_UART0_RX 4
  143. #endif
  144. #define SUN4I_GPG0_SDC1 4
  145. #define SUN5I_GPG3_SDC1 2
  146. #define SUN5I_GPG3_UART1_TX 4
  147. #define SUN5I_GPG4_UART1_RX 4
  148. #define SUN4I_GPH22_SDC1 5
  149. #define SUN6I_GPH20_UART0_TX 2
  150. #define SUN6I_GPH21_UART0_RX 2
  151. #define SUN4I_GPI4_SDC3 2
  152. #define SUN6I_GPL0_R_P2WI_SCK 3
  153. #define SUN6I_GPL1_R_P2WI_SDA 3
  154. #define SUN8I_GPL0_R_RSB_SCK 2
  155. #define SUN8I_GPL1_R_RSB_SDA 2
  156. #define SUN8I_GPL2_R_UART_TX 2
  157. #define SUN8I_GPL3_R_UART_RX 2
  158. #define SUN9I_GPN0_R_RSB_SCK 3
  159. #define SUN9I_GPN1_R_RSB_SDA 3
  160. /* GPIO pin pull-up/down config */
  161. #define SUNXI_GPIO_PULL_DISABLE 0
  162. #define SUNXI_GPIO_PULL_UP 1
  163. #define SUNXI_GPIO_PULL_DOWN 2
  164. /* Virtual AXP0 GPIOs */
  165. #define SUNXI_GPIO_AXP0_VBUS_DETECT 8
  166. #define SUNXI_GPIO_AXP0_VBUS_ENABLE 9
  167. void sunxi_gpio_set_cfgbank(struct sunxi_gpio *pio, int bank_offset, u32 val);
  168. void sunxi_gpio_set_cfgpin(u32 pin, u32 val);
  169. int sunxi_gpio_get_cfgbank(struct sunxi_gpio *pio, int bank_offset);
  170. int sunxi_gpio_get_cfgpin(u32 pin);
  171. int sunxi_gpio_set_drv(u32 pin, u32 val);
  172. int sunxi_gpio_set_pull(u32 pin, u32 val);
  173. int sunxi_name_to_gpio(const char *name);
  174. #define name_to_gpio(name) sunxi_name_to_gpio(name)
  175. #endif /* _SUNXI_GPIO_H */