common.c 26 KB

12345678910111213141516171819202122232425262728293031323334353637383940414243444546474849505152535455565758596061626364656667686970717273747576777879808182838485868788899091929394959697989910010110210310410510610710810911011111211311411511611711811912012112212312412512612712812913013113213313413513613713813914014114214314414514614714814915015115215315415515615715815916016116216316416516616716816917017117217317417517617717817918018118218318418518618718818919019119219319419519619719819920020120220320420520620720820921021121221321421521621721821922022122222322422522622722822923023123223323423523623723823924024124224324424524624724824925025125225325425525625725825926026126226326426526626726826927027127227327427527627727827928028128228328428528628728828929029129229329429529629729829930030130230330430530630730830931031131231331431531631731831932032132232332432532632732832933033133233333433533633733833934034134234334434534634734834935035135235335435535635735835936036136236336436536636736836937037137237337437537637737837938038138238338438538638738838939039139239339439539639739839940040140240340440540640740840941041141241341441541641741841942042142242342442542642742842943043143243343443543643743843944044144244344444544644744844945045145245345445545645745845946046146246346446546646746846947047147247347447547647747847948048148248348448548648748848949049149249349449549649749849950050150250350450550650750850951051151251351451551651751851952052152252352452552652752852953053153253353453553653753853954054154254354454554654754854955055155255355455555655755855956056156256356456556656756856957057157257357457557657757857958058158258358458558658758858959059159259359459559659759859960060160260360460560660760860961061161261361461561661761861962062162262362462562662762862963063163263363463563663763863964064164264364464564664764864965065165265365465565665765865966066166266366466566666766866967067167267367467567667767867968068168268368468568668768868969069169269369469569669769869970070170270370470570670770870971071171271371471571671771871972072172272372472572672772872973073173273373473573673773873974074174274374474574674774874975075175275375475575675775875976076176276376476576676776876977077177277377477577677777877978078178278378478578678778878979079179279379479579679779879980080180280380480580680780880981081181281381481581681781881982082182282382482582682782882983083183283383483583683783883984084184284384484584684784884985085185285385485585685785885986086186286386486586686786886987087187287387487587687787887988088188288388488588688788888989089189289389489589689789889990090190290390490590690790890991091191291391491591691791891992092192292392492592692792892993093193293393493593693793893994094194294394494594694794894995095195295395495595695795895996096196296396496596696796896997097197297397497597697797897998098198298398498598698798898999099199299399499599699799899910001001100210031004100510061007100810091010101110121013
  1. /*
  2. * Copyright (C) 2013 Gateworks Corporation
  3. *
  4. * Author: Tim Harvey <tharvey@gateworks.com>
  5. *
  6. * SPDX-License-Identifier: GPL-2.0+
  7. */
  8. #include <asm/arch/clock.h>
  9. #include <asm/arch/mx6-pins.h>
  10. #include <asm/arch/sys_proto.h>
  11. #include <asm/gpio.h>
  12. #include <asm/imx-common/mxc_i2c.h>
  13. #include <fsl_esdhc.h>
  14. #include <hwconfig.h>
  15. #include <power/pmic.h>
  16. #include <power/ltc3676_pmic.h>
  17. #include <power/pfuze100_pmic.h>
  18. #include "common.h"
  19. /* UART1: Function varies per baseboard */
  20. static iomux_v3_cfg_t const uart1_pads[] = {
  21. IOMUX_PADS(PAD_SD3_DAT6__UART1_RX_DATA | MUX_PAD_CTRL(UART_PAD_CTRL)),
  22. IOMUX_PADS(PAD_SD3_DAT7__UART1_TX_DATA | MUX_PAD_CTRL(UART_PAD_CTRL)),
  23. };
  24. /* UART2: Serial Console */
  25. static iomux_v3_cfg_t const uart2_pads[] = {
  26. IOMUX_PADS(PAD_SD4_DAT7__UART2_TX_DATA | MUX_PAD_CTRL(UART_PAD_CTRL)),
  27. IOMUX_PADS(PAD_SD4_DAT4__UART2_RX_DATA | MUX_PAD_CTRL(UART_PAD_CTRL)),
  28. };
  29. void setup_iomux_uart(void)
  30. {
  31. SETUP_IOMUX_PADS(uart1_pads);
  32. SETUP_IOMUX_PADS(uart2_pads);
  33. }
  34. /* MMC */
  35. static iomux_v3_cfg_t const usdhc3_pads[] = {
  36. IOMUX_PADS(PAD_SD3_CLK__SD3_CLK | MUX_PAD_CTRL(USDHC_PAD_CTRL)),
  37. IOMUX_PADS(PAD_SD3_CMD__SD3_CMD | MUX_PAD_CTRL(USDHC_PAD_CTRL)),
  38. IOMUX_PADS(PAD_SD3_DAT0__SD3_DATA0 | MUX_PAD_CTRL(USDHC_PAD_CTRL)),
  39. IOMUX_PADS(PAD_SD3_DAT1__SD3_DATA1 | MUX_PAD_CTRL(USDHC_PAD_CTRL)),
  40. IOMUX_PADS(PAD_SD3_DAT2__SD3_DATA2 | MUX_PAD_CTRL(USDHC_PAD_CTRL)),
  41. IOMUX_PADS(PAD_SD3_DAT3__SD3_DATA3 | MUX_PAD_CTRL(USDHC_PAD_CTRL)),
  42. IOMUX_PADS(PAD_SD3_DAT5__GPIO7_IO00 | MUX_PAD_CTRL(USDHC_PAD_CTRL)),
  43. };
  44. /* I2C1: GSC */
  45. static struct i2c_pads_info mx6q_i2c_pad_info0 = {
  46. .scl = {
  47. .i2c_mode = MX6Q_PAD_EIM_D21__I2C1_SCL | PC,
  48. .gpio_mode = MX6Q_PAD_EIM_D21__GPIO3_IO21 | PC,
  49. .gp = IMX_GPIO_NR(3, 21)
  50. },
  51. .sda = {
  52. .i2c_mode = MX6Q_PAD_EIM_D28__I2C1_SDA | PC,
  53. .gpio_mode = MX6Q_PAD_EIM_D28__GPIO3_IO28 | PC,
  54. .gp = IMX_GPIO_NR(3, 28)
  55. }
  56. };
  57. static struct i2c_pads_info mx6dl_i2c_pad_info0 = {
  58. .scl = {
  59. .i2c_mode = MX6DL_PAD_EIM_D21__I2C1_SCL | PC,
  60. .gpio_mode = MX6DL_PAD_EIM_D21__GPIO3_IO21 | PC,
  61. .gp = IMX_GPIO_NR(3, 21)
  62. },
  63. .sda = {
  64. .i2c_mode = MX6DL_PAD_EIM_D28__I2C1_SDA | PC,
  65. .gpio_mode = MX6DL_PAD_EIM_D28__GPIO3_IO28 | PC,
  66. .gp = IMX_GPIO_NR(3, 28)
  67. }
  68. };
  69. /* I2C2: PMIC/PCIe Switch/PCIe Clock/Mezz */
  70. static struct i2c_pads_info mx6q_i2c_pad_info1 = {
  71. .scl = {
  72. .i2c_mode = MX6Q_PAD_KEY_COL3__I2C2_SCL | PC,
  73. .gpio_mode = MX6Q_PAD_KEY_COL3__GPIO4_IO12 | PC,
  74. .gp = IMX_GPIO_NR(4, 12)
  75. },
  76. .sda = {
  77. .i2c_mode = MX6Q_PAD_KEY_ROW3__I2C2_SDA | PC,
  78. .gpio_mode = MX6Q_PAD_KEY_ROW3__GPIO4_IO13 | PC,
  79. .gp = IMX_GPIO_NR(4, 13)
  80. }
  81. };
  82. static struct i2c_pads_info mx6dl_i2c_pad_info1 = {
  83. .scl = {
  84. .i2c_mode = MX6DL_PAD_KEY_COL3__I2C2_SCL | PC,
  85. .gpio_mode = MX6DL_PAD_KEY_COL3__GPIO4_IO12 | PC,
  86. .gp = IMX_GPIO_NR(4, 12)
  87. },
  88. .sda = {
  89. .i2c_mode = MX6DL_PAD_KEY_ROW3__I2C2_SDA | PC,
  90. .gpio_mode = MX6DL_PAD_KEY_ROW3__GPIO4_IO13 | PC,
  91. .gp = IMX_GPIO_NR(4, 13)
  92. }
  93. };
  94. /* I2C3: Misc/Expansion */
  95. static struct i2c_pads_info mx6q_i2c_pad_info2 = {
  96. .scl = {
  97. .i2c_mode = MX6Q_PAD_GPIO_3__I2C3_SCL | PC,
  98. .gpio_mode = MX6Q_PAD_GPIO_3__GPIO1_IO03 | PC,
  99. .gp = IMX_GPIO_NR(1, 3)
  100. },
  101. .sda = {
  102. .i2c_mode = MX6Q_PAD_GPIO_6__I2C3_SDA | PC,
  103. .gpio_mode = MX6Q_PAD_GPIO_6__GPIO1_IO06 | PC,
  104. .gp = IMX_GPIO_NR(1, 6)
  105. }
  106. };
  107. static struct i2c_pads_info mx6dl_i2c_pad_info2 = {
  108. .scl = {
  109. .i2c_mode = MX6DL_PAD_GPIO_3__I2C3_SCL | PC,
  110. .gpio_mode = MX6DL_PAD_GPIO_3__GPIO1_IO03 | PC,
  111. .gp = IMX_GPIO_NR(1, 3)
  112. },
  113. .sda = {
  114. .i2c_mode = MX6DL_PAD_GPIO_6__I2C3_SDA | PC,
  115. .gpio_mode = MX6DL_PAD_GPIO_6__GPIO1_IO06 | PC,
  116. .gp = IMX_GPIO_NR(1, 6)
  117. }
  118. };
  119. void setup_ventana_i2c(void)
  120. {
  121. if (is_cpu_type(MXC_CPU_MX6Q)) {
  122. setup_i2c(0, CONFIG_SYS_I2C_SPEED, 0x7f, &mx6q_i2c_pad_info0);
  123. setup_i2c(1, CONFIG_SYS_I2C_SPEED, 0x7f, &mx6q_i2c_pad_info1);
  124. setup_i2c(2, CONFIG_SYS_I2C_SPEED, 0x7f, &mx6q_i2c_pad_info2);
  125. } else {
  126. setup_i2c(0, CONFIG_SYS_I2C_SPEED, 0x7f, &mx6dl_i2c_pad_info0);
  127. setup_i2c(1, CONFIG_SYS_I2C_SPEED, 0x7f, &mx6dl_i2c_pad_info1);
  128. setup_i2c(2, CONFIG_SYS_I2C_SPEED, 0x7f, &mx6dl_i2c_pad_info2);
  129. }
  130. }
  131. /*
  132. * Baseboard specific GPIO
  133. */
  134. /* prototype */
  135. static iomux_v3_cfg_t const gwproto_gpio_pads[] = {
  136. /* RS232_EN# */
  137. IOMUX_PADS(PAD_SD4_DAT3__GPIO2_IO11 | DIO_PAD_CFG),
  138. /* PANLEDG# */
  139. IOMUX_PADS(PAD_KEY_COL0__GPIO4_IO06 | DIO_PAD_CFG),
  140. /* PANLEDR# */
  141. IOMUX_PADS(PAD_KEY_ROW0__GPIO4_IO07 | DIO_PAD_CFG),
  142. /* LOCLED# */
  143. IOMUX_PADS(PAD_KEY_ROW4__GPIO4_IO15 | DIO_PAD_CFG),
  144. /* RS485_EN */
  145. IOMUX_PADS(PAD_SD3_DAT4__GPIO7_IO01 | DIO_PAD_CFG),
  146. /* IOEXP_PWREN# */
  147. IOMUX_PADS(PAD_EIM_A19__GPIO2_IO19 | DIO_PAD_CFG),
  148. /* IOEXP_IRQ# */
  149. IOMUX_PADS(PAD_EIM_A20__GPIO2_IO18 | MUX_PAD_CTRL(IRQ_PAD_CTRL)),
  150. /* VID_EN */
  151. IOMUX_PADS(PAD_EIM_D31__GPIO3_IO31 | DIO_PAD_CFG),
  152. /* DIOI2C_DIS# */
  153. IOMUX_PADS(PAD_GPIO_19__GPIO4_IO05 | DIO_PAD_CFG),
  154. /* PCICK_SSON */
  155. IOMUX_PADS(PAD_SD1_CLK__GPIO1_IO20 | DIO_PAD_CFG),
  156. /* PCI_RST# */
  157. IOMUX_PADS(PAD_ENET_TXD1__GPIO1_IO29 | DIO_PAD_CFG),
  158. };
  159. static iomux_v3_cfg_t const gw51xx_gpio_pads[] = {
  160. /* PANLEDG# */
  161. IOMUX_PADS(PAD_KEY_COL0__GPIO4_IO06 | DIO_PAD_CFG),
  162. /* PANLEDR# */
  163. IOMUX_PADS(PAD_KEY_ROW0__GPIO4_IO07 | DIO_PAD_CFG),
  164. /* IOEXP_PWREN# */
  165. IOMUX_PADS(PAD_EIM_A19__GPIO2_IO19 | DIO_PAD_CFG),
  166. /* IOEXP_IRQ# */
  167. IOMUX_PADS(PAD_EIM_A20__GPIO2_IO18 | MUX_PAD_CTRL(IRQ_PAD_CTRL)),
  168. /* GPS_SHDN */
  169. IOMUX_PADS(PAD_GPIO_2__GPIO1_IO02 | DIO_PAD_CFG),
  170. /* VID_PWR */
  171. IOMUX_PADS(PAD_CSI0_DATA_EN__GPIO5_IO20 | DIO_PAD_CFG),
  172. /* PCI_RST# */
  173. IOMUX_PADS(PAD_GPIO_0__GPIO1_IO00 | DIO_PAD_CFG),
  174. /* PCIESKT_WDIS# */
  175. IOMUX_PADS(PAD_GPIO_17__GPIO7_IO12 | DIO_PAD_CFG),
  176. };
  177. static iomux_v3_cfg_t const gw52xx_gpio_pads[] = {
  178. /* SD3_VSELECT */
  179. IOMUX_PADS(PAD_NANDF_CS1__GPIO6_IO14 | DIO_PAD_CFG),
  180. /* RS232_EN# */
  181. IOMUX_PADS(PAD_SD4_DAT3__GPIO2_IO11 | DIO_PAD_CFG),
  182. /* MSATA_EN */
  183. IOMUX_PADS(PAD_SD4_DAT0__GPIO2_IO08 | DIO_PAD_CFG),
  184. /* PANLEDG# */
  185. IOMUX_PADS(PAD_KEY_COL0__GPIO4_IO06 | DIO_PAD_CFG),
  186. /* PANLEDR# */
  187. IOMUX_PADS(PAD_KEY_ROW0__GPIO4_IO07 | DIO_PAD_CFG),
  188. /* IOEXP_PWREN# */
  189. IOMUX_PADS(PAD_EIM_A19__GPIO2_IO19 | DIO_PAD_CFG),
  190. /* IOEXP_IRQ# */
  191. IOMUX_PADS(PAD_EIM_A20__GPIO2_IO18 | MUX_PAD_CTRL(IRQ_PAD_CTRL)),
  192. /* CAN_STBY */
  193. IOMUX_PADS(PAD_GPIO_9__GPIO1_IO09 | DIO_PAD_CFG),
  194. /* MX6_LOCLED# */
  195. IOMUX_PADS(PAD_KEY_ROW4__GPIO4_IO15 | DIO_PAD_CFG),
  196. /* GPS_SHDN */
  197. IOMUX_PADS(PAD_ENET_RXD0__GPIO1_IO27 | DIO_PAD_CFG),
  198. /* USBOTG_SEL */
  199. IOMUX_PADS(PAD_GPIO_2__GPIO1_IO02 | DIO_PAD_CFG),
  200. /* VID_PWR */
  201. IOMUX_PADS(PAD_EIM_D31__GPIO3_IO31 | DIO_PAD_CFG),
  202. /* PCI_RST# */
  203. IOMUX_PADS(PAD_ENET_TXD1__GPIO1_IO29 | DIO_PAD_CFG),
  204. /* PCI_RST# (GW522x) */
  205. IOMUX_PADS(PAD_EIM_D23__GPIO3_IO23 | DIO_PAD_CFG),
  206. /* RS485_EN */
  207. IOMUX_PADS(PAD_SD3_DAT4__GPIO7_IO01 | DIO_PAD_CFG),
  208. /* PCIESKT_WDIS# */
  209. IOMUX_PADS(PAD_GPIO_17__GPIO7_IO12 | DIO_PAD_CFG),
  210. };
  211. static iomux_v3_cfg_t const gw53xx_gpio_pads[] = {
  212. /* SD3_VSELECT */
  213. IOMUX_PADS(PAD_NANDF_CS1__GPIO6_IO14 | DIO_PAD_CFG),
  214. /* RS232_EN# */
  215. IOMUX_PADS(PAD_SD4_DAT3__GPIO2_IO11 | DIO_PAD_CFG),
  216. /* MSATA_EN */
  217. IOMUX_PADS(PAD_SD4_DAT0__GPIO2_IO08 | DIO_PAD_CFG),
  218. /* CAN_STBY */
  219. IOMUX_PADS(PAD_GPIO_2__GPIO1_IO02 | DIO_PAD_CFG),
  220. /* USB_HUBRST# */
  221. IOMUX_PADS(PAD_GPIO_9__GPIO1_IO09 | DIO_PAD_CFG),
  222. /* PANLEDG# */
  223. IOMUX_PADS(PAD_KEY_COL0__GPIO4_IO06 | DIO_PAD_CFG),
  224. /* PANLEDR# */
  225. IOMUX_PADS(PAD_KEY_ROW0__GPIO4_IO07 | DIO_PAD_CFG),
  226. /* MX6_LOCLED# */
  227. IOMUX_PADS(PAD_KEY_ROW4__GPIO4_IO15 | DIO_PAD_CFG),
  228. /* IOEXP_PWREN# */
  229. IOMUX_PADS(PAD_EIM_A19__GPIO2_IO19 | DIO_PAD_CFG),
  230. /* IOEXP_IRQ# */
  231. IOMUX_PADS(PAD_EIM_A20__GPIO2_IO18 | MUX_PAD_CTRL(IRQ_PAD_CTRL)),
  232. /* DIOI2C_DIS# */
  233. IOMUX_PADS(PAD_GPIO_19__GPIO4_IO05 | DIO_PAD_CFG),
  234. /* GPS_SHDN */
  235. IOMUX_PADS(PAD_ENET_RXD0__GPIO1_IO27 | DIO_PAD_CFG),
  236. /* VID_EN */
  237. IOMUX_PADS(PAD_EIM_D31__GPIO3_IO31 | DIO_PAD_CFG),
  238. /* PCI_RST# */
  239. IOMUX_PADS(PAD_ENET_TXD1__GPIO1_IO29 | DIO_PAD_CFG),
  240. /* RS485_EN */
  241. IOMUX_PADS(PAD_SD3_DAT4__GPIO7_IO01 | DIO_PAD_CFG),
  242. /* PCIESKT_WDIS# */
  243. IOMUX_PADS(PAD_GPIO_17__GPIO7_IO12 | DIO_PAD_CFG),
  244. };
  245. static iomux_v3_cfg_t const gw54xx_gpio_pads[] = {
  246. /* SD3_VSELECT */
  247. IOMUX_PADS(PAD_NANDF_CS1__GPIO6_IO14 | DIO_PAD_CFG),
  248. /* RS232_EN# */
  249. IOMUX_PADS(PAD_SD4_DAT3__GPIO2_IO11 | DIO_PAD_CFG),
  250. /* MSATA_EN */
  251. IOMUX_PADS(PAD_SD4_DAT0__GPIO2_IO08 | DIO_PAD_CFG),
  252. /* CAN_STBY */
  253. IOMUX_PADS(PAD_GPIO_2__GPIO1_IO02 | DIO_PAD_CFG),
  254. /* PANLEDG# */
  255. IOMUX_PADS(PAD_KEY_COL0__GPIO4_IO06 | DIO_PAD_CFG),
  256. /* PANLEDR# */
  257. IOMUX_PADS(PAD_KEY_ROW0__GPIO4_IO07 | DIO_PAD_CFG),
  258. /* MX6_LOCLED# */
  259. IOMUX_PADS(PAD_KEY_ROW4__GPIO4_IO15 | DIO_PAD_CFG),
  260. /* USB_HUBRST# */
  261. IOMUX_PADS(PAD_SD1_DAT0__GPIO1_IO16 | DIO_PAD_CFG),
  262. /* MIPI_DIO */
  263. IOMUX_PADS(PAD_SD1_DAT3__GPIO1_IO21 | DIO_PAD_CFG),
  264. /* RS485_EN */
  265. IOMUX_PADS(PAD_EIM_D24__GPIO3_IO24 | DIO_PAD_CFG),
  266. /* IOEXP_PWREN# */
  267. IOMUX_PADS(PAD_EIM_A19__GPIO2_IO19 | DIO_PAD_CFG),
  268. /* IOEXP_IRQ# */
  269. IOMUX_PADS(PAD_EIM_A20__GPIO2_IO18 | MUX_PAD_CTRL(IRQ_PAD_CTRL)),
  270. /* DIOI2C_DIS# */
  271. IOMUX_PADS(PAD_GPIO_19__GPIO4_IO05 | DIO_PAD_CFG),
  272. /* PCI_RST# */
  273. IOMUX_PADS(PAD_ENET_TXD1__GPIO1_IO29 | DIO_PAD_CFG),
  274. /* VID_EN */
  275. IOMUX_PADS(PAD_EIM_D31__GPIO3_IO31 | DIO_PAD_CFG),
  276. /* RS485_EN */
  277. IOMUX_PADS(PAD_SD3_DAT4__GPIO7_IO01 | DIO_PAD_CFG),
  278. /* PCIESKT_WDIS# */
  279. IOMUX_PADS(PAD_DISP0_DAT23__GPIO5_IO17 | DIO_PAD_CFG),
  280. };
  281. static iomux_v3_cfg_t const gw551x_gpio_pads[] = {
  282. /* CAN_STBY */
  283. IOMUX_PADS(PAD_GPIO_9__GPIO1_IO09 | DIO_PAD_CFG),
  284. /* PANLED# */
  285. IOMUX_PADS(PAD_KEY_ROW0__GPIO4_IO07 | DIO_PAD_CFG),
  286. /* PCI_RST# */
  287. IOMUX_PADS(PAD_GPIO_0__GPIO1_IO00 | DIO_PAD_CFG),
  288. /* PCIESKT_WDIS# */
  289. IOMUX_PADS(PAD_GPIO_17__GPIO7_IO12 | DIO_PAD_CFG),
  290. };
  291. static iomux_v3_cfg_t const gw552x_gpio_pads[] = {
  292. /* MSATA_EN */
  293. IOMUX_PADS(PAD_SD4_DAT0__GPIO2_IO08 | DIO_PAD_CFG),
  294. /* USBOTG_SEL */
  295. IOMUX_PADS(PAD_GPIO_7__GPIO1_IO07 | DIO_PAD_CFG),
  296. /* USB_HUBRST# */
  297. IOMUX_PADS(PAD_GPIO_9__GPIO1_IO09 | DIO_PAD_CFG),
  298. /* PANLEDG# */
  299. IOMUX_PADS(PAD_KEY_COL0__GPIO4_IO06 | DIO_PAD_CFG),
  300. /* PANLEDR# */
  301. IOMUX_PADS(PAD_KEY_ROW0__GPIO4_IO07 | DIO_PAD_CFG),
  302. /* MX6_LOCLED# */
  303. IOMUX_PADS(PAD_KEY_ROW4__GPIO4_IO15 | DIO_PAD_CFG),
  304. /* PCI_RST# */
  305. IOMUX_PADS(PAD_ENET_TXD1__GPIO1_IO29 | DIO_PAD_CFG),
  306. /* MX6_DIO[4:9] */
  307. IOMUX_PADS(PAD_CSI0_PIXCLK__GPIO5_IO18 | DIO_PAD_CFG),
  308. IOMUX_PADS(PAD_CSI0_DATA_EN__GPIO5_IO20 | DIO_PAD_CFG),
  309. IOMUX_PADS(PAD_CSI0_VSYNC__GPIO5_IO21 | DIO_PAD_CFG),
  310. IOMUX_PADS(PAD_CSI0_DAT4__GPIO5_IO22 | DIO_PAD_CFG),
  311. IOMUX_PADS(PAD_CSI0_DAT5__GPIO5_IO23 | DIO_PAD_CFG),
  312. IOMUX_PADS(PAD_CSI0_DAT7__GPIO5_IO25 | DIO_PAD_CFG),
  313. /* PCIEGBE1_OFF# */
  314. IOMUX_PADS(PAD_GPIO_1__GPIO1_IO01 | DIO_PAD_CFG),
  315. /* PCIEGBE2_OFF# */
  316. IOMUX_PADS(PAD_GPIO_2__GPIO1_IO02 | DIO_PAD_CFG),
  317. /* PCIESKT_WDIS# */
  318. IOMUX_PADS(PAD_GPIO_17__GPIO7_IO12 | DIO_PAD_CFG),
  319. };
  320. static iomux_v3_cfg_t const gw553x_gpio_pads[] = {
  321. /* SD3_VSELECT */
  322. IOMUX_PADS(PAD_NANDF_CS1__GPIO6_IO14 | DIO_PAD_CFG),
  323. /* PANLEDG# */
  324. IOMUX_PADS(PAD_KEY_COL2__GPIO4_IO10 | DIO_PAD_CFG),
  325. /* PANLEDR# */
  326. IOMUX_PADS(PAD_KEY_ROW2__GPIO4_IO11 | DIO_PAD_CFG),
  327. /* VID_PWR */
  328. IOMUX_PADS(PAD_CSI0_DATA_EN__GPIO5_IO20 | DIO_PAD_CFG),
  329. /* PCI_RST# */
  330. IOMUX_PADS(PAD_GPIO_0__GPIO1_IO00 | DIO_PAD_CFG),
  331. /* PCIESKT_WDIS# */
  332. IOMUX_PADS(PAD_GPIO_17__GPIO7_IO12 | DIO_PAD_CFG),
  333. };
  334. /* Digital I/O */
  335. struct dio_cfg gw51xx_dio[] = {
  336. {
  337. { IOMUX_PADS(PAD_SD1_DAT0__GPIO1_IO16) },
  338. IMX_GPIO_NR(1, 16),
  339. { 0, 0 },
  340. 0
  341. },
  342. {
  343. { IOMUX_PADS(PAD_SD1_DAT2__GPIO1_IO19) },
  344. IMX_GPIO_NR(1, 19),
  345. { IOMUX_PADS(PAD_SD1_DAT2__PWM2_OUT) },
  346. 2
  347. },
  348. {
  349. { IOMUX_PADS(PAD_SD1_DAT1__GPIO1_IO17) },
  350. IMX_GPIO_NR(1, 17),
  351. { IOMUX_PADS(PAD_SD1_DAT1__PWM3_OUT) },
  352. 3
  353. },
  354. {
  355. { IOMUX_PADS(PAD_SD1_CMD__GPIO1_IO18) },
  356. IMX_GPIO_NR(1, 18),
  357. { IOMUX_PADS(PAD_SD1_CMD__PWM4_OUT) },
  358. 4
  359. },
  360. };
  361. struct dio_cfg gw52xx_dio[] = {
  362. {
  363. { IOMUX_PADS(PAD_SD1_DAT0__GPIO1_IO16) },
  364. IMX_GPIO_NR(1, 16),
  365. { 0, 0 },
  366. 0
  367. },
  368. {
  369. { IOMUX_PADS(PAD_SD1_DAT2__GPIO1_IO19) },
  370. IMX_GPIO_NR(1, 19),
  371. { IOMUX_PADS(PAD_SD1_DAT2__PWM2_OUT) },
  372. 2
  373. },
  374. {
  375. { IOMUX_PADS(PAD_SD1_DAT1__GPIO1_IO17) },
  376. IMX_GPIO_NR(1, 17),
  377. { IOMUX_PADS(PAD_SD1_DAT1__PWM3_OUT) },
  378. 3
  379. },
  380. {
  381. { IOMUX_PADS(PAD_SD1_CLK__GPIO1_IO20) },
  382. IMX_GPIO_NR(1, 20),
  383. { 0, 0 },
  384. 0
  385. },
  386. };
  387. struct dio_cfg gw53xx_dio[] = {
  388. {
  389. { IOMUX_PADS(PAD_SD1_DAT0__GPIO1_IO16) },
  390. IMX_GPIO_NR(1, 16),
  391. { 0, 0 },
  392. 0
  393. },
  394. {
  395. { IOMUX_PADS(PAD_SD1_DAT2__GPIO1_IO19) },
  396. IMX_GPIO_NR(1, 19),
  397. { IOMUX_PADS(PAD_SD1_DAT2__PWM2_OUT) },
  398. 2
  399. },
  400. {
  401. { IOMUX_PADS(PAD_SD1_DAT1__GPIO1_IO17) },
  402. IMX_GPIO_NR(1, 17),
  403. { IOMUX_PADS(PAD_SD1_DAT1__PWM3_OUT) },
  404. 3
  405. },
  406. {
  407. {IOMUX_PADS(PAD_SD1_CLK__GPIO1_IO20) },
  408. IMX_GPIO_NR(1, 20),
  409. { 0, 0 },
  410. 0
  411. },
  412. };
  413. struct dio_cfg gw54xx_dio[] = {
  414. {
  415. { IOMUX_PADS(PAD_GPIO_9__GPIO1_IO09) },
  416. IMX_GPIO_NR(1, 9),
  417. { IOMUX_PADS(PAD_GPIO_9__PWM1_OUT) },
  418. 1
  419. },
  420. {
  421. { IOMUX_PADS(PAD_SD1_DAT2__GPIO1_IO19) },
  422. IMX_GPIO_NR(1, 19),
  423. { IOMUX_PADS(PAD_SD1_DAT2__PWM2_OUT) },
  424. 2
  425. },
  426. {
  427. { IOMUX_PADS(PAD_SD4_DAT1__GPIO2_IO09) },
  428. IMX_GPIO_NR(2, 9),
  429. { IOMUX_PADS(PAD_SD4_DAT1__PWM3_OUT) },
  430. 3
  431. },
  432. {
  433. { IOMUX_PADS(PAD_SD4_DAT2__GPIO2_IO10) },
  434. IMX_GPIO_NR(2, 10),
  435. { IOMUX_PADS(PAD_SD4_DAT2__PWM4_OUT) },
  436. 4
  437. },
  438. };
  439. struct dio_cfg gw551x_dio[] = {
  440. {
  441. { IOMUX_PADS(PAD_SD1_DAT2__GPIO1_IO19) },
  442. IMX_GPIO_NR(1, 19),
  443. { IOMUX_PADS(PAD_SD1_DAT2__PWM2_OUT) },
  444. 2
  445. },
  446. {
  447. { IOMUX_PADS(PAD_SD1_DAT1__GPIO1_IO17) },
  448. IMX_GPIO_NR(1, 17),
  449. { IOMUX_PADS(PAD_SD1_DAT1__PWM3_OUT) },
  450. 3
  451. },
  452. };
  453. struct dio_cfg gw552x_dio[] = {
  454. {
  455. { IOMUX_PADS(PAD_SD1_DAT0__GPIO1_IO16) },
  456. IMX_GPIO_NR(1, 16),
  457. { 0, 0 },
  458. 0
  459. },
  460. {
  461. { IOMUX_PADS(PAD_SD1_DAT2__GPIO1_IO19) },
  462. IMX_GPIO_NR(1, 19),
  463. { IOMUX_PADS(PAD_SD1_DAT2__PWM2_OUT) },
  464. 2
  465. },
  466. {
  467. { IOMUX_PADS(PAD_SD1_DAT1__GPIO1_IO17) },
  468. IMX_GPIO_NR(1, 17),
  469. { IOMUX_PADS(PAD_SD1_DAT1__PWM3_OUT) },
  470. 3
  471. },
  472. {
  473. {IOMUX_PADS(PAD_SD1_CLK__GPIO1_IO20) },
  474. IMX_GPIO_NR(1, 20),
  475. { 0, 0 },
  476. 0
  477. },
  478. {
  479. {IOMUX_PADS(PAD_CSI0_PIXCLK__GPIO5_IO18) },
  480. IMX_GPIO_NR(5, 18),
  481. { 0, 0 },
  482. 0
  483. },
  484. {
  485. {IOMUX_PADS(PAD_CSI0_DATA_EN__GPIO5_IO20) },
  486. IMX_GPIO_NR(5, 20),
  487. { 0, 0 },
  488. 0
  489. },
  490. {
  491. {IOMUX_PADS(PAD_CSI0_VSYNC__GPIO5_IO21) },
  492. IMX_GPIO_NR(5, 21),
  493. { 0, 0 },
  494. 0
  495. },
  496. {
  497. {IOMUX_PADS(PAD_CSI0_DAT4__GPIO5_IO22) },
  498. IMX_GPIO_NR(5, 22),
  499. { 0, 0 },
  500. 0
  501. },
  502. {
  503. {IOMUX_PADS(PAD_CSI0_DAT5__GPIO5_IO23) },
  504. IMX_GPIO_NR(5, 23),
  505. { 0, 0 },
  506. 0
  507. },
  508. {
  509. {IOMUX_PADS(PAD_CSI0_DAT7__GPIO5_IO25) },
  510. IMX_GPIO_NR(5, 25),
  511. { 0, 0 },
  512. 0
  513. },
  514. };
  515. struct dio_cfg gw553x_dio[] = {
  516. {
  517. { IOMUX_PADS(PAD_SD1_DAT0__GPIO1_IO16) },
  518. IMX_GPIO_NR(1, 16),
  519. { 0, 0 },
  520. 0
  521. },
  522. {
  523. { IOMUX_PADS(PAD_SD1_DAT2__GPIO1_IO19) },
  524. IMX_GPIO_NR(1, 19),
  525. { IOMUX_PADS(PAD_SD1_DAT2__PWM2_OUT) },
  526. 2
  527. },
  528. {
  529. { IOMUX_PADS(PAD_SD1_DAT1__GPIO1_IO17) },
  530. IMX_GPIO_NR(1, 17),
  531. { IOMUX_PADS(PAD_SD1_DAT1__PWM3_OUT) },
  532. 3
  533. },
  534. {
  535. { IOMUX_PADS(PAD_SD1_CMD__GPIO1_IO18) },
  536. IMX_GPIO_NR(1, 18),
  537. { IOMUX_PADS(PAD_SD1_CMD__PWM4_OUT) },
  538. 4
  539. },
  540. };
  541. /*
  542. * Board Specific GPIO
  543. */
  544. struct ventana gpio_cfg[GW_UNKNOWN] = {
  545. /* GW5400proto */
  546. {
  547. .gpio_pads = gw54xx_gpio_pads,
  548. .num_pads = ARRAY_SIZE(gw54xx_gpio_pads)/2,
  549. .dio_cfg = gw54xx_dio,
  550. .dio_num = ARRAY_SIZE(gw54xx_dio),
  551. .leds = {
  552. IMX_GPIO_NR(4, 6),
  553. IMX_GPIO_NR(4, 10),
  554. IMX_GPIO_NR(4, 15),
  555. },
  556. .pcie_rst = IMX_GPIO_NR(1, 29),
  557. .mezz_pwren = IMX_GPIO_NR(4, 7),
  558. .mezz_irq = IMX_GPIO_NR(4, 9),
  559. .rs485en = IMX_GPIO_NR(3, 24),
  560. .dioi2c_en = IMX_GPIO_NR(4, 5),
  561. .pcie_sson = IMX_GPIO_NR(1, 20),
  562. .otgpwr_en = IMX_GPIO_NR(3, 22),
  563. },
  564. /* GW51xx */
  565. {
  566. .gpio_pads = gw51xx_gpio_pads,
  567. .num_pads = ARRAY_SIZE(gw51xx_gpio_pads)/2,
  568. .dio_cfg = gw51xx_dio,
  569. .dio_num = ARRAY_SIZE(gw51xx_dio),
  570. .leds = {
  571. IMX_GPIO_NR(4, 6),
  572. IMX_GPIO_NR(4, 10),
  573. },
  574. .pcie_rst = IMX_GPIO_NR(1, 0),
  575. .mezz_pwren = IMX_GPIO_NR(2, 19),
  576. .mezz_irq = IMX_GPIO_NR(2, 18),
  577. .gps_shdn = IMX_GPIO_NR(1, 2),
  578. .vidin_en = IMX_GPIO_NR(5, 20),
  579. .wdis = IMX_GPIO_NR(7, 12),
  580. .otgpwr_en = IMX_GPIO_NR(3, 22),
  581. },
  582. /* GW52xx */
  583. {
  584. .gpio_pads = gw52xx_gpio_pads,
  585. .num_pads = ARRAY_SIZE(gw52xx_gpio_pads)/2,
  586. .dio_cfg = gw52xx_dio,
  587. .dio_num = ARRAY_SIZE(gw52xx_dio),
  588. .leds = {
  589. IMX_GPIO_NR(4, 6),
  590. IMX_GPIO_NR(4, 7),
  591. IMX_GPIO_NR(4, 15),
  592. },
  593. .pcie_rst = IMX_GPIO_NR(1, 29),
  594. .mezz_pwren = IMX_GPIO_NR(2, 19),
  595. .mezz_irq = IMX_GPIO_NR(2, 18),
  596. .gps_shdn = IMX_GPIO_NR(1, 27),
  597. .vidin_en = IMX_GPIO_NR(3, 31),
  598. .usb_sel = IMX_GPIO_NR(1, 2),
  599. .wdis = IMX_GPIO_NR(7, 12),
  600. .msata_en = GP_MSATA_SEL,
  601. .rs232_en = GP_RS232_EN,
  602. .otgpwr_en = IMX_GPIO_NR(3, 22),
  603. .vsel_pin = IMX_GPIO_NR(6, 14),
  604. },
  605. /* GW53xx */
  606. {
  607. .gpio_pads = gw53xx_gpio_pads,
  608. .num_pads = ARRAY_SIZE(gw53xx_gpio_pads)/2,
  609. .dio_cfg = gw53xx_dio,
  610. .dio_num = ARRAY_SIZE(gw53xx_dio),
  611. .leds = {
  612. IMX_GPIO_NR(4, 6),
  613. IMX_GPIO_NR(4, 7),
  614. IMX_GPIO_NR(4, 15),
  615. },
  616. .pcie_rst = IMX_GPIO_NR(1, 29),
  617. .mezz_pwren = IMX_GPIO_NR(2, 19),
  618. .mezz_irq = IMX_GPIO_NR(2, 18),
  619. .gps_shdn = IMX_GPIO_NR(1, 27),
  620. .vidin_en = IMX_GPIO_NR(3, 31),
  621. .wdis = IMX_GPIO_NR(7, 12),
  622. .msata_en = GP_MSATA_SEL,
  623. .rs232_en = GP_RS232_EN,
  624. .otgpwr_en = IMX_GPIO_NR(3, 22),
  625. .vsel_pin = IMX_GPIO_NR(6, 14),
  626. },
  627. /* GW54xx */
  628. {
  629. .gpio_pads = gw54xx_gpio_pads,
  630. .num_pads = ARRAY_SIZE(gw54xx_gpio_pads)/2,
  631. .dio_cfg = gw54xx_dio,
  632. .dio_num = ARRAY_SIZE(gw54xx_dio),
  633. .leds = {
  634. IMX_GPIO_NR(4, 6),
  635. IMX_GPIO_NR(4, 7),
  636. IMX_GPIO_NR(4, 15),
  637. },
  638. .pcie_rst = IMX_GPIO_NR(1, 29),
  639. .mezz_pwren = IMX_GPIO_NR(2, 19),
  640. .mezz_irq = IMX_GPIO_NR(2, 18),
  641. .rs485en = IMX_GPIO_NR(7, 1),
  642. .vidin_en = IMX_GPIO_NR(3, 31),
  643. .dioi2c_en = IMX_GPIO_NR(4, 5),
  644. .pcie_sson = IMX_GPIO_NR(1, 20),
  645. .wdis = IMX_GPIO_NR(5, 17),
  646. .msata_en = GP_MSATA_SEL,
  647. .rs232_en = GP_RS232_EN,
  648. .otgpwr_en = IMX_GPIO_NR(3, 22),
  649. .vsel_pin = IMX_GPIO_NR(6, 14),
  650. },
  651. /* GW551x */
  652. {
  653. .gpio_pads = gw551x_gpio_pads,
  654. .num_pads = ARRAY_SIZE(gw551x_gpio_pads)/2,
  655. .dio_cfg = gw551x_dio,
  656. .dio_num = ARRAY_SIZE(gw551x_dio),
  657. .leds = {
  658. IMX_GPIO_NR(4, 7),
  659. },
  660. .pcie_rst = IMX_GPIO_NR(1, 0),
  661. .wdis = IMX_GPIO_NR(7, 12),
  662. },
  663. /* GW552x */
  664. {
  665. .gpio_pads = gw552x_gpio_pads,
  666. .num_pads = ARRAY_SIZE(gw552x_gpio_pads)/2,
  667. .dio_cfg = gw552x_dio,
  668. .dio_num = ARRAY_SIZE(gw552x_dio),
  669. .leds = {
  670. IMX_GPIO_NR(4, 6),
  671. IMX_GPIO_NR(4, 7),
  672. IMX_GPIO_NR(4, 15),
  673. },
  674. .pcie_rst = IMX_GPIO_NR(1, 29),
  675. .usb_sel = IMX_GPIO_NR(1, 7),
  676. .wdis = IMX_GPIO_NR(7, 12),
  677. .msata_en = GP_MSATA_SEL,
  678. },
  679. /* GW553x */
  680. {
  681. .gpio_pads = gw553x_gpio_pads,
  682. .num_pads = ARRAY_SIZE(gw553x_gpio_pads)/2,
  683. .dio_cfg = gw553x_dio,
  684. .dio_num = ARRAY_SIZE(gw553x_dio),
  685. .leds = {
  686. IMX_GPIO_NR(4, 10),
  687. IMX_GPIO_NR(4, 11),
  688. },
  689. .pcie_rst = IMX_GPIO_NR(1, 0),
  690. .vidin_en = IMX_GPIO_NR(5, 20),
  691. .wdis = IMX_GPIO_NR(7, 12),
  692. .otgpwr_en = IMX_GPIO_NR(3, 22),
  693. .vsel_pin = IMX_GPIO_NR(6, 14),
  694. },
  695. };
  696. void setup_iomux_gpio(int board, struct ventana_board_info *info)
  697. {
  698. int i;
  699. if (board >= GW_UNKNOWN)
  700. return;
  701. /* board specific iomux */
  702. imx_iomux_v3_setup_multiple_pads(gpio_cfg[board].gpio_pads,
  703. gpio_cfg[board].num_pads);
  704. /* RS232_EN# */
  705. if (gpio_cfg[board].rs232_en) {
  706. gpio_request(gpio_cfg[board].rs232_en, "rs232_en#");
  707. gpio_direction_output(gpio_cfg[board].rs232_en, 0);
  708. }
  709. /* GW522x Uses GPIO3_IO23 for PCIE_RST# */
  710. if (board == GW52xx && info->model[4] == '2')
  711. gpio_cfg[board].pcie_rst = IMX_GPIO_NR(3, 23);
  712. /* assert PCI_RST# */
  713. gpio_request(gpio_cfg[board].pcie_rst, "pci_rst#");
  714. gpio_direction_output(gpio_cfg[board].pcie_rst, 0);
  715. /* turn off (active-high) user LED's */
  716. for (i = 0; i < ARRAY_SIZE(gpio_cfg[board].leds); i++) {
  717. char name[16];
  718. if (gpio_cfg[board].leds[i]) {
  719. sprintf(name, "led_user%d", i);
  720. gpio_request(gpio_cfg[board].leds[i], name);
  721. gpio_direction_output(gpio_cfg[board].leds[i], 1);
  722. }
  723. }
  724. /* MSATA Enable - default to PCI */
  725. if (gpio_cfg[board].msata_en) {
  726. gpio_request(gpio_cfg[board].msata_en, "msata_en");
  727. gpio_direction_output(gpio_cfg[board].msata_en, 0);
  728. }
  729. /* Expansion Mezzanine IO */
  730. if (gpio_cfg[board].mezz_pwren) {
  731. gpio_request(gpio_cfg[board].mezz_pwren, "mezz_pwr");
  732. gpio_direction_output(gpio_cfg[board].mezz_pwren, 0);
  733. }
  734. if (gpio_cfg[board].mezz_irq) {
  735. gpio_request(gpio_cfg[board].mezz_irq, "mezz_irq#");
  736. gpio_direction_input(gpio_cfg[board].mezz_irq);
  737. }
  738. /* RS485 Transmit Enable */
  739. if (gpio_cfg[board].rs485en) {
  740. gpio_request(gpio_cfg[board].rs485en, "rs485_en");
  741. gpio_direction_output(gpio_cfg[board].rs485en, 0);
  742. }
  743. /* GPS_SHDN */
  744. if (gpio_cfg[board].gps_shdn) {
  745. gpio_request(gpio_cfg[board].gps_shdn, "gps_shdn");
  746. gpio_direction_output(gpio_cfg[board].gps_shdn, 1);
  747. }
  748. /* Analog video codec power enable */
  749. if (gpio_cfg[board].vidin_en) {
  750. gpio_request(gpio_cfg[board].vidin_en, "anavidin_en");
  751. gpio_direction_output(gpio_cfg[board].vidin_en, 1);
  752. }
  753. /* DIOI2C_DIS# */
  754. if (gpio_cfg[board].dioi2c_en) {
  755. gpio_request(gpio_cfg[board].dioi2c_en, "dioi2c_dis#");
  756. gpio_direction_output(gpio_cfg[board].dioi2c_en, 0);
  757. }
  758. /* PCICK_SSON: disable spread-spectrum clock */
  759. if (gpio_cfg[board].pcie_sson) {
  760. gpio_request(gpio_cfg[board].pcie_sson, "pci_sson");
  761. gpio_direction_output(gpio_cfg[board].pcie_sson, 0);
  762. }
  763. /* USBOTG mux routing */
  764. if (gpio_cfg[board].usb_sel) {
  765. gpio_request(gpio_cfg[board].usb_sel, "usb_pcisel");
  766. gpio_direction_output(gpio_cfg[board].usb_sel, 0);
  767. }
  768. /* PCISKT_WDIS# (Wireless disable GPIO to miniPCIe sockets) */
  769. if (gpio_cfg[board].wdis) {
  770. gpio_request(gpio_cfg[board].wdis, "wlan_dis");
  771. gpio_direction_output(gpio_cfg[board].wdis, 1);
  772. }
  773. /* OTG power off */
  774. if (gpio_cfg[board].otgpwr_en) {
  775. gpio_request(gpio_cfg[board].otgpwr_en, "usbotg_pwr");
  776. gpio_direction_output(gpio_cfg[board].otgpwr_en, 0);
  777. }
  778. /* sense vselect pin to see if we support uhs-i */
  779. if (gpio_cfg[board].vsel_pin) {
  780. gpio_request(gpio_cfg[board].vsel_pin, "sd3_vselect");
  781. gpio_direction_input(gpio_cfg[board].vsel_pin);
  782. gpio_cfg[board].usd_vsel = !gpio_get_value(gpio_cfg[board].vsel_pin);
  783. }
  784. }
  785. /* setup GPIO pinmux and default configuration per baseboard and env */
  786. void setup_board_gpio(int board, struct ventana_board_info *info)
  787. {
  788. const char *s;
  789. char arg[10];
  790. size_t len;
  791. int i;
  792. int quiet = simple_strtol(getenv("quiet"), NULL, 10);
  793. if (board >= GW_UNKNOWN)
  794. return;
  795. /* RS232_EN# */
  796. if (gpio_cfg[board].rs232_en) {
  797. gpio_direction_output(gpio_cfg[board].rs232_en,
  798. (hwconfig("rs232")) ? 0 : 1);
  799. }
  800. /* MSATA Enable */
  801. if (gpio_cfg[board].msata_en && is_cpu_type(MXC_CPU_MX6Q)) {
  802. gpio_direction_output(GP_MSATA_SEL,
  803. (hwconfig("msata")) ? 1 : 0);
  804. }
  805. /* USBOTG Select (PCISKT or FrontPanel) */
  806. if (gpio_cfg[board].usb_sel) {
  807. gpio_direction_output(gpio_cfg[board].usb_sel,
  808. (hwconfig("usb_pcisel")) ? 1 : 0);
  809. }
  810. /*
  811. * Configure DIO pinmux/padctl registers
  812. * see IMX6DQRM/IMX6SDLRM IOMUXC_SW_PAD_CTL_PAD_* register definitions
  813. */
  814. for (i = 0; i < gpio_cfg[board].dio_num; i++) {
  815. struct dio_cfg *cfg = &gpio_cfg[board].dio_cfg[i];
  816. iomux_v3_cfg_t ctrl = DIO_PAD_CFG;
  817. unsigned cputype = is_cpu_type(MXC_CPU_MX6Q) ? 0 : 1;
  818. if (!cfg->gpio_padmux[0] && !cfg->gpio_padmux[1])
  819. continue;
  820. sprintf(arg, "dio%d", i);
  821. if (!hwconfig(arg))
  822. continue;
  823. s = hwconfig_subarg(arg, "padctrl", &len);
  824. if (s) {
  825. ctrl = MUX_PAD_CTRL(simple_strtoul(s, NULL, 16)
  826. & 0x1ffff) | MUX_MODE_SION;
  827. }
  828. if (hwconfig_subarg_cmp(arg, "mode", "gpio")) {
  829. if (!quiet) {
  830. printf("DIO%d: GPIO%d_IO%02d (gpio-%d)\n", i,
  831. (cfg->gpio_param/32)+1,
  832. cfg->gpio_param%32,
  833. cfg->gpio_param);
  834. }
  835. imx_iomux_v3_setup_pad(cfg->gpio_padmux[cputype] |
  836. ctrl);
  837. gpio_requestf(cfg->gpio_param, "dio%d", i);
  838. gpio_direction_input(cfg->gpio_param);
  839. } else if (hwconfig_subarg_cmp(arg, "mode", "pwm") &&
  840. cfg->pwm_padmux) {
  841. if (!cfg->pwm_param) {
  842. printf("DIO%d: Error: pwm config invalid\n",
  843. i);
  844. continue;
  845. }
  846. if (!quiet)
  847. printf("DIO%d: pwm%d\n", i, cfg->pwm_param);
  848. imx_iomux_v3_setup_pad(cfg->pwm_padmux[cputype] |
  849. MUX_PAD_CTRL(ctrl));
  850. }
  851. }
  852. if (!quiet) {
  853. if (gpio_cfg[board].msata_en && is_cpu_type(MXC_CPU_MX6Q)) {
  854. printf("MSATA: %s\n", (hwconfig("msata") ?
  855. "enabled" : "disabled"));
  856. }
  857. if (gpio_cfg[board].rs232_en) {
  858. printf("RS232: %s\n", (hwconfig("rs232")) ?
  859. "enabled" : "disabled");
  860. }
  861. }
  862. }
  863. /* setup board specific PMIC */
  864. void setup_pmic(void)
  865. {
  866. struct pmic *p;
  867. u32 reg;
  868. i2c_set_bus_num(CONFIG_I2C_PMIC);
  869. /* configure PFUZE100 PMIC */
  870. if (!i2c_probe(CONFIG_POWER_PFUZE100_I2C_ADDR)) {
  871. debug("probed PFUZE100@0x%x\n", CONFIG_POWER_PFUZE100_I2C_ADDR);
  872. power_pfuze100_init(CONFIG_I2C_PMIC);
  873. p = pmic_get("PFUZE100");
  874. if (p && !pmic_probe(p)) {
  875. pmic_reg_read(p, PFUZE100_DEVICEID, &reg);
  876. printf("PMIC: PFUZE100 ID=0x%02x\n", reg);
  877. /* Set VGEN1 to 1.5V and enable */
  878. pmic_reg_read(p, PFUZE100_VGEN1VOL, &reg);
  879. reg &= ~(LDO_VOL_MASK);
  880. reg |= (LDOA_1_50V | LDO_EN);
  881. pmic_reg_write(p, PFUZE100_VGEN1VOL, reg);
  882. /* Set SWBST to 5.0V and enable */
  883. pmic_reg_read(p, PFUZE100_SWBSTCON1, &reg);
  884. reg &= ~(SWBST_MODE_MASK | SWBST_VOL_MASK);
  885. reg |= (SWBST_5_00V | (SWBST_MODE_AUTO << SWBST_MODE_SHIFT));
  886. pmic_reg_write(p, PFUZE100_SWBSTCON1, reg);
  887. }
  888. }
  889. /* configure LTC3676 PMIC */
  890. else if (!i2c_probe(CONFIG_POWER_LTC3676_I2C_ADDR)) {
  891. debug("probed LTC3676@0x%x\n", CONFIG_POWER_LTC3676_I2C_ADDR);
  892. power_ltc3676_init(CONFIG_I2C_PMIC);
  893. p = pmic_get("LTC3676_PMIC");
  894. if (p && !pmic_probe(p)) {
  895. puts("PMIC: LTC3676\n");
  896. /*
  897. * set board-specific scalar for max CPU frequency
  898. * per CPU based on the LDO enabled Operating Ranges
  899. * defined in the respective IMX6DQ and IMX6SDL
  900. * datasheets. The voltage resulting from the R1/R2
  901. * feedback inputs on Ventana is 1308mV. Note that this
  902. * is a bit shy of the Vmin of 1350mV in the datasheet
  903. * for LDO enabled mode but is as high as we can go.
  904. *
  905. * We will rely on an OS kernel driver to properly
  906. * regulate these per CPU operating point and use LDO
  907. * bypass mode when using the higher frequency
  908. * operating points to compensate as LDO bypass mode
  909. * allows the rails be 125mV lower.
  910. */
  911. /* mask PGOOD during SW1 transition */
  912. pmic_reg_write(p, LTC3676_DVB1B,
  913. 0x1f | LTC3676_PGOOD_MASK);
  914. /* set SW1 (VDD_SOC) */
  915. pmic_reg_write(p, LTC3676_DVB1A, 0x1f);
  916. /* mask PGOOD during SW3 transition */
  917. pmic_reg_write(p, LTC3676_DVB3B,
  918. 0x1f | LTC3676_PGOOD_MASK);
  919. /* set SW3 (VDD_ARM) */
  920. pmic_reg_write(p, LTC3676_DVB3A, 0x1f);
  921. }
  922. }
  923. }
  924. #ifdef CONFIG_FSL_ESDHC
  925. static struct fsl_esdhc_cfg usdhc_cfg = { USDHC3_BASE_ADDR };
  926. int board_mmc_init(bd_t *bis)
  927. {
  928. /* Only one USDHC controller on Ventana */
  929. SETUP_IOMUX_PADS(usdhc3_pads);
  930. usdhc_cfg.sdhc_clk = mxc_get_clock(MXC_ESDHC3_CLK);
  931. usdhc_cfg.max_bus_width = 4;
  932. return fsl_esdhc_initialize(bis, &usdhc_cfg);
  933. }
  934. int board_mmc_getcd(struct mmc *mmc)
  935. {
  936. /* Card Detect */
  937. gpio_request(GP_SD3_CD, "sd_cd");
  938. gpio_direction_input(GP_SD3_CD);
  939. return !gpio_get_value(GP_SD3_CD);
  940. }
  941. #endif /* CONFIG_FSL_ESDHC */