gpio.h 2.1 KB

123456789101112131415161718192021222324252627282930313233343536373839404142434445464748495051525354555657585960616263646566676869707172737475767778798081828384858687888990919293949596979899100101102103104105106107108109110111112113114115116
  1. /*
  2. * (C) Copyright 2011
  3. * Yuri Tikhonov, Emcraft Systems, yur@emcraft.com
  4. *
  5. * (C) Copyright 2015
  6. * Kamil Lulko, <rev13@wp.pl>
  7. *
  8. * SPDX-License-Identifier: GPL-2.0+
  9. */
  10. #ifndef _STM32_GPIO_H_
  11. #define _STM32_GPIO_H_
  12. enum stm32_gpio_port {
  13. STM32_GPIO_PORT_A = 0,
  14. STM32_GPIO_PORT_B,
  15. STM32_GPIO_PORT_C,
  16. STM32_GPIO_PORT_D,
  17. STM32_GPIO_PORT_E,
  18. STM32_GPIO_PORT_F,
  19. STM32_GPIO_PORT_G,
  20. STM32_GPIO_PORT_H,
  21. STM32_GPIO_PORT_I
  22. };
  23. enum stm32_gpio_pin {
  24. STM32_GPIO_PIN_0 = 0,
  25. STM32_GPIO_PIN_1,
  26. STM32_GPIO_PIN_2,
  27. STM32_GPIO_PIN_3,
  28. STM32_GPIO_PIN_4,
  29. STM32_GPIO_PIN_5,
  30. STM32_GPIO_PIN_6,
  31. STM32_GPIO_PIN_7,
  32. STM32_GPIO_PIN_8,
  33. STM32_GPIO_PIN_9,
  34. STM32_GPIO_PIN_10,
  35. STM32_GPIO_PIN_11,
  36. STM32_GPIO_PIN_12,
  37. STM32_GPIO_PIN_13,
  38. STM32_GPIO_PIN_14,
  39. STM32_GPIO_PIN_15
  40. };
  41. enum stm32_gpio_mode {
  42. STM32_GPIO_MODE_IN = 0,
  43. STM32_GPIO_MODE_OUT,
  44. STM32_GPIO_MODE_AF,
  45. STM32_GPIO_MODE_AN
  46. };
  47. enum stm32_gpio_otype {
  48. STM32_GPIO_OTYPE_PP = 0,
  49. STM32_GPIO_OTYPE_OD
  50. };
  51. enum stm32_gpio_speed {
  52. STM32_GPIO_SPEED_2M = 0,
  53. STM32_GPIO_SPEED_25M,
  54. STM32_GPIO_SPEED_50M,
  55. STM32_GPIO_SPEED_100M
  56. };
  57. enum stm32_gpio_pupd {
  58. STM32_GPIO_PUPD_NO = 0,
  59. STM32_GPIO_PUPD_UP,
  60. STM32_GPIO_PUPD_DOWN
  61. };
  62. enum stm32_gpio_af {
  63. STM32_GPIO_AF0 = 0,
  64. STM32_GPIO_AF1,
  65. STM32_GPIO_AF2,
  66. STM32_GPIO_AF3,
  67. STM32_GPIO_AF4,
  68. STM32_GPIO_AF5,
  69. STM32_GPIO_AF6,
  70. STM32_GPIO_AF7,
  71. STM32_GPIO_AF8,
  72. STM32_GPIO_AF9,
  73. STM32_GPIO_AF10,
  74. STM32_GPIO_AF11,
  75. STM32_GPIO_AF12,
  76. STM32_GPIO_AF13,
  77. STM32_GPIO_AF14,
  78. STM32_GPIO_AF15
  79. };
  80. struct stm32_gpio_dsc {
  81. enum stm32_gpio_port port;
  82. enum stm32_gpio_pin pin;
  83. };
  84. struct stm32_gpio_ctl {
  85. enum stm32_gpio_mode mode;
  86. enum stm32_gpio_otype otype;
  87. enum stm32_gpio_speed speed;
  88. enum stm32_gpio_pupd pupd;
  89. enum stm32_gpio_af af;
  90. };
  91. static inline unsigned stm32_gpio_to_port(unsigned gpio)
  92. {
  93. return gpio / 16;
  94. }
  95. static inline unsigned stm32_gpio_to_pin(unsigned gpio)
  96. {
  97. return gpio % 16;
  98. }
  99. int stm32_gpio_config(const struct stm32_gpio_dsc *gpio_dsc,
  100. const struct stm32_gpio_ctl *gpio_ctl);
  101. int stm32_gpout_set(const struct stm32_gpio_dsc *gpio_dsc, int state);
  102. #endif /* _STM32_GPIO_H_ */