gpio.h 3.1 KB

123456789101112131415161718192021222324252627282930313233343536373839404142434445464748495051525354555657585960616263646566676869707172737475767778798081828384858687888990919293949596979899100101102103104105106107108109110111112113114115116117118119120121122123124125126127128129130131132133134135136137138139140141142143144145146147148
  1. /*
  2. * (C) Copyright 2011
  3. * Yuri Tikhonov, Emcraft Systems, yur@emcraft.com
  4. *
  5. * (C) Copyright 2015
  6. * Kamil Lulko, <kamil.lulko@gmail.com>
  7. *
  8. * SPDX-License-Identifier: GPL-2.0+
  9. */
  10. #ifndef _STM32_GPIO_H_
  11. #define _STM32_GPIO_H_
  12. #if (CONFIG_STM32_USART == 1)
  13. #define STM32_GPIO_PORT_X STM32_GPIO_PORT_A
  14. #define STM32_GPIO_PIN_TX STM32_GPIO_PIN_9
  15. #define STM32_GPIO_PIN_RX STM32_GPIO_PIN_10
  16. #define STM32_GPIO_USART STM32_GPIO_AF7
  17. #elif (CONFIG_STM32_USART == 2)
  18. #define STM32_GPIO_PORT_X STM32_GPIO_PORT_D
  19. #define STM32_GPIO_PIN_TX STM32_GPIO_PIN_5
  20. #define STM32_GPIO_PIN_RX STM32_GPIO_PIN_6
  21. #define STM32_GPIO_USART STM32_GPIO_AF7
  22. #elif (CONFIG_STM32_USART == 3)
  23. #define STM32_GPIO_PORT_X STM32_GPIO_PORT_C
  24. #define STM32_GPIO_PIN_TX STM32_GPIO_PIN_10
  25. #define STM32_GPIO_PIN_RX STM32_GPIO_PIN_11
  26. #define STM32_GPIO_USART STM32_GPIO_AF7
  27. #elif (CONFIG_STM32_USART == 6)
  28. #define STM32_GPIO_PORT_X STM32_GPIO_PORT_G
  29. #define STM32_GPIO_PIN_TX STM32_GPIO_PIN_14
  30. #define STM32_GPIO_PIN_RX STM32_GPIO_PIN_9
  31. #define STM32_GPIO_USART STM32_GPIO_AF8
  32. #else
  33. #define STM32_GPIO_PORT_X STM32_GPIO_PORT_A
  34. #define STM32_GPIO_PIN_TX STM32_GPIO_PIN_9
  35. #define STM32_GPIO_PIN_RX STM32_GPIO_PIN_10
  36. #define STM32_GPIO_USART STM32_GPIO_AF7
  37. #endif
  38. enum stm32_gpio_port {
  39. STM32_GPIO_PORT_A = 0,
  40. STM32_GPIO_PORT_B,
  41. STM32_GPIO_PORT_C,
  42. STM32_GPIO_PORT_D,
  43. STM32_GPIO_PORT_E,
  44. STM32_GPIO_PORT_F,
  45. STM32_GPIO_PORT_G,
  46. STM32_GPIO_PORT_H,
  47. STM32_GPIO_PORT_I
  48. };
  49. enum stm32_gpio_pin {
  50. STM32_GPIO_PIN_0 = 0,
  51. STM32_GPIO_PIN_1,
  52. STM32_GPIO_PIN_2,
  53. STM32_GPIO_PIN_3,
  54. STM32_GPIO_PIN_4,
  55. STM32_GPIO_PIN_5,
  56. STM32_GPIO_PIN_6,
  57. STM32_GPIO_PIN_7,
  58. STM32_GPIO_PIN_8,
  59. STM32_GPIO_PIN_9,
  60. STM32_GPIO_PIN_10,
  61. STM32_GPIO_PIN_11,
  62. STM32_GPIO_PIN_12,
  63. STM32_GPIO_PIN_13,
  64. STM32_GPIO_PIN_14,
  65. STM32_GPIO_PIN_15
  66. };
  67. enum stm32_gpio_mode {
  68. STM32_GPIO_MODE_IN = 0,
  69. STM32_GPIO_MODE_OUT,
  70. STM32_GPIO_MODE_AF,
  71. STM32_GPIO_MODE_AN
  72. };
  73. enum stm32_gpio_otype {
  74. STM32_GPIO_OTYPE_PP = 0,
  75. STM32_GPIO_OTYPE_OD
  76. };
  77. enum stm32_gpio_speed {
  78. STM32_GPIO_SPEED_2M = 0,
  79. STM32_GPIO_SPEED_25M,
  80. STM32_GPIO_SPEED_50M,
  81. STM32_GPIO_SPEED_100M
  82. };
  83. enum stm32_gpio_pupd {
  84. STM32_GPIO_PUPD_NO = 0,
  85. STM32_GPIO_PUPD_UP,
  86. STM32_GPIO_PUPD_DOWN
  87. };
  88. enum stm32_gpio_af {
  89. STM32_GPIO_AF0 = 0,
  90. STM32_GPIO_AF1,
  91. STM32_GPIO_AF2,
  92. STM32_GPIO_AF3,
  93. STM32_GPIO_AF4,
  94. STM32_GPIO_AF5,
  95. STM32_GPIO_AF6,
  96. STM32_GPIO_AF7,
  97. STM32_GPIO_AF8,
  98. STM32_GPIO_AF9,
  99. STM32_GPIO_AF10,
  100. STM32_GPIO_AF11,
  101. STM32_GPIO_AF12,
  102. STM32_GPIO_AF13,
  103. STM32_GPIO_AF14,
  104. STM32_GPIO_AF15
  105. };
  106. struct stm32_gpio_dsc {
  107. enum stm32_gpio_port port;
  108. enum stm32_gpio_pin pin;
  109. };
  110. struct stm32_gpio_ctl {
  111. enum stm32_gpio_mode mode;
  112. enum stm32_gpio_otype otype;
  113. enum stm32_gpio_speed speed;
  114. enum stm32_gpio_pupd pupd;
  115. enum stm32_gpio_af af;
  116. };
  117. static inline unsigned stm32_gpio_to_port(unsigned gpio)
  118. {
  119. return gpio / 16;
  120. }
  121. static inline unsigned stm32_gpio_to_pin(unsigned gpio)
  122. {
  123. return gpio % 16;
  124. }
  125. int stm32_gpio_config(const struct stm32_gpio_dsc *gpio_dsc,
  126. const struct stm32_gpio_ctl *gpio_ctl);
  127. int stm32_gpout_set(const struct stm32_gpio_dsc *gpio_dsc, int state);
  128. #endif /* _STM32_GPIO_H_ */