sys_proto.h 3.6 KB

123456789101112131415161718192021222324252627282930313233343536373839404142434445464748495051525354555657585960616263646566676869707172737475767778798081828384858687888990919293949596979899100101102103104105106107108109110111112113114115116117118119120121122123124125126127128129130131132133134135136
  1. /* SPDX-License-Identifier: GPL-2.0+ */
  2. /*
  3. * (C) Copyright 2009
  4. * Stefano Babic, DENX Software Engineering, sbabic@denx.de.
  5. */
  6. #ifndef _SYS_PROTO_H_
  7. #define _SYS_PROTO_H_
  8. #include <asm/io.h>
  9. #include <asm/mach-imx/regs-common.h>
  10. #include <common.h>
  11. #include "../arch-imx/cpu.h"
  12. #define soc_rev() (get_cpu_rev() & 0xFF)
  13. #define is_soc_rev(rev) (soc_rev() == rev)
  14. /* returns MXC_CPU_ value */
  15. #define cpu_type(rev) (((rev) >> 12) & 0xff)
  16. #define soc_type(rev) (((rev) >> 12) & 0xf0)
  17. /* both macros return/take MXC_CPU_ constants */
  18. #define get_cpu_type() (cpu_type(get_cpu_rev()))
  19. #define get_soc_type() (soc_type(get_cpu_rev()))
  20. #define is_cpu_type(cpu) (get_cpu_type() == cpu)
  21. #define is_soc_type(soc) (get_soc_type() == soc)
  22. #define is_mx6() (is_soc_type(MXC_SOC_MX6))
  23. #define is_mx7() (is_soc_type(MXC_SOC_MX7))
  24. #define is_mx8m() (is_soc_type(MXC_SOC_MX8M))
  25. #define is_imx8() (is_soc_type(MXC_SOC_IMX8))
  26. #define is_mx6dqp() (is_cpu_type(MXC_CPU_MX6QP) || is_cpu_type(MXC_CPU_MX6DP))
  27. #define is_mx6dq() (is_cpu_type(MXC_CPU_MX6Q) || is_cpu_type(MXC_CPU_MX6D))
  28. #define is_mx6sdl() (is_cpu_type(MXC_CPU_MX6SOLO) || is_cpu_type(MXC_CPU_MX6DL))
  29. #define is_mx6dl() (is_cpu_type(MXC_CPU_MX6DL))
  30. #define is_mx6sx() (is_cpu_type(MXC_CPU_MX6SX))
  31. #define is_mx6sl() (is_cpu_type(MXC_CPU_MX6SL))
  32. #define is_mx6solo() (is_cpu_type(MXC_CPU_MX6SOLO))
  33. #define is_mx6ul() (is_cpu_type(MXC_CPU_MX6UL))
  34. #define is_mx6ull() (is_cpu_type(MXC_CPU_MX6ULL))
  35. #define is_mx6sll() (is_cpu_type(MXC_CPU_MX6SLL))
  36. #define is_mx7ulp() (is_cpu_type(MXC_CPU_MX7ULP))
  37. #define is_imx8qxp() (is_cpu_type(MXC_CPU_IMX8QXP))
  38. #ifdef CONFIG_MX6
  39. #define IMX6_SRC_GPR10_BMODE BIT(28)
  40. #define IMX6_BMODE_MASK GENMASK(7, 0)
  41. #define IMX6_BMODE_SHIFT 4
  42. #define IMX6_BMODE_EMI_MASK BIT(3)
  43. #define IMX6_BMODE_EMI_SHIFT 3
  44. #define IMX6_BMODE_SERIAL_ROM_MASK GENMASK(26, 24)
  45. #define IMX6_BMODE_SERIAL_ROM_SHIFT 24
  46. enum imx6_bmode_serial_rom {
  47. IMX6_BMODE_ECSPI1,
  48. IMX6_BMODE_ECSPI2,
  49. IMX6_BMODE_ECSPI3,
  50. IMX6_BMODE_ECSPI4,
  51. IMX6_BMODE_ECSPI5,
  52. IMX6_BMODE_I2C1,
  53. IMX6_BMODE_I2C2,
  54. IMX6_BMODE_I2C3,
  55. };
  56. enum imx6_bmode_emi {
  57. IMX6_BMODE_ONENAND,
  58. IMX6_BMODE_NOR,
  59. };
  60. enum imx6_bmode {
  61. IMX6_BMODE_EMI,
  62. #if defined(CONFIG_MX6UL) || defined(CONFIG_MX6ULL)
  63. IMX6_BMODE_QSPI,
  64. IMX6_BMODE_RESERVED,
  65. #else
  66. IMX6_BMODE_RESERVED,
  67. IMX6_BMODE_SATA,
  68. #endif
  69. IMX6_BMODE_SERIAL_ROM,
  70. IMX6_BMODE_SD,
  71. IMX6_BMODE_ESD,
  72. IMX6_BMODE_MMC,
  73. IMX6_BMODE_EMMC,
  74. IMX6_BMODE_NAND_MIN,
  75. IMX6_BMODE_NAND_MAX = 0xf,
  76. };
  77. static inline u8 imx6_is_bmode_from_gpr9(void)
  78. {
  79. return readl(&src_base->gpr10) & IMX6_SRC_GPR10_BMODE;
  80. }
  81. u32 imx6_src_get_boot_mode(void);
  82. void gpr_init(void);
  83. #endif /* CONFIG_MX6 */
  84. u32 get_nr_cpus(void);
  85. u32 get_cpu_rev(void);
  86. u32 get_cpu_speed_grade_hz(void);
  87. u32 get_cpu_temp_grade(int *minc, int *maxc);
  88. const char *get_imx_type(u32 imxtype);
  89. u32 imx_ddr_size(void);
  90. void sdelay(unsigned long);
  91. void set_chipselect_size(int const);
  92. void init_aips(void);
  93. void init_src(void);
  94. void init_snvs(void);
  95. void imx_wdog_disable_powerdown(void);
  96. int board_mmc_get_env_dev(int devno);
  97. int nxp_board_rev(void);
  98. char nxp_board_rev_string(void);
  99. /*
  100. * Initializes on-chip ethernet controllers.
  101. * to override, implement board_eth_init()
  102. */
  103. int fecmxc_initialize(bd_t *bis);
  104. u32 get_ahb_clk(void);
  105. u32 get_periph_clk(void);
  106. void lcdif_power_down(void);
  107. int mxs_reset_block(struct mxs_register_32 *reg);
  108. int mxs_wait_mask_set(struct mxs_register_32 *reg, u32 mask, u32 timeout);
  109. int mxs_wait_mask_clr(struct mxs_register_32 *reg, u32 mask, u32 timeout);
  110. unsigned long call_imx_sip(unsigned long id, unsigned long reg0,
  111. unsigned long reg1, unsigned long reg2);
  112. #endif