at91sam9260_devices.c 7.1 KB

123456789101112131415161718192021222324252627282930313233343536373839404142434445464748495051525354555657585960616263646566676869707172737475767778798081828384858687888990919293949596979899100101102103104105106107108109110111112113114115116117118119120121122123124125126127128129130131132133134135136137138139140141142143144145146147148149150151152153154155156157158159160161162163164165166167168169170171172173174175176177178179180181182183184185186187188189190191192193194195196197198199200201202203204205206207208209210211212213214215216217218219220221222223224225226227228229230231232233234235236237238239240241242243244245
  1. /*
  2. * (C) Copyright 2007-2008
  3. * Stelian Pop <stelian@popies.net>
  4. * Lead Tech Design <www.leadtechdesign.com>
  5. *
  6. * SPDX-License-Identifier: GPL-2.0+
  7. */
  8. #include <common.h>
  9. #include <dm.h>
  10. #include <asm/io.h>
  11. #include <asm/arch/at91sam9260_matrix.h>
  12. #include <asm/arch/at91_common.h>
  13. #include <asm/arch/at91_pmc.h>
  14. #include <asm/arch/at91sam9_sdramc.h>
  15. #include <asm/arch/gpio.h>
  16. /*
  17. * if CONFIG_AT91_GPIO_PULLUP ist set, keep pullups on on all
  18. * peripheral pins. Good to have if hardware is soldered optionally
  19. * or in case of SPI no slave is selected. Avoid lines to float
  20. * needlessly. Use a short local PUP define.
  21. *
  22. * Due to errata "TXD floats when CTS is inactive" pullups are always
  23. * on for TXD pins.
  24. */
  25. #ifdef CONFIG_AT91_GPIO_PULLUP
  26. # define PUP CONFIG_AT91_GPIO_PULLUP
  27. #else
  28. # define PUP 0
  29. #endif
  30. void at91_serial0_hw_init(void)
  31. {
  32. at91_pmc_t *pmc = (at91_pmc_t *) ATMEL_BASE_PMC;
  33. at91_set_a_periph(AT91_PIO_PORTB, 4, 1); /* TXD0 */
  34. at91_set_a_periph(AT91_PIO_PORTB, 5, PUP); /* RXD0 */
  35. writel(1 << ATMEL_ID_USART0, &pmc->pcer);
  36. }
  37. void at91_serial1_hw_init(void)
  38. {
  39. at91_pmc_t *pmc = (at91_pmc_t *) ATMEL_BASE_PMC;
  40. at91_set_a_periph(AT91_PIO_PORTB, 6, 1); /* TXD1 */
  41. at91_set_a_periph(AT91_PIO_PORTB, 7, PUP); /* RXD1 */
  42. writel(1 << ATMEL_ID_USART1, &pmc->pcer);
  43. }
  44. void at91_serial2_hw_init(void)
  45. {
  46. at91_pmc_t *pmc = (at91_pmc_t *) ATMEL_BASE_PMC;
  47. at91_set_a_periph(AT91_PIO_PORTB, 8, 1); /* TXD2 */
  48. at91_set_a_periph(AT91_PIO_PORTB, 9, PUP); /* RXD2 */
  49. writel(1 << ATMEL_ID_USART2, &pmc->pcer);
  50. }
  51. void at91_seriald_hw_init(void)
  52. {
  53. at91_pmc_t *pmc = (at91_pmc_t *) ATMEL_BASE_PMC;
  54. at91_set_a_periph(AT91_PIO_PORTB, 14, PUP); /* DRXD */
  55. at91_set_a_periph(AT91_PIO_PORTB, 15, 1); /* DTXD */
  56. writel(1 << ATMEL_ID_SYS, &pmc->pcer);
  57. }
  58. #if defined(CONFIG_HAS_DATAFLASH) || defined(CONFIG_ATMEL_SPI)
  59. void at91_spi0_hw_init(unsigned long cs_mask)
  60. {
  61. at91_pmc_t *pmc = (at91_pmc_t *) ATMEL_BASE_PMC;
  62. at91_set_a_periph(AT91_PIO_PORTA, 0, PUP); /* SPI0_MISO */
  63. at91_set_a_periph(AT91_PIO_PORTA, 1, PUP); /* SPI0_MOSI */
  64. at91_set_a_periph(AT91_PIO_PORTA, 2, PUP); /* SPI0_SPCK */
  65. /* Enable clock */
  66. writel(1 << ATMEL_ID_SPI0, &pmc->pcer);
  67. if (cs_mask & (1 << 0)) {
  68. at91_set_a_periph(AT91_PIO_PORTA, 3, 1);
  69. }
  70. if (cs_mask & (1 << 1)) {
  71. at91_set_b_periph(AT91_PIO_PORTC, 11, 1);
  72. }
  73. if (cs_mask & (1 << 2)) {
  74. at91_set_b_periph(AT91_PIO_PORTC, 16, 1);
  75. }
  76. if (cs_mask & (1 << 3)) {
  77. at91_set_b_periph(AT91_PIO_PORTC, 17, 1);
  78. }
  79. if (cs_mask & (1 << 4)) {
  80. at91_set_pio_output(AT91_PIO_PORTA, 3, 1);
  81. }
  82. if (cs_mask & (1 << 5)) {
  83. at91_set_pio_output(AT91_PIO_PORTC, 11, 1);
  84. }
  85. if (cs_mask & (1 << 6)) {
  86. at91_set_pio_output(AT91_PIO_PORTC, 16, 1);
  87. }
  88. if (cs_mask & (1 << 7)) {
  89. at91_set_pio_output(AT91_PIO_PORTC, 17, 1);
  90. }
  91. }
  92. void at91_spi1_hw_init(unsigned long cs_mask)
  93. {
  94. at91_pmc_t *pmc = (at91_pmc_t *) ATMEL_BASE_PMC;
  95. at91_set_a_periph(AT91_PIO_PORTB, 0, PUP); /* SPI1_MISO */
  96. at91_set_a_periph(AT91_PIO_PORTB, 1, PUP); /* SPI1_MOSI */
  97. at91_set_a_periph(AT91_PIO_PORTB, 2, PUP); /* SPI1_SPCK */
  98. /* Enable clock */
  99. writel(1 << ATMEL_ID_SPI1, &pmc->pcer);
  100. if (cs_mask & (1 << 0)) {
  101. at91_set_a_periph(AT91_PIO_PORTB, 3, 1);
  102. }
  103. if (cs_mask & (1 << 1)) {
  104. at91_set_b_periph(AT91_PIO_PORTC, 5, 1);
  105. }
  106. if (cs_mask & (1 << 2)) {
  107. at91_set_b_periph(AT91_PIO_PORTC, 4, 1);
  108. }
  109. if (cs_mask & (1 << 3)) {
  110. at91_set_b_periph(AT91_PIO_PORTC, 3, 1);
  111. }
  112. if (cs_mask & (1 << 4)) {
  113. at91_set_pio_output(AT91_PIO_PORTB, 3, 1);
  114. }
  115. if (cs_mask & (1 << 5)) {
  116. at91_set_pio_output(AT91_PIO_PORTC, 5, 1);
  117. }
  118. if (cs_mask & (1 << 6)) {
  119. at91_set_pio_output(AT91_PIO_PORTC, 4, 1);
  120. }
  121. if (cs_mask & (1 << 7)) {
  122. at91_set_pio_output(AT91_PIO_PORTC, 3, 1);
  123. }
  124. }
  125. #endif
  126. #ifdef CONFIG_MACB
  127. void at91_macb_hw_init(void)
  128. {
  129. /* Enable EMAC clock */
  130. struct at91_pmc *pmc = (struct at91_pmc *)ATMEL_BASE_PMC;
  131. writel(1 << ATMEL_ID_EMAC0, &pmc->pcer);
  132. at91_set_a_periph(AT91_PIO_PORTA, 19, 0); /* ETXCK_EREFCK */
  133. at91_set_a_periph(AT91_PIO_PORTA, 17, 0); /* ERXDV */
  134. at91_set_a_periph(AT91_PIO_PORTA, 14, 0); /* ERX0 */
  135. at91_set_a_periph(AT91_PIO_PORTA, 15, 0); /* ERX1 */
  136. at91_set_a_periph(AT91_PIO_PORTA, 18, 0); /* ERXER */
  137. at91_set_a_periph(AT91_PIO_PORTA, 16, 0); /* ETXEN */
  138. at91_set_a_periph(AT91_PIO_PORTA, 12, 0); /* ETX0 */
  139. at91_set_a_periph(AT91_PIO_PORTA, 13, 0); /* ETX1 */
  140. at91_set_a_periph(AT91_PIO_PORTA, 21, 0); /* EMDIO */
  141. at91_set_a_periph(AT91_PIO_PORTA, 20, 0); /* EMDC */
  142. #ifndef CONFIG_RMII
  143. at91_set_b_periph(AT91_PIO_PORTA, 28, 0); /* ECRS */
  144. at91_set_b_periph(AT91_PIO_PORTA, 29, 0); /* ECOL */
  145. at91_set_b_periph(AT91_PIO_PORTA, 25, 0); /* ERX2 */
  146. at91_set_b_periph(AT91_PIO_PORTA, 26, 0); /* ERX3 */
  147. at91_set_b_periph(AT91_PIO_PORTA, 27, 0); /* ERXCK */
  148. #if defined(CONFIG_AT91SAM9260EK)
  149. /*
  150. * use PA10, PA11 for ETX2, ETX3.
  151. * PA23 and PA24 are for TWI EEPROM
  152. */
  153. at91_set_b_periph(AT91_PIO_PORTA, 10, 0); /* ETX2 */
  154. at91_set_b_periph(AT91_PIO_PORTA, 11, 0); /* ETX3 */
  155. #else
  156. at91_set_b_periph(AT91_PIO_PORTA, 23, 0); /* ETX2 */
  157. at91_set_b_periph(AT91_PIO_PORTA, 24, 0); /* ETX3 */
  158. #if defined(CONFIG_AT91SAM9G20)
  159. /* 9G20 BOOT ROM initializes those pins to multi-drive, undo that */
  160. at91_set_pio_multi_drive(AT91_PIO_PORTA, 23, 0);
  161. at91_set_pio_multi_drive(AT91_PIO_PORTA, 24, 0);
  162. #endif
  163. #endif
  164. at91_set_b_periph(AT91_PIO_PORTA, 22, 0); /* ETXER */
  165. #endif
  166. }
  167. #endif
  168. #if defined(CONFIG_GENERIC_ATMEL_MCI)
  169. void at91_mci_hw_init(void)
  170. {
  171. /* Enable mci clock */
  172. struct at91_pmc *pmc = (struct at91_pmc *)ATMEL_BASE_PMC;
  173. writel(1 << ATMEL_ID_MCI, &pmc->pcer);
  174. at91_set_a_periph(AT91_PIO_PORTA, 8, 1); /* MCCK */
  175. #if defined(CONFIG_ATMEL_MCI_PORTB)
  176. at91_set_b_periph(AT91_PIO_PORTA, 1, 1); /* MCCDB */
  177. at91_set_b_periph(AT91_PIO_PORTA, 0, 1); /* MCDB0 */
  178. at91_set_b_periph(AT91_PIO_PORTA, 5, 1); /* MCDB1 */
  179. at91_set_b_periph(AT91_PIO_PORTA, 4, 1); /* MCDB2 */
  180. at91_set_b_periph(AT91_PIO_PORTA, 3, 1); /* MCDB3 */
  181. #else
  182. at91_set_a_periph(AT91_PIO_PORTA, 7, 1); /* MCCDA */
  183. at91_set_a_periph(AT91_PIO_PORTA, 6, 1); /* MCDA0 */
  184. at91_set_a_periph(AT91_PIO_PORTA, 9, 1); /* MCDA1 */
  185. at91_set_a_periph(AT91_PIO_PORTA, 10, 1); /* MCDA2 */
  186. at91_set_a_periph(AT91_PIO_PORTA, 11, 1); /* MCDA3 */
  187. #endif
  188. }
  189. #endif
  190. void at91_sdram_hw_init(void)
  191. {
  192. at91_set_a_periph(AT91_PIO_PORTC, 16, 0);
  193. at91_set_a_periph(AT91_PIO_PORTC, 17, 0);
  194. at91_set_a_periph(AT91_PIO_PORTC, 18, 0);
  195. at91_set_a_periph(AT91_PIO_PORTC, 19, 0);
  196. at91_set_a_periph(AT91_PIO_PORTC, 20, 0);
  197. at91_set_a_periph(AT91_PIO_PORTC, 21, 0);
  198. at91_set_a_periph(AT91_PIO_PORTC, 22, 0);
  199. at91_set_a_periph(AT91_PIO_PORTC, 23, 0);
  200. at91_set_a_periph(AT91_PIO_PORTC, 24, 0);
  201. at91_set_a_periph(AT91_PIO_PORTC, 25, 0);
  202. at91_set_a_periph(AT91_PIO_PORTC, 26, 0);
  203. at91_set_a_periph(AT91_PIO_PORTC, 27, 0);
  204. at91_set_a_periph(AT91_PIO_PORTC, 28, 0);
  205. at91_set_a_periph(AT91_PIO_PORTC, 29, 0);
  206. at91_set_a_periph(AT91_PIO_PORTC, 30, 0);
  207. at91_set_a_periph(AT91_PIO_PORTC, 31, 0);
  208. }
  209. /* Platform data for the GPIOs */
  210. static const struct at91_port_platdata at91sam9260_plat[] = {
  211. { ATMEL_BASE_PIOA, "PA" },
  212. { ATMEL_BASE_PIOB, "PB" },
  213. { ATMEL_BASE_PIOC, "PC" },
  214. };
  215. U_BOOT_DEVICES(at91sam9260_gpios) = {
  216. { "gpio_at91", &at91sam9260_plat[0] },
  217. { "gpio_at91", &at91sam9260_plat[1] },
  218. { "gpio_at91", &at91sam9260_plat[2] },
  219. };