at91sam9x5_devices.c 6.2 KB

123456789101112131415161718192021222324252627282930313233343536373839404142434445464748495051525354555657585960616263646566676869707172737475767778798081828384858687888990919293949596979899100101102103104105106107108109110111112113114115116117118119120121122123124125126127128129130131132133134135136137138139140141142143144145146147148149150151152153154155156157158159160161162163164165166167168169170171172173174175176177178179180181182183184185186187188189190191192193194195196197198199200201202203204205206207208209210211212213214215216217218219220221222223224225226
  1. /*
  2. * Copyright (C) 2012 Atmel Corporation
  3. *
  4. * SPDX-License-Identifier: GPL-2.0+
  5. */
  6. #include <common.h>
  7. #include <asm/arch/at91_common.h>
  8. #include <asm/arch/clk.h>
  9. #include <asm/arch/gpio.h>
  10. #include <asm/io.h>
  11. unsigned int get_chip_id(void)
  12. {
  13. /* The 0x40 is the offset of cidr in DBGU */
  14. return readl(ATMEL_BASE_DBGU + 0x40) & ~ARCH_ID_VERSION_MASK;
  15. }
  16. unsigned int get_extension_chip_id(void)
  17. {
  18. /* The 0x44 is the offset of exid in DBGU */
  19. return readl(ATMEL_BASE_DBGU + 0x44);
  20. }
  21. unsigned int has_emac1()
  22. {
  23. return cpu_is_at91sam9x25();
  24. }
  25. unsigned int has_emac0()
  26. {
  27. return !(cpu_is_at91sam9g15());
  28. }
  29. unsigned int has_lcdc()
  30. {
  31. return cpu_is_at91sam9g15() || cpu_is_at91sam9g35()
  32. || cpu_is_at91sam9x35();
  33. }
  34. char *get_cpu_name()
  35. {
  36. unsigned int extension_id = get_extension_chip_id();
  37. if (cpu_is_at91sam9x5()) {
  38. switch (extension_id) {
  39. case ARCH_EXID_AT91SAM9G15:
  40. return "AT91SAM9G15";
  41. case ARCH_EXID_AT91SAM9G25:
  42. return "AT91SAM9G25";
  43. case ARCH_EXID_AT91SAM9G35:
  44. return "AT91SAM9G35";
  45. case ARCH_EXID_AT91SAM9X25:
  46. return "AT91SAM9X25";
  47. case ARCH_EXID_AT91SAM9X35:
  48. return "AT91SAM9X35";
  49. default:
  50. return "Unknown CPU type";
  51. }
  52. } else {
  53. return "Unknown CPU type";
  54. }
  55. }
  56. void at91_seriald_hw_init(void)
  57. {
  58. at91_set_a_periph(AT91_PIO_PORTA, 9, 0); /* DRXD */
  59. at91_set_a_periph(AT91_PIO_PORTA, 10, 1); /* DTXD */
  60. at91_periph_clk_enable(ATMEL_ID_SYS);
  61. }
  62. void at91_serial0_hw_init(void)
  63. {
  64. at91_set_a_periph(AT91_PIO_PORTA, 0, 1); /* TXD */
  65. at91_set_a_periph(AT91_PIO_PORTA, 1, 0); /* RXD */
  66. at91_periph_clk_enable(ATMEL_ID_USART0);
  67. }
  68. void at91_serial1_hw_init(void)
  69. {
  70. at91_set_a_periph(AT91_PIO_PORTA, 5, 1); /* TXD */
  71. at91_set_a_periph(AT91_PIO_PORTA, 6, 0); /* RXD */
  72. at91_periph_clk_enable(ATMEL_ID_USART1);
  73. }
  74. void at91_serial2_hw_init(void)
  75. {
  76. at91_set_a_periph(AT91_PIO_PORTA, 7, 1); /* TXD */
  77. at91_set_a_periph(AT91_PIO_PORTA, 8, 0); /* RXD */
  78. at91_periph_clk_enable(ATMEL_ID_USART2);
  79. }
  80. void at91_mci_hw_init(void)
  81. {
  82. /* Initialize the MCI0 */
  83. at91_set_a_periph(AT91_PIO_PORTA, 17, 1); /* MCCK */
  84. at91_set_a_periph(AT91_PIO_PORTA, 16, 1); /* MCCDA */
  85. at91_set_a_periph(AT91_PIO_PORTA, 15, 1); /* MCDA0 */
  86. at91_set_a_periph(AT91_PIO_PORTA, 18, 1); /* MCDA1 */
  87. at91_set_a_periph(AT91_PIO_PORTA, 19, 1); /* MCDA2 */
  88. at91_set_a_periph(AT91_PIO_PORTA, 20, 1); /* MCDA3 */
  89. at91_periph_clk_enable(ATMEL_ID_HSMCI0);
  90. }
  91. #ifdef CONFIG_ATMEL_SPI
  92. void at91_spi0_hw_init(unsigned long cs_mask)
  93. {
  94. at91_set_a_periph(AT91_PIO_PORTA, 11, 0); /* SPI0_MISO */
  95. at91_set_a_periph(AT91_PIO_PORTA, 12, 0); /* SPI0_MOSI */
  96. at91_set_a_periph(AT91_PIO_PORTA, 13, 0); /* SPI0_SPCK */
  97. at91_periph_clk_enable(ATMEL_ID_SPI0);
  98. if (cs_mask & (1 << 0))
  99. at91_set_a_periph(AT91_PIO_PORTA, 14, 0);
  100. if (cs_mask & (1 << 1))
  101. at91_set_b_periph(AT91_PIO_PORTA, 7, 0);
  102. if (cs_mask & (1 << 2))
  103. at91_set_b_periph(AT91_PIO_PORTA, 1, 0);
  104. if (cs_mask & (1 << 3))
  105. at91_set_b_periph(AT91_PIO_PORTB, 3, 0);
  106. if (cs_mask & (1 << 4))
  107. at91_set_pio_output(AT91_PIO_PORTA, 14, 0);
  108. if (cs_mask & (1 << 5))
  109. at91_set_pio_output(AT91_PIO_PORTA, 7, 0);
  110. if (cs_mask & (1 << 6))
  111. at91_set_pio_output(AT91_PIO_PORTA, 1, 0);
  112. if (cs_mask & (1 << 7))
  113. at91_set_pio_output(AT91_PIO_PORTB, 3, 0);
  114. }
  115. void at91_spi1_hw_init(unsigned long cs_mask)
  116. {
  117. at91_set_b_periph(AT91_PIO_PORTA, 21, 0); /* SPI1_MISO */
  118. at91_set_b_periph(AT91_PIO_PORTA, 22, 0); /* SPI1_MOSI */
  119. at91_set_b_periph(AT91_PIO_PORTA, 23, 0); /* SPI1_SPCK */
  120. at91_periph_clk_enable(ATMEL_ID_SPI1);
  121. if (cs_mask & (1 << 0))
  122. at91_set_b_periph(AT91_PIO_PORTA, 8, 0);
  123. if (cs_mask & (1 << 1))
  124. at91_set_b_periph(AT91_PIO_PORTA, 0, 0);
  125. if (cs_mask & (1 << 2))
  126. at91_set_b_periph(AT91_PIO_PORTA, 31, 0);
  127. if (cs_mask & (1 << 3))
  128. at91_set_b_periph(AT91_PIO_PORTA, 30, 0);
  129. if (cs_mask & (1 << 4))
  130. at91_set_pio_output(AT91_PIO_PORTA, 8, 0);
  131. if (cs_mask & (1 << 5))
  132. at91_set_pio_output(AT91_PIO_PORTA, 0, 0);
  133. if (cs_mask & (1 << 6))
  134. at91_set_pio_output(AT91_PIO_PORTA, 31, 0);
  135. if (cs_mask & (1 << 7))
  136. at91_set_pio_output(AT91_PIO_PORTA, 30, 0);
  137. }
  138. #endif
  139. #if defined(CONFIG_USB_OHCI_NEW) || defined(CONFIG_USB_EHCI)
  140. void at91_uhp_hw_init(void)
  141. {
  142. /* Enable VBus on UHP ports */
  143. at91_set_pio_output(AT91_PIO_PORTD, 18, 0); /* port A */
  144. at91_set_pio_output(AT91_PIO_PORTD, 19, 0); /* port B */
  145. #if defined(CONFIG_USB_OHCI_NEW)
  146. /* port C is OHCI only */
  147. at91_set_pio_output(AT91_PIO_PORTD, 20, 0); /* port C */
  148. #endif
  149. }
  150. #endif
  151. #ifdef CONFIG_MACB
  152. void at91_macb_hw_init(void)
  153. {
  154. if (has_emac0()) {
  155. /* Enable EMAC0 clock */
  156. at91_periph_clk_enable(ATMEL_ID_EMAC0);
  157. /* EMAC0 pins setup */
  158. at91_set_a_periph(AT91_PIO_PORTB, 4, 0); /* ETXCK */
  159. at91_set_a_periph(AT91_PIO_PORTB, 3, 0); /* ERXDV */
  160. at91_set_a_periph(AT91_PIO_PORTB, 0, 0); /* ERX0 */
  161. at91_set_a_periph(AT91_PIO_PORTB, 1, 0); /* ERX1 */
  162. at91_set_a_periph(AT91_PIO_PORTB, 2, 0); /* ERXER */
  163. at91_set_a_periph(AT91_PIO_PORTB, 7, 0); /* ETXEN */
  164. at91_set_a_periph(AT91_PIO_PORTB, 9, 0); /* ETX0 */
  165. at91_set_a_periph(AT91_PIO_PORTB, 10, 0); /* ETX1 */
  166. at91_set_a_periph(AT91_PIO_PORTB, 5, 0); /* EMDIO */
  167. at91_set_a_periph(AT91_PIO_PORTB, 6, 0); /* EMDC */
  168. }
  169. if (has_emac1()) {
  170. /* Enable EMAC1 clock */
  171. at91_periph_clk_enable(ATMEL_ID_EMAC1);
  172. /* EMAC1 pins setup */
  173. at91_set_b_periph(AT91_PIO_PORTC, 29, 0); /* ETXCK */
  174. at91_set_b_periph(AT91_PIO_PORTC, 28, 0); /* ECRSDV */
  175. at91_set_b_periph(AT91_PIO_PORTC, 20, 0); /* ERXO */
  176. at91_set_b_periph(AT91_PIO_PORTC, 21, 0); /* ERX1 */
  177. at91_set_b_periph(AT91_PIO_PORTC, 16, 0); /* ERXER */
  178. at91_set_b_periph(AT91_PIO_PORTC, 27, 0); /* ETXEN */
  179. at91_set_b_periph(AT91_PIO_PORTC, 18, 0); /* ETX0 */
  180. at91_set_b_periph(AT91_PIO_PORTC, 19, 0); /* ETX1 */
  181. at91_set_b_periph(AT91_PIO_PORTC, 31, 0); /* EMDIO */
  182. at91_set_b_periph(AT91_PIO_PORTC, 30, 0); /* EMDC */
  183. }
  184. #ifndef CONFIG_RMII
  185. /* Only emac0 support MII */
  186. if (has_emac0()) {
  187. at91_set_a_periph(AT91_PIO_PORTB, 16, 0); /* ECRS */
  188. at91_set_a_periph(AT91_PIO_PORTB, 17, 0); /* ECOL */
  189. at91_set_a_periph(AT91_PIO_PORTB, 13, 0); /* ERX2 */
  190. at91_set_a_periph(AT91_PIO_PORTB, 14, 0); /* ERX3 */
  191. at91_set_a_periph(AT91_PIO_PORTB, 15, 0); /* ERXCK */
  192. at91_set_a_periph(AT91_PIO_PORTB, 11, 0); /* ETX2 */
  193. at91_set_a_periph(AT91_PIO_PORTB, 12, 0); /* ETX3 */
  194. at91_set_a_periph(AT91_PIO_PORTB, 8, 0); /* ETXER */
  195. }
  196. #endif
  197. }
  198. #endif