p4080_serdes.c 3.0 KB

12345678910111213141516171819202122232425262728293031323334353637383940414243444546474849505152535455565758596061626364656667686970717273747576777879808182
  1. /*
  2. * Copyright 2009-2010 Freescale Semiconductor, Inc.
  3. *
  4. * SPDX-License-Identifier: GPL-2.0+
  5. */
  6. #include <common.h>
  7. #include <asm/io.h>
  8. #include <asm/fsl_serdes.h>
  9. #include <asm/processor.h>
  10. #include <asm/io.h>
  11. #include "fsl_corenet_serdes.h"
  12. static u8 serdes_cfg_tbl[][SRDS_MAX_LANES] = {
  13. [0x2] = {PCIE1, PCIE1, PCIE1, PCIE1, PCIE1, PCIE1, PCIE1, PCIE1,
  14. AURORA, AURORA, XAUI_FM2, XAUI_FM2, XAUI_FM2, XAUI_FM2,
  15. XAUI_FM1, XAUI_FM1, XAUI_FM1, XAUI_FM1},
  16. [0x5] = {PCIE1, PCIE1, PCIE1, PCIE1, PCIE2, PCIE2, PCIE2, PCIE2,
  17. AURORA, AURORA, XAUI_FM2, XAUI_FM2, XAUI_FM2, XAUI_FM2,
  18. XAUI_FM1, XAUI_FM1, XAUI_FM1, XAUI_FM1},
  19. [0x8] = {PCIE1, PCIE1, PCIE3, PCIE3, PCIE2, PCIE2, PCIE2, PCIE2,
  20. AURORA, AURORA, XAUI_FM2, XAUI_FM2, XAUI_FM2, XAUI_FM2,
  21. XAUI_FM1, XAUI_FM1, XAUI_FM1, XAUI_FM1},
  22. [0xd] = {PCIE1, PCIE1, PCIE1, PCIE1, PCIE2, PCIE2, SGMII_FM2_DTSEC3,
  23. SGMII_FM2_DTSEC4, AURORA, AURORA, XAUI_FM2, XAUI_FM2, XAUI_FM2,
  24. XAUI_FM2, XAUI_FM1, XAUI_FM1, XAUI_FM1, XAUI_FM1},
  25. [0xe] = {PCIE1, PCIE1, PCIE3, PCIE3, PCIE2, PCIE2, SGMII_FM2_DTSEC3,
  26. SGMII_FM2_DTSEC4, AURORA, AURORA, XAUI_FM2, XAUI_FM2, XAUI_FM2,
  27. XAUI_FM2, XAUI_FM1, XAUI_FM1, XAUI_FM1, XAUI_FM1},
  28. [0xf] = {PCIE1, PCIE1, PCIE1, PCIE1, SGMII_FM2_DTSEC1, SGMII_FM2_DTSEC2,
  29. SGMII_FM2_DTSEC3, SGMII_FM2_DTSEC4, AURORA, AURORA, XAUI_FM2,
  30. XAUI_FM2, XAUI_FM2, XAUI_FM2, NONE, NONE, NONE, NONE},
  31. [0x10] = {PCIE1, PCIE1, PCIE3, PCIE3, SGMII_FM2_DTSEC1,
  32. SGMII_FM2_DTSEC2, SGMII_FM2_DTSEC3, SGMII_FM2_DTSEC4,
  33. AURORA, AURORA, XAUI_FM2, XAUI_FM2, XAUI_FM2, XAUI_FM2,
  34. NONE, NONE, NONE, NONE},
  35. [0x13] = {SRIO2, SRIO2, SRIO2, SRIO2, SRIO1, SRIO1, SRIO1, SRIO1,
  36. AURORA, AURORA, XAUI_FM2, XAUI_FM2, XAUI_FM2, XAUI_FM2,
  37. XAUI_FM1, XAUI_FM1, XAUI_FM1, XAUI_FM1},
  38. [0x16] = {SRIO2, SRIO2, SRIO2, SRIO2, SRIO1, SRIO1, SRIO1, SRIO1,
  39. AURORA, AURORA, SGMII_FM2_DTSEC1, SGMII_FM2_DTSEC2,
  40. SGMII_FM2_DTSEC3, SGMII_FM2_DTSEC4, SGMII_FM1_DTSEC1,
  41. SGMII_FM1_DTSEC2, SGMII_FM1_DTSEC3, SGMII_FM1_DTSEC4},
  42. [0x19] = {SRIO2, SRIO2, SRIO2, SRIO2, SRIO1, SRIO1, SRIO1, SRIO1,
  43. AURORA, AURORA, PCIE3, PCIE3, PCIE3, PCIE3, SGMII_FM1_DTSEC1,
  44. SGMII_FM1_DTSEC2, SGMII_FM1_DTSEC3, SGMII_FM1_DTSEC4},
  45. [0x1d] = {PCIE1, PCIE1, PCIE3, PCIE3, NONE, SRIO2, NONE, SRIO1,
  46. AURORA, AURORA, XAUI_FM2, XAUI_FM2, XAUI_FM2, XAUI_FM2,
  47. XAUI_FM1, XAUI_FM1, XAUI_FM1, XAUI_FM1},
  48. [0x22] = {PCIE1, PCIE1, PCIE1, PCIE1, SRIO1, SRIO1, SRIO1, SRIO1,
  49. AURORA, AURORA, XAUI_FM2, XAUI_FM2, XAUI_FM2, XAUI_FM2,
  50. XAUI_FM1, XAUI_FM1, XAUI_FM1, XAUI_FM1},
  51. [0x25] = {PCIE1, PCIE1, PCIE3, PCIE3, SRIO1, SRIO1, SRIO1, SRIO1,
  52. AURORA, AURORA, XAUI_FM2, XAUI_FM2, XAUI_FM2, XAUI_FM2,
  53. XAUI_FM1, XAUI_FM1, XAUI_FM1, XAUI_FM1},
  54. };
  55. #ifdef CONFIG_SYS_P4080_ERRATUM_SERDES8
  56. uint16_t srds_lpd_b[SRDS_MAX_BANK];
  57. #endif
  58. enum srds_prtcl serdes_get_prtcl(int cfg, int lane)
  59. {
  60. if (!serdes_lane_enabled(lane))
  61. return NONE;
  62. return serdes_cfg_tbl[cfg][lane];
  63. }
  64. int is_serdes_prtcl_valid(u32 prtcl) {
  65. int i;
  66. if (prtcl >= ARRAY_SIZE(serdes_cfg_tbl))
  67. return 0;
  68. for (i = 0; i < SRDS_MAX_LANES; i++) {
  69. if (serdes_cfg_tbl[prtcl][i] != NONE)
  70. return 1;
  71. }
  72. return 0;
  73. }