gpio.h 2.4 KB

123456789101112131415161718192021222324252627282930313233343536373839404142434445464748495051525354555657585960616263646566676869707172737475767778798081828384858687888990919293949596979899100101102103104105106107108109110111112113114115116117118119120121122123124125126
  1. /*
  2. * Copyright (C) 2016, STMicroelectronics - All Rights Reserved
  3. * Author(s): Vikas Manocha, <vikas.manocha@st.com> for STMicroelectronics.
  4. *
  5. * SPDX-License-Identifier: GPL-2.0+
  6. */
  7. #ifndef _STM32_GPIO_H_
  8. #define _STM32_GPIO_H_
  9. #include <asm/gpio.h>
  10. enum stm32_gpio_port {
  11. STM32_GPIO_PORT_A = 0,
  12. STM32_GPIO_PORT_B,
  13. STM32_GPIO_PORT_C,
  14. STM32_GPIO_PORT_D,
  15. STM32_GPIO_PORT_E,
  16. STM32_GPIO_PORT_F,
  17. STM32_GPIO_PORT_G,
  18. STM32_GPIO_PORT_H,
  19. STM32_GPIO_PORT_I
  20. };
  21. enum stm32_gpio_pin {
  22. STM32_GPIO_PIN_0 = 0,
  23. STM32_GPIO_PIN_1,
  24. STM32_GPIO_PIN_2,
  25. STM32_GPIO_PIN_3,
  26. STM32_GPIO_PIN_4,
  27. STM32_GPIO_PIN_5,
  28. STM32_GPIO_PIN_6,
  29. STM32_GPIO_PIN_7,
  30. STM32_GPIO_PIN_8,
  31. STM32_GPIO_PIN_9,
  32. STM32_GPIO_PIN_10,
  33. STM32_GPIO_PIN_11,
  34. STM32_GPIO_PIN_12,
  35. STM32_GPIO_PIN_13,
  36. STM32_GPIO_PIN_14,
  37. STM32_GPIO_PIN_15
  38. };
  39. enum stm32_gpio_mode {
  40. STM32_GPIO_MODE_IN = 0,
  41. STM32_GPIO_MODE_OUT,
  42. STM32_GPIO_MODE_AF,
  43. STM32_GPIO_MODE_AN
  44. };
  45. enum stm32_gpio_otype {
  46. STM32_GPIO_OTYPE_PP = 0,
  47. STM32_GPIO_OTYPE_OD
  48. };
  49. enum stm32_gpio_speed {
  50. STM32_GPIO_SPEED_2M = 0,
  51. STM32_GPIO_SPEED_25M,
  52. STM32_GPIO_SPEED_50M,
  53. STM32_GPIO_SPEED_100M
  54. };
  55. enum stm32_gpio_pupd {
  56. STM32_GPIO_PUPD_NO = 0,
  57. STM32_GPIO_PUPD_UP,
  58. STM32_GPIO_PUPD_DOWN
  59. };
  60. enum stm32_gpio_af {
  61. STM32_GPIO_AF0 = 0,
  62. STM32_GPIO_AF1,
  63. STM32_GPIO_AF2,
  64. STM32_GPIO_AF3,
  65. STM32_GPIO_AF4,
  66. STM32_GPIO_AF5,
  67. STM32_GPIO_AF6,
  68. STM32_GPIO_AF7,
  69. STM32_GPIO_AF8,
  70. STM32_GPIO_AF9,
  71. STM32_GPIO_AF10,
  72. STM32_GPIO_AF11,
  73. STM32_GPIO_AF12,
  74. STM32_GPIO_AF13,
  75. STM32_GPIO_AF14,
  76. STM32_GPIO_AF15
  77. };
  78. struct stm32_gpio_dsc {
  79. enum stm32_gpio_port port;
  80. enum stm32_gpio_pin pin;
  81. };
  82. struct stm32_gpio_ctl {
  83. enum stm32_gpio_mode mode;
  84. enum stm32_gpio_otype otype;
  85. enum stm32_gpio_speed speed;
  86. enum stm32_gpio_pupd pupd;
  87. enum stm32_gpio_af af;
  88. };
  89. struct stm32_gpio_regs {
  90. u32 moder; /* GPIO port mode */
  91. u32 otyper; /* GPIO port output type */
  92. u32 ospeedr; /* GPIO port output speed */
  93. u32 pupdr; /* GPIO port pull-up/pull-down */
  94. u32 idr; /* GPIO port input data */
  95. u32 odr; /* GPIO port output data */
  96. u32 bsrr; /* GPIO port bit set/reset */
  97. u32 lckr; /* GPIO port configuration lock */
  98. u32 afr[2]; /* GPIO alternate function */
  99. };
  100. struct stm32_gpio_priv {
  101. struct stm32_gpio_regs *regs;
  102. };
  103. static inline unsigned stm32_gpio_to_port(unsigned gpio)
  104. {
  105. return gpio / 16;
  106. }
  107. static inline unsigned stm32_gpio_to_pin(unsigned gpio)
  108. {
  109. return gpio % 16;
  110. }
  111. #endif /* _STM32_GPIO_H_ */