ps7_init_gpl.c 550 KB

123456789101112131415161718192021222324252627282930313233343536373839404142434445464748495051525354555657585960616263646566676869707172737475767778798081828384858687888990919293949596979899100101102103104105106107108109110111112113114115116117118119120121122123124125126127128129130131132133134135136137138139140141142143144145146147148149150151152153154155156157158159160161162163164165166167168169170171172173174175176177178179180181182183184185186187188189190191192193194195196197198199200201202203204205206207208209210211212213214215216217218219220221222223224225226227228229230231232233234235236237238239240241242243244245246247248249250251252253254255256257258259260261262263264265266267268269270271272273274275276277278279280281282283284285286287288289290291292293294295296297298299300301302303304305306307308309310311312313314315316317318319320321322323324325326327328329330331332333334335336337338339340341342343344345346347348349350351352353354355356357358359360361362363364365366367368369370371372373374375376377378379380381382383384385386387388389390391392393394395396397398399400401402403404405406407408409410411412413414415416417418419420421422423424425426427428429430431432433434435436437438439440441442443444445446447448449450451452453454455456457458459460461462463464465466467468469470471472473474475476477478479480481482483484485486487488489490491492493494495496497498499500501502503504505506507508509510511512513514515516517518519520521522523524525526527528529530531532533534535536537538539540541542543544545546547548549550551552553554555556557558559560561562563564565566567568569570571572573574575576577578579580581582583584585586587588589590591592593594595596597598599600601602603604605606607608609610611612613614615616617618619620621622623624625626627628629630631632633634635636637638639640641642643644645646647648649650651652653654655656657658659660661662663664665666667668669670671672673674675676677678679680681682683684685686687688689690691692693694695696697698699700701702703704705706707708709710711712713714715716717718719720721722723724725726727728729730731732733734735736737738739740741742743744745746747748749750751752753754755756757758759760761762763764765766767768769770771772773774775776777778779780781782783784785786787788789790791792793794795796797798799800801802803804805806807808809810811812813814815816817818819820821822823824825826827828829830831832833834835836837838839840841842843844845846847848849850851852853854855856857858859860861862863864865866867868869870871872873874875876877878879880881882883884885886887888889890891892893894895896897898899900901902903904905906907908909910911912913914915916917918919920921922923924925926927928929930931932933934935936937938939940941942943944945946947948949950951952953954955956957958959960961962963964965966967968969970971972973974975976977978979980981982983984985986987988989990991992993994995996997998999100010011002100310041005100610071008100910101011101210131014101510161017101810191020102110221023102410251026102710281029103010311032103310341035103610371038103910401041104210431044104510461047104810491050105110521053105410551056105710581059106010611062106310641065106610671068106910701071107210731074107510761077107810791080108110821083108410851086108710881089109010911092109310941095109610971098109911001101110211031104110511061107110811091110111111121113111411151116111711181119112011211122112311241125112611271128112911301131113211331134113511361137113811391140114111421143114411451146114711481149115011511152115311541155115611571158115911601161116211631164116511661167116811691170117111721173117411751176117711781179118011811182118311841185118611871188118911901191119211931194119511961197119811991200120112021203120412051206120712081209121012111212121312141215121612171218121912201221122212231224122512261227122812291230123112321233123412351236123712381239124012411242124312441245124612471248124912501251125212531254125512561257125812591260126112621263126412651266126712681269127012711272127312741275127612771278127912801281128212831284128512861287128812891290129112921293129412951296129712981299130013011302130313041305130613071308130913101311131213131314131513161317131813191320132113221323132413251326132713281329133013311332133313341335133613371338133913401341134213431344134513461347134813491350135113521353135413551356135713581359136013611362136313641365136613671368136913701371137213731374137513761377137813791380138113821383138413851386138713881389139013911392139313941395139613971398139914001401140214031404140514061407140814091410141114121413141414151416141714181419142014211422142314241425142614271428142914301431143214331434143514361437143814391440144114421443144414451446144714481449145014511452145314541455145614571458145914601461146214631464146514661467146814691470147114721473147414751476147714781479148014811482148314841485148614871488148914901491149214931494149514961497149814991500150115021503150415051506150715081509151015111512151315141515151615171518151915201521152215231524152515261527152815291530153115321533153415351536153715381539154015411542154315441545154615471548154915501551155215531554155515561557155815591560156115621563156415651566156715681569157015711572157315741575157615771578157915801581158215831584158515861587158815891590159115921593159415951596159715981599160016011602160316041605160616071608160916101611161216131614161516161617161816191620162116221623162416251626162716281629163016311632163316341635163616371638163916401641164216431644164516461647164816491650165116521653165416551656165716581659166016611662166316641665166616671668166916701671167216731674167516761677167816791680168116821683168416851686168716881689169016911692169316941695169616971698169917001701170217031704170517061707170817091710171117121713171417151716171717181719172017211722172317241725172617271728172917301731173217331734173517361737173817391740174117421743174417451746174717481749175017511752175317541755175617571758175917601761176217631764176517661767176817691770177117721773177417751776177717781779178017811782178317841785178617871788178917901791179217931794179517961797179817991800180118021803180418051806180718081809181018111812181318141815181618171818181918201821182218231824182518261827182818291830183118321833183418351836183718381839184018411842184318441845184618471848184918501851185218531854185518561857185818591860186118621863186418651866186718681869187018711872187318741875187618771878187918801881188218831884188518861887188818891890189118921893189418951896189718981899190019011902190319041905190619071908190919101911191219131914191519161917191819191920192119221923192419251926192719281929193019311932193319341935193619371938193919401941194219431944194519461947194819491950195119521953195419551956195719581959196019611962196319641965196619671968196919701971197219731974197519761977197819791980198119821983198419851986198719881989199019911992199319941995199619971998199920002001200220032004200520062007200820092010201120122013201420152016201720182019202020212022202320242025202620272028202920302031203220332034203520362037203820392040204120422043204420452046204720482049205020512052205320542055205620572058205920602061206220632064206520662067206820692070207120722073207420752076207720782079208020812082208320842085208620872088208920902091209220932094209520962097209820992100210121022103210421052106210721082109211021112112211321142115211621172118211921202121212221232124212521262127212821292130213121322133213421352136213721382139214021412142214321442145214621472148214921502151215221532154215521562157215821592160216121622163216421652166216721682169217021712172217321742175217621772178217921802181218221832184218521862187218821892190219121922193219421952196219721982199220022012202220322042205220622072208220922102211221222132214221522162217221822192220222122222223222422252226222722282229223022312232223322342235223622372238223922402241224222432244224522462247224822492250225122522253225422552256225722582259226022612262226322642265226622672268226922702271227222732274227522762277227822792280228122822283228422852286228722882289229022912292229322942295229622972298229923002301230223032304230523062307230823092310231123122313231423152316231723182319232023212322232323242325232623272328232923302331233223332334233523362337233823392340234123422343234423452346234723482349235023512352235323542355235623572358235923602361236223632364236523662367236823692370237123722373237423752376237723782379238023812382238323842385238623872388238923902391239223932394239523962397239823992400240124022403240424052406240724082409241024112412241324142415241624172418241924202421242224232424242524262427242824292430243124322433243424352436243724382439244024412442244324442445244624472448244924502451245224532454245524562457245824592460246124622463246424652466246724682469247024712472247324742475247624772478247924802481248224832484248524862487248824892490249124922493249424952496249724982499250025012502250325042505250625072508250925102511251225132514251525162517251825192520252125222523252425252526252725282529253025312532253325342535253625372538253925402541254225432544254525462547254825492550255125522553255425552556255725582559256025612562256325642565256625672568256925702571257225732574257525762577257825792580258125822583258425852586258725882589259025912592259325942595259625972598259926002601260226032604260526062607260826092610261126122613261426152616261726182619262026212622262326242625262626272628262926302631263226332634263526362637263826392640264126422643264426452646264726482649265026512652265326542655265626572658265926602661266226632664266526662667266826692670267126722673267426752676267726782679268026812682268326842685268626872688268926902691269226932694269526962697269826992700270127022703270427052706270727082709271027112712271327142715271627172718271927202721272227232724272527262727272827292730273127322733273427352736273727382739274027412742274327442745274627472748274927502751275227532754275527562757275827592760276127622763276427652766276727682769277027712772277327742775277627772778277927802781278227832784278527862787278827892790279127922793279427952796279727982799280028012802280328042805280628072808280928102811281228132814281528162817281828192820282128222823282428252826282728282829283028312832283328342835283628372838283928402841284228432844284528462847284828492850285128522853285428552856285728582859286028612862286328642865286628672868286928702871287228732874287528762877287828792880288128822883288428852886288728882889289028912892289328942895289628972898289929002901290229032904290529062907290829092910291129122913291429152916291729182919292029212922292329242925292629272928292929302931293229332934293529362937293829392940294129422943294429452946294729482949295029512952295329542955295629572958295929602961296229632964296529662967296829692970297129722973297429752976297729782979298029812982298329842985298629872988298929902991299229932994299529962997299829993000300130023003300430053006300730083009301030113012301330143015301630173018301930203021302230233024302530263027302830293030303130323033303430353036303730383039304030413042304330443045304630473048304930503051305230533054305530563057305830593060306130623063306430653066306730683069307030713072307330743075307630773078307930803081308230833084308530863087308830893090309130923093309430953096309730983099310031013102310331043105310631073108310931103111311231133114311531163117311831193120312131223123312431253126312731283129313031313132313331343135313631373138313931403141314231433144314531463147314831493150315131523153315431553156315731583159316031613162316331643165316631673168316931703171317231733174317531763177317831793180318131823183318431853186318731883189319031913192319331943195319631973198319932003201320232033204320532063207320832093210321132123213321432153216321732183219322032213222322332243225322632273228322932303231323232333234323532363237323832393240324132423243324432453246324732483249325032513252325332543255325632573258325932603261326232633264326532663267326832693270327132723273327432753276327732783279328032813282328332843285328632873288328932903291329232933294329532963297329832993300330133023303330433053306330733083309331033113312331333143315331633173318331933203321332233233324332533263327332833293330333133323333333433353336333733383339334033413342334333443345334633473348334933503351335233533354335533563357335833593360336133623363336433653366336733683369337033713372337333743375337633773378337933803381338233833384338533863387338833893390339133923393339433953396339733983399340034013402340334043405340634073408340934103411341234133414341534163417341834193420342134223423342434253426342734283429343034313432343334343435343634373438343934403441344234433444344534463447344834493450345134523453345434553456345734583459346034613462346334643465346634673468346934703471347234733474347534763477347834793480348134823483348434853486348734883489349034913492349334943495349634973498349935003501350235033504350535063507350835093510351135123513351435153516351735183519352035213522352335243525352635273528352935303531353235333534353535363537353835393540354135423543354435453546354735483549355035513552355335543555355635573558355935603561356235633564356535663567356835693570357135723573357435753576357735783579358035813582358335843585358635873588358935903591359235933594359535963597359835993600360136023603360436053606360736083609361036113612361336143615361636173618361936203621362236233624362536263627362836293630363136323633363436353636363736383639364036413642364336443645364636473648364936503651365236533654365536563657365836593660366136623663366436653666366736683669367036713672367336743675367636773678367936803681368236833684368536863687368836893690369136923693369436953696369736983699370037013702370337043705370637073708370937103711371237133714371537163717371837193720372137223723372437253726372737283729373037313732373337343735373637373738373937403741374237433744374537463747374837493750375137523753375437553756375737583759376037613762376337643765376637673768376937703771377237733774377537763777377837793780378137823783378437853786378737883789379037913792379337943795379637973798379938003801380238033804380538063807380838093810381138123813381438153816381738183819382038213822382338243825382638273828382938303831383238333834383538363837383838393840384138423843384438453846384738483849385038513852385338543855385638573858385938603861386238633864386538663867386838693870387138723873387438753876387738783879388038813882388338843885388638873888388938903891389238933894389538963897389838993900390139023903390439053906390739083909391039113912391339143915391639173918391939203921392239233924392539263927392839293930393139323933393439353936393739383939394039413942394339443945394639473948394939503951395239533954395539563957395839593960396139623963396439653966396739683969397039713972397339743975397639773978397939803981398239833984398539863987398839893990399139923993399439953996399739983999400040014002400340044005400640074008400940104011401240134014401540164017401840194020402140224023402440254026402740284029403040314032403340344035403640374038403940404041404240434044404540464047404840494050405140524053405440554056405740584059406040614062406340644065406640674068406940704071407240734074407540764077407840794080408140824083408440854086408740884089409040914092409340944095409640974098409941004101410241034104410541064107410841094110411141124113411441154116411741184119412041214122412341244125412641274128412941304131413241334134413541364137413841394140414141424143414441454146414741484149415041514152415341544155415641574158415941604161416241634164416541664167416841694170417141724173417441754176417741784179418041814182418341844185418641874188418941904191419241934194419541964197419841994200420142024203420442054206420742084209421042114212421342144215421642174218421942204221422242234224422542264227422842294230423142324233423442354236423742384239424042414242424342444245424642474248424942504251425242534254425542564257425842594260426142624263426442654266426742684269427042714272427342744275427642774278427942804281428242834284428542864287428842894290429142924293429442954296429742984299430043014302430343044305430643074308430943104311431243134314431543164317431843194320432143224323432443254326432743284329433043314332433343344335433643374338433943404341434243434344434543464347434843494350435143524353435443554356435743584359436043614362436343644365436643674368436943704371437243734374437543764377437843794380438143824383438443854386438743884389439043914392439343944395439643974398439944004401440244034404440544064407440844094410441144124413441444154416441744184419442044214422442344244425442644274428442944304431443244334434443544364437443844394440444144424443444444454446444744484449445044514452445344544455445644574458445944604461446244634464446544664467446844694470447144724473447444754476447744784479448044814482448344844485448644874488448944904491449244934494449544964497449844994500450145024503450445054506450745084509451045114512451345144515451645174518451945204521452245234524452545264527452845294530453145324533453445354536453745384539454045414542454345444545454645474548454945504551455245534554455545564557455845594560456145624563456445654566456745684569457045714572457345744575457645774578457945804581458245834584458545864587458845894590459145924593459445954596459745984599460046014602460346044605460646074608460946104611461246134614461546164617461846194620462146224623462446254626462746284629463046314632463346344635463646374638463946404641464246434644464546464647464846494650465146524653465446554656465746584659466046614662466346644665466646674668466946704671467246734674467546764677467846794680468146824683468446854686468746884689469046914692469346944695469646974698469947004701470247034704470547064707470847094710471147124713471447154716471747184719472047214722472347244725472647274728472947304731473247334734473547364737473847394740474147424743474447454746474747484749475047514752475347544755475647574758475947604761476247634764476547664767476847694770477147724773477447754776477747784779478047814782478347844785478647874788478947904791479247934794479547964797479847994800480148024803480448054806480748084809481048114812481348144815481648174818481948204821482248234824482548264827482848294830483148324833483448354836483748384839484048414842484348444845484648474848484948504851485248534854485548564857485848594860486148624863486448654866486748684869487048714872487348744875487648774878487948804881488248834884488548864887488848894890489148924893489448954896489748984899490049014902490349044905490649074908490949104911491249134914491549164917491849194920492149224923492449254926492749284929493049314932493349344935493649374938493949404941494249434944494549464947494849494950495149524953495449554956495749584959496049614962496349644965496649674968496949704971497249734974497549764977497849794980498149824983498449854986498749884989499049914992499349944995499649974998499950005001500250035004500550065007500850095010501150125013501450155016501750185019502050215022502350245025502650275028502950305031503250335034503550365037503850395040504150425043504450455046504750485049505050515052505350545055505650575058505950605061506250635064506550665067506850695070507150725073507450755076507750785079508050815082508350845085508650875088508950905091509250935094509550965097509850995100510151025103510451055106510751085109511051115112511351145115511651175118511951205121512251235124512551265127512851295130513151325133513451355136513751385139514051415142514351445145514651475148514951505151515251535154515551565157515851595160516151625163516451655166516751685169517051715172517351745175517651775178517951805181518251835184518551865187518851895190519151925193519451955196519751985199520052015202520352045205520652075208520952105211521252135214521552165217521852195220522152225223522452255226522752285229523052315232523352345235523652375238523952405241524252435244524552465247524852495250525152525253525452555256525752585259526052615262526352645265526652675268526952705271527252735274527552765277527852795280528152825283528452855286528752885289529052915292529352945295529652975298529953005301530253035304530553065307530853095310531153125313531453155316531753185319532053215322532353245325532653275328532953305331533253335334533553365337533853395340534153425343534453455346534753485349535053515352535353545355535653575358535953605361536253635364536553665367536853695370537153725373537453755376537753785379538053815382538353845385538653875388538953905391539253935394539553965397539853995400540154025403540454055406540754085409541054115412541354145415541654175418541954205421542254235424542554265427542854295430543154325433543454355436543754385439544054415442544354445445544654475448544954505451545254535454545554565457545854595460546154625463546454655466546754685469547054715472547354745475547654775478547954805481548254835484548554865487548854895490549154925493549454955496549754985499550055015502550355045505550655075508550955105511551255135514551555165517551855195520552155225523552455255526552755285529553055315532553355345535553655375538553955405541554255435544554555465547554855495550555155525553555455555556555755585559556055615562556355645565556655675568556955705571557255735574557555765577557855795580558155825583558455855586558755885589559055915592559355945595559655975598559956005601560256035604560556065607560856095610561156125613561456155616561756185619562056215622562356245625562656275628562956305631563256335634563556365637563856395640564156425643564456455646564756485649565056515652565356545655565656575658565956605661566256635664566556665667566856695670567156725673567456755676567756785679568056815682568356845685568656875688568956905691569256935694569556965697569856995700570157025703570457055706570757085709571057115712571357145715571657175718571957205721572257235724572557265727572857295730573157325733573457355736573757385739574057415742574357445745574657475748574957505751575257535754575557565757575857595760576157625763576457655766576757685769577057715772577357745775577657775778577957805781578257835784578557865787578857895790579157925793579457955796579757985799580058015802580358045805580658075808580958105811581258135814581558165817581858195820582158225823582458255826582758285829583058315832583358345835583658375838583958405841584258435844584558465847584858495850585158525853585458555856585758585859586058615862586358645865586658675868586958705871587258735874587558765877587858795880588158825883588458855886588758885889589058915892589358945895589658975898589959005901590259035904590559065907590859095910591159125913591459155916591759185919592059215922592359245925592659275928592959305931593259335934593559365937593859395940594159425943594459455946594759485949595059515952595359545955595659575958595959605961596259635964596559665967596859695970597159725973597459755976597759785979598059815982598359845985598659875988598959905991599259935994599559965997599859996000600160026003600460056006600760086009601060116012601360146015601660176018601960206021602260236024602560266027602860296030603160326033603460356036603760386039604060416042604360446045604660476048604960506051605260536054605560566057605860596060606160626063606460656066606760686069607060716072607360746075607660776078607960806081608260836084608560866087608860896090609160926093609460956096609760986099610061016102610361046105610661076108610961106111611261136114611561166117611861196120612161226123612461256126612761286129613061316132613361346135613661376138613961406141614261436144614561466147614861496150615161526153615461556156615761586159616061616162616361646165616661676168616961706171617261736174617561766177617861796180618161826183618461856186618761886189619061916192619361946195619661976198619962006201620262036204620562066207620862096210621162126213621462156216621762186219622062216222622362246225622662276228622962306231623262336234623562366237623862396240624162426243624462456246624762486249625062516252625362546255625662576258625962606261626262636264626562666267626862696270627162726273627462756276627762786279628062816282628362846285628662876288628962906291629262936294629562966297629862996300630163026303630463056306630763086309631063116312631363146315631663176318631963206321632263236324632563266327632863296330633163326333633463356336633763386339634063416342634363446345634663476348634963506351635263536354635563566357635863596360636163626363636463656366636763686369637063716372637363746375637663776378637963806381638263836384638563866387638863896390639163926393639463956396639763986399640064016402640364046405640664076408640964106411641264136414641564166417641864196420642164226423642464256426642764286429643064316432643364346435643664376438643964406441644264436444644564466447644864496450645164526453645464556456645764586459646064616462646364646465646664676468646964706471647264736474647564766477647864796480648164826483648464856486648764886489649064916492649364946495649664976498649965006501650265036504650565066507650865096510651165126513651465156516651765186519652065216522652365246525652665276528652965306531653265336534653565366537653865396540654165426543654465456546654765486549655065516552655365546555655665576558655965606561656265636564656565666567656865696570657165726573657465756576657765786579658065816582658365846585658665876588658965906591659265936594659565966597659865996600660166026603660466056606660766086609661066116612661366146615661666176618661966206621662266236624662566266627662866296630663166326633663466356636663766386639664066416642664366446645664666476648664966506651665266536654665566566657665866596660666166626663666466656666666766686669667066716672667366746675667666776678667966806681668266836684668566866687668866896690669166926693669466956696669766986699670067016702670367046705670667076708670967106711671267136714671567166717671867196720672167226723672467256726672767286729673067316732673367346735673667376738673967406741674267436744674567466747674867496750675167526753675467556756675767586759676067616762676367646765676667676768676967706771677267736774677567766777677867796780678167826783678467856786678767886789679067916792679367946795679667976798679968006801680268036804680568066807680868096810681168126813681468156816681768186819682068216822682368246825682668276828682968306831683268336834683568366837683868396840684168426843684468456846684768486849685068516852685368546855685668576858685968606861686268636864686568666867686868696870687168726873687468756876687768786879688068816882688368846885688668876888688968906891689268936894689568966897689868996900690169026903690469056906690769086909691069116912691369146915691669176918691969206921692269236924692569266927692869296930693169326933693469356936693769386939694069416942694369446945694669476948694969506951695269536954695569566957695869596960696169626963696469656966696769686969697069716972697369746975697669776978697969806981698269836984698569866987698869896990699169926993699469956996699769986999700070017002700370047005700670077008700970107011701270137014701570167017701870197020702170227023702470257026702770287029703070317032703370347035703670377038703970407041704270437044704570467047704870497050705170527053705470557056705770587059706070617062706370647065706670677068706970707071707270737074707570767077707870797080708170827083708470857086708770887089709070917092709370947095709670977098709971007101710271037104710571067107710871097110711171127113711471157116711771187119712071217122712371247125712671277128712971307131713271337134713571367137713871397140714171427143714471457146714771487149715071517152715371547155715671577158715971607161716271637164716571667167716871697170717171727173717471757176717771787179718071817182718371847185718671877188718971907191719271937194719571967197719871997200720172027203720472057206720772087209721072117212721372147215721672177218721972207221722272237224722572267227722872297230723172327233723472357236723772387239724072417242724372447245724672477248724972507251725272537254725572567257725872597260726172627263726472657266726772687269727072717272727372747275727672777278727972807281728272837284728572867287728872897290729172927293729472957296729772987299730073017302730373047305730673077308730973107311731273137314731573167317731873197320732173227323732473257326732773287329733073317332733373347335733673377338733973407341734273437344734573467347734873497350735173527353735473557356735773587359736073617362736373647365736673677368736973707371737273737374737573767377737873797380738173827383738473857386738773887389739073917392739373947395739673977398739974007401740274037404740574067407740874097410741174127413741474157416741774187419742074217422742374247425742674277428742974307431743274337434743574367437743874397440744174427443744474457446744774487449745074517452745374547455745674577458745974607461746274637464746574667467746874697470747174727473747474757476747774787479748074817482748374847485748674877488748974907491749274937494749574967497749874997500750175027503750475057506750775087509751075117512751375147515751675177518751975207521752275237524752575267527752875297530753175327533753475357536753775387539754075417542754375447545754675477548754975507551755275537554755575567557755875597560756175627563756475657566756775687569757075717572757375747575757675777578757975807581758275837584758575867587758875897590759175927593759475957596759775987599760076017602760376047605760676077608760976107611761276137614761576167617761876197620762176227623762476257626762776287629763076317632763376347635763676377638763976407641764276437644764576467647764876497650765176527653765476557656765776587659766076617662766376647665766676677668766976707671767276737674767576767677767876797680768176827683768476857686768776887689769076917692769376947695769676977698769977007701770277037704770577067707770877097710771177127713771477157716771777187719772077217722772377247725772677277728772977307731773277337734773577367737773877397740774177427743774477457746774777487749775077517752775377547755775677577758775977607761776277637764776577667767776877697770777177727773777477757776777777787779778077817782778377847785778677877788778977907791779277937794779577967797779877997800780178027803780478057806780778087809781078117812781378147815781678177818781978207821782278237824782578267827782878297830783178327833783478357836783778387839784078417842784378447845784678477848784978507851785278537854785578567857785878597860786178627863786478657866786778687869787078717872787378747875787678777878787978807881788278837884788578867887788878897890789178927893789478957896789778987899790079017902790379047905790679077908790979107911791279137914791579167917791879197920792179227923792479257926792779287929793079317932793379347935793679377938793979407941794279437944794579467947794879497950795179527953795479557956795779587959796079617962796379647965796679677968796979707971797279737974797579767977797879797980798179827983798479857986798779887989799079917992799379947995799679977998799980008001800280038004800580068007800880098010801180128013801480158016801780188019802080218022802380248025802680278028802980308031803280338034803580368037803880398040804180428043804480458046804780488049805080518052805380548055805680578058805980608061806280638064806580668067806880698070807180728073807480758076807780788079808080818082808380848085808680878088808980908091809280938094809580968097809880998100810181028103810481058106810781088109811081118112811381148115811681178118811981208121812281238124812581268127812881298130813181328133813481358136813781388139814081418142814381448145814681478148814981508151815281538154815581568157815881598160816181628163816481658166816781688169817081718172817381748175817681778178817981808181818281838184818581868187818881898190819181928193819481958196819781988199820082018202820382048205820682078208820982108211821282138214821582168217821882198220822182228223822482258226822782288229823082318232823382348235823682378238823982408241824282438244824582468247824882498250825182528253825482558256825782588259826082618262826382648265826682678268826982708271827282738274827582768277827882798280828182828283828482858286828782888289829082918292829382948295829682978298829983008301830283038304830583068307830883098310831183128313831483158316831783188319832083218322832383248325832683278328832983308331833283338334833583368337833883398340834183428343834483458346834783488349835083518352835383548355835683578358835983608361836283638364836583668367836883698370837183728373837483758376837783788379838083818382838383848385838683878388838983908391839283938394839583968397839883998400840184028403840484058406840784088409841084118412841384148415841684178418841984208421842284238424842584268427842884298430843184328433843484358436843784388439844084418442844384448445844684478448844984508451845284538454845584568457845884598460846184628463846484658466846784688469847084718472847384748475847684778478847984808481848284838484848584868487848884898490849184928493849484958496849784988499850085018502850385048505850685078508850985108511851285138514851585168517851885198520852185228523852485258526852785288529853085318532853385348535853685378538853985408541854285438544854585468547854885498550855185528553855485558556855785588559856085618562856385648565856685678568856985708571857285738574857585768577857885798580858185828583858485858586858785888589859085918592859385948595859685978598859986008601860286038604860586068607860886098610861186128613861486158616861786188619862086218622862386248625862686278628862986308631863286338634863586368637863886398640864186428643864486458646864786488649865086518652865386548655865686578658865986608661866286638664866586668667866886698670867186728673867486758676867786788679868086818682868386848685868686878688868986908691869286938694869586968697869886998700870187028703870487058706870787088709871087118712871387148715871687178718871987208721872287238724872587268727872887298730873187328733873487358736873787388739874087418742874387448745874687478748874987508751875287538754875587568757875887598760876187628763876487658766876787688769877087718772877387748775877687778778877987808781878287838784878587868787878887898790879187928793879487958796879787988799880088018802880388048805880688078808880988108811881288138814881588168817881888198820882188228823882488258826882788288829883088318832883388348835883688378838883988408841884288438844884588468847884888498850885188528853885488558856885788588859886088618862886388648865886688678868886988708871887288738874887588768877887888798880888188828883888488858886888788888889889088918892889388948895889688978898889989008901890289038904890589068907890889098910891189128913891489158916891789188919892089218922892389248925892689278928892989308931893289338934893589368937893889398940894189428943894489458946894789488949895089518952895389548955895689578958895989608961896289638964896589668967896889698970897189728973897489758976897789788979898089818982898389848985898689878988898989908991899289938994899589968997899889999000900190029003900490059006900790089009901090119012901390149015901690179018901990209021902290239024902590269027902890299030903190329033903490359036903790389039904090419042904390449045904690479048904990509051905290539054905590569057905890599060906190629063906490659066906790689069907090719072907390749075907690779078907990809081908290839084908590869087908890899090909190929093909490959096909790989099910091019102910391049105910691079108910991109111911291139114911591169117911891199120912191229123912491259126912791289129913091319132913391349135913691379138913991409141914291439144914591469147914891499150915191529153915491559156915791589159916091619162916391649165916691679168916991709171917291739174917591769177917891799180918191829183918491859186918791889189919091919192919391949195919691979198919992009201920292039204920592069207920892099210921192129213921492159216921792189219922092219222922392249225922692279228922992309231923292339234923592369237923892399240924192429243924492459246924792489249925092519252925392549255925692579258925992609261926292639264926592669267926892699270927192729273927492759276927792789279928092819282928392849285928692879288928992909291929292939294929592969297929892999300930193029303930493059306930793089309931093119312931393149315931693179318931993209321932293239324932593269327932893299330933193329333933493359336933793389339934093419342934393449345934693479348934993509351935293539354935593569357935893599360936193629363936493659366936793689369937093719372937393749375937693779378937993809381938293839384938593869387938893899390939193929393939493959396939793989399940094019402940394049405940694079408940994109411941294139414941594169417941894199420942194229423942494259426942794289429943094319432943394349435943694379438943994409441944294439444944594469447944894499450945194529453945494559456945794589459946094619462946394649465946694679468946994709471947294739474947594769477947894799480948194829483948494859486948794889489949094919492949394949495949694979498949995009501950295039504950595069507950895099510951195129513951495159516951795189519952095219522952395249525952695279528952995309531953295339534953595369537953895399540954195429543954495459546954795489549955095519552955395549555955695579558955995609561956295639564956595669567956895699570957195729573957495759576957795789579958095819582958395849585958695879588958995909591959295939594959595969597959895999600960196029603960496059606960796089609961096119612961396149615961696179618961996209621962296239624962596269627962896299630963196329633963496359636963796389639964096419642964396449645964696479648964996509651965296539654965596569657965896599660966196629663966496659666966796689669967096719672967396749675967696779678967996809681968296839684968596869687968896899690969196929693969496959696969796989699970097019702970397049705970697079708970997109711971297139714971597169717971897199720972197229723972497259726972797289729973097319732973397349735973697379738973997409741974297439744974597469747974897499750975197529753975497559756975797589759976097619762976397649765976697679768976997709771977297739774977597769777977897799780978197829783978497859786978797889789979097919792979397949795979697979798979998009801980298039804980598069807980898099810981198129813981498159816981798189819982098219822982398249825982698279828982998309831983298339834983598369837983898399840984198429843984498459846984798489849985098519852985398549855985698579858985998609861986298639864986598669867986898699870987198729873987498759876987798789879988098819882988398849885988698879888988998909891989298939894989598969897989898999900990199029903990499059906990799089909991099119912991399149915991699179918991999209921992299239924992599269927992899299930993199329933993499359936993799389939994099419942994399449945994699479948994999509951995299539954995599569957995899599960996199629963996499659966996799689969997099719972997399749975997699779978997999809981998299839984998599869987998899899990999199929993999499959996999799989999100001000110002100031000410005100061000710008100091001010011100121001310014100151001610017100181001910020100211002210023100241002510026100271002810029100301003110032100331003410035100361003710038100391004010041100421004310044100451004610047100481004910050100511005210053100541005510056100571005810059100601006110062100631006410065100661006710068100691007010071100721007310074100751007610077100781007910080100811008210083100841008510086100871008810089100901009110092100931009410095100961009710098100991010010101101021010310104101051010610107101081010910110101111011210113101141011510116101171011810119101201012110122101231012410125101261012710128101291013010131101321013310134101351013610137101381013910140101411014210143101441014510146101471014810149101501015110152101531015410155101561015710158101591016010161101621016310164101651016610167101681016910170101711017210173101741017510176101771017810179101801018110182101831018410185101861018710188101891019010191101921019310194101951019610197101981019910200102011020210203102041020510206102071020810209102101021110212102131021410215102161021710218102191022010221102221022310224102251022610227102281022910230102311023210233102341023510236102371023810239102401024110242102431024410245102461024710248102491025010251102521025310254102551025610257102581025910260102611026210263102641026510266102671026810269102701027110272102731027410275102761027710278102791028010281102821028310284102851028610287102881028910290102911029210293102941029510296102971029810299103001030110302103031030410305103061030710308103091031010311103121031310314103151031610317103181031910320103211032210323103241032510326103271032810329103301033110332103331033410335103361033710338103391034010341103421034310344103451034610347103481034910350103511035210353103541035510356103571035810359103601036110362103631036410365103661036710368103691037010371103721037310374103751037610377103781037910380103811038210383103841038510386103871038810389103901039110392103931039410395103961039710398103991040010401104021040310404104051040610407104081040910410104111041210413104141041510416104171041810419104201042110422104231042410425104261042710428104291043010431104321043310434104351043610437104381043910440104411044210443104441044510446104471044810449104501045110452104531045410455104561045710458104591046010461104621046310464104651046610467104681046910470104711047210473104741047510476104771047810479104801048110482104831048410485104861048710488104891049010491104921049310494104951049610497104981049910500105011050210503105041050510506105071050810509105101051110512105131051410515105161051710518105191052010521105221052310524105251052610527105281052910530105311053210533105341053510536105371053810539105401054110542105431054410545105461054710548105491055010551105521055310554105551055610557105581055910560105611056210563105641056510566105671056810569105701057110572105731057410575105761057710578105791058010581105821058310584105851058610587105881058910590105911059210593105941059510596105971059810599106001060110602106031060410605106061060710608106091061010611106121061310614106151061610617106181061910620106211062210623106241062510626106271062810629106301063110632106331063410635106361063710638106391064010641106421064310644106451064610647106481064910650106511065210653106541065510656106571065810659106601066110662106631066410665106661066710668106691067010671106721067310674106751067610677106781067910680106811068210683106841068510686106871068810689106901069110692106931069410695106961069710698106991070010701107021070310704107051070610707107081070910710107111071210713107141071510716107171071810719107201072110722107231072410725107261072710728107291073010731107321073310734107351073610737107381073910740107411074210743107441074510746107471074810749107501075110752107531075410755107561075710758107591076010761107621076310764107651076610767107681076910770107711077210773107741077510776107771077810779107801078110782107831078410785107861078710788107891079010791107921079310794107951079610797107981079910800108011080210803108041080510806108071080810809108101081110812108131081410815108161081710818108191082010821108221082310824108251082610827108281082910830108311083210833108341083510836108371083810839108401084110842108431084410845108461084710848108491085010851108521085310854108551085610857108581085910860108611086210863108641086510866108671086810869108701087110872108731087410875108761087710878108791088010881108821088310884108851088610887108881088910890108911089210893108941089510896108971089810899109001090110902109031090410905109061090710908109091091010911109121091310914109151091610917109181091910920109211092210923109241092510926109271092810929109301093110932109331093410935109361093710938109391094010941109421094310944109451094610947109481094910950109511095210953109541095510956109571095810959109601096110962109631096410965109661096710968109691097010971109721097310974109751097610977109781097910980109811098210983109841098510986109871098810989109901099110992109931099410995109961099710998109991100011001110021100311004110051100611007110081100911010110111101211013110141101511016110171101811019110201102111022110231102411025110261102711028110291103011031110321103311034110351103611037110381103911040110411104211043110441104511046110471104811049110501105111052110531105411055110561105711058110591106011061110621106311064110651106611067110681106911070110711107211073110741107511076110771107811079110801108111082110831108411085110861108711088110891109011091110921109311094110951109611097110981109911100111011110211103111041110511106111071110811109111101111111112111131111411115111161111711118111191112011121111221112311124111251112611127111281112911130111311113211133111341113511136111371113811139111401114111142111431114411145111461114711148111491115011151111521115311154111551115611157111581115911160111611116211163111641116511166111671116811169111701117111172111731117411175111761117711178111791118011181111821118311184111851118611187111881118911190111911119211193111941119511196111971119811199112001120111202112031120411205112061120711208112091121011211112121121311214112151121611217112181121911220112211122211223112241122511226112271122811229112301123111232112331123411235112361123711238112391124011241112421124311244112451124611247112481124911250112511125211253112541125511256112571125811259112601126111262112631126411265112661126711268112691127011271112721127311274112751127611277112781127911280112811128211283112841128511286112871128811289112901129111292112931129411295112961129711298112991130011301113021130311304113051130611307113081130911310113111131211313113141131511316113171131811319113201132111322113231132411325113261132711328113291133011331113321133311334113351133611337113381133911340113411134211343113441134511346113471134811349113501135111352113531135411355113561135711358113591136011361113621136311364113651136611367113681136911370113711137211373113741137511376113771137811379113801138111382113831138411385113861138711388113891139011391113921139311394113951139611397113981139911400114011140211403114041140511406114071140811409114101141111412114131141411415114161141711418114191142011421114221142311424114251142611427114281142911430114311143211433114341143511436114371143811439114401144111442114431144411445114461144711448114491145011451114521145311454114551145611457114581145911460114611146211463114641146511466114671146811469114701147111472114731147411475114761147711478114791148011481114821148311484114851148611487114881148911490114911149211493114941149511496114971149811499115001150111502115031150411505115061150711508115091151011511115121151311514115151151611517115181151911520115211152211523115241152511526115271152811529115301153111532115331153411535115361153711538115391154011541115421154311544115451154611547115481154911550115511155211553115541155511556115571155811559115601156111562115631156411565115661156711568115691157011571115721157311574115751157611577115781157911580115811158211583115841158511586115871158811589115901159111592115931159411595115961159711598115991160011601116021160311604116051160611607116081160911610116111161211613116141161511616116171161811619116201162111622116231162411625116261162711628116291163011631116321163311634116351163611637116381163911640116411164211643116441164511646116471164811649116501165111652116531165411655116561165711658116591166011661116621166311664116651166611667116681166911670116711167211673116741167511676116771167811679116801168111682116831168411685116861168711688116891169011691116921169311694116951169611697116981169911700117011170211703117041170511706117071170811709117101171111712117131171411715117161171711718117191172011721117221172311724117251172611727117281172911730117311173211733117341173511736117371173811739117401174111742117431174411745117461174711748117491175011751117521175311754117551175611757117581175911760117611176211763117641176511766117671176811769117701177111772117731177411775117761177711778117791178011781117821178311784117851178611787117881178911790117911179211793117941179511796117971179811799118001180111802118031180411805118061180711808118091181011811118121181311814118151181611817118181181911820118211182211823118241182511826118271182811829118301183111832118331183411835118361183711838118391184011841118421184311844118451184611847118481184911850118511185211853118541185511856118571185811859118601186111862118631186411865118661186711868118691187011871118721187311874118751187611877118781187911880118811188211883118841188511886118871188811889118901189111892118931189411895118961189711898118991190011901119021190311904119051190611907119081190911910119111191211913119141191511916119171191811919119201192111922119231192411925119261192711928119291193011931119321193311934119351193611937119381193911940119411194211943119441194511946119471194811949119501195111952119531195411955119561195711958119591196011961119621196311964119651196611967119681196911970119711197211973119741197511976119771197811979119801198111982119831198411985119861198711988119891199011991119921199311994119951199611997119981199912000120011200212003120041200512006120071200812009120101201112012120131201412015120161201712018120191202012021120221202312024120251202612027120281202912030120311203212033120341203512036120371203812039120401204112042120431204412045120461204712048120491205012051120521205312054120551205612057120581205912060120611206212063120641206512066120671206812069120701207112072120731207412075120761207712078120791208012081120821208312084120851208612087120881208912090120911209212093120941209512096120971209812099121001210112102121031210412105121061210712108121091211012111121121211312114121151211612117121181211912120121211212212123121241212512126121271212812129121301213112132121331213412135121361213712138121391214012141121421214312144121451214612147121481214912150121511215212153121541215512156121571215812159121601216112162121631216412165121661216712168121691217012171121721217312174121751217612177121781217912180121811218212183121841218512186121871218812189121901219112192121931219412195121961219712198121991220012201122021220312204122051220612207122081220912210122111221212213122141221512216122171221812219122201222112222122231222412225122261222712228122291223012231122321223312234122351223612237122381223912240122411224212243122441224512246122471224812249122501225112252122531225412255122561225712258122591226012261122621226312264122651226612267122681226912270122711227212273122741227512276122771227812279122801228112282122831228412285122861228712288122891229012291122921229312294122951229612297122981229912300123011230212303123041230512306123071230812309123101231112312123131231412315123161231712318123191232012321123221232312324123251232612327123281232912330123311233212333123341233512336123371233812339123401234112342123431234412345123461234712348123491235012351123521235312354123551235612357123581235912360123611236212363123641236512366123671236812369123701237112372123731237412375123761237712378123791238012381123821238312384123851238612387123881238912390123911239212393123941239512396123971239812399124001240112402124031240412405124061240712408124091241012411124121241312414124151241612417124181241912420124211242212423124241242512426124271242812429124301243112432124331243412435124361243712438124391244012441124421244312444124451244612447124481244912450124511245212453124541245512456124571245812459124601246112462124631246412465124661246712468124691247012471124721247312474124751247612477124781247912480124811248212483124841248512486124871248812489124901249112492124931249412495124961249712498124991250012501125021250312504125051250612507125081250912510125111251212513125141251512516125171251812519125201252112522125231252412525125261252712528125291253012531125321253312534125351253612537125381253912540125411254212543125441254512546125471254812549125501255112552125531255412555125561255712558125591256012561125621256312564125651256612567125681256912570125711257212573125741257512576125771257812579125801258112582125831258412585125861258712588125891259012591125921259312594125951259612597125981259912600126011260212603126041260512606126071260812609126101261112612126131261412615126161261712618126191262012621126221262312624126251262612627126281262912630126311263212633126341263512636126371263812639126401264112642126431264412645126461264712648126491265012651126521265312654126551265612657126581265912660126611266212663126641266512666126671266812669126701267112672126731267412675126761267712678126791268012681126821268312684126851268612687126881268912690126911269212693126941269512696126971269812699127001270112702127031270412705127061270712708127091271012711127121271312714127151271612717127181271912720127211272212723127241272512726127271272812729127301273112732127331273412735127361273712738127391274012741127421274312744127451274612747127481274912750127511275212753127541275512756127571275812759127601276112762127631276412765127661276712768127691277012771127721277312774127751277612777127781277912780127811278212783127841278512786127871278812789127901279112792127931279412795127961279712798127991280012801128021280312804128051280612807128081280912810128111281212813128141281512816128171281812819128201282112822128231282412825128261282712828128291283012831128321283312834128351283612837128381283912840128411284212843128441284512846128471284812849128501285112852128531285412855128561285712858128591286012861128621286312864128651286612867128681286912870128711287212873128741287512876128771287812879128801288112882128831288412885128861288712888128891289012891128921289312894128951289612897128981289912900129011290212903129041290512906129071290812909129101291112912129131291412915129161291712918129191292012921129221292312924129251292612927129281292912930129311293212933129341293512936129371293812939129401294112942129431294412945129461294712948129491295012951129521295312954129551295612957129581295912960129611296212963
  1. /******************************************************************************
  2. * (c) Copyright 2010-2014 Xilinx, Inc. All rights reserved.
  3. *
  4. * SPDX-License-Identifier: GPL-2.0+
  5. *
  6. *
  7. ******************************************************************************/
  8. /****************************************************************************/
  9. /**
  10. *
  11. * @file ps7_init_gpl.c
  12. *
  13. * This file is automatically generated
  14. *
  15. *****************************************************************************/
  16. #include "ps7_init_gpl.h"
  17. unsigned long ps7_pll_init_data_3_0[] = {
  18. // START: top
  19. // .. START: SLCR SETTINGS
  20. // .. UNLOCK_KEY = 0XDF0D
  21. // .. ==> 0XF8000008[15:0] = 0x0000DF0DU
  22. // .. ==> MASK : 0x0000FFFFU VAL : 0x0000DF0DU
  23. // ..
  24. EMIT_MASKWRITE(0XF8000008, 0x0000FFFFU ,0x0000DF0DU),
  25. // .. FINISH: SLCR SETTINGS
  26. // .. START: PLL SLCR REGISTERS
  27. // .. .. START: ARM PLL INIT
  28. // .. .. PLL_RES = 0x2
  29. // .. .. ==> 0XF8000110[7:4] = 0x00000002U
  30. // .. .. ==> MASK : 0x000000F0U VAL : 0x00000020U
  31. // .. .. PLL_CP = 0x2
  32. // .. .. ==> 0XF8000110[11:8] = 0x00000002U
  33. // .. .. ==> MASK : 0x00000F00U VAL : 0x00000200U
  34. // .. .. LOCK_CNT = 0xfa
  35. // .. .. ==> 0XF8000110[21:12] = 0x000000FAU
  36. // .. .. ==> MASK : 0x003FF000U VAL : 0x000FA000U
  37. // .. ..
  38. EMIT_MASKWRITE(0XF8000110, 0x003FFFF0U ,0x000FA220U),
  39. // .. .. .. START: UPDATE FB_DIV
  40. // .. .. .. PLL_FDIV = 0x28
  41. // .. .. .. ==> 0XF8000100[18:12] = 0x00000028U
  42. // .. .. .. ==> MASK : 0x0007F000U VAL : 0x00028000U
  43. // .. .. ..
  44. EMIT_MASKWRITE(0XF8000100, 0x0007F000U ,0x00028000U),
  45. // .. .. .. FINISH: UPDATE FB_DIV
  46. // .. .. .. START: BY PASS PLL
  47. // .. .. .. PLL_BYPASS_FORCE = 1
  48. // .. .. .. ==> 0XF8000100[4:4] = 0x00000001U
  49. // .. .. .. ==> MASK : 0x00000010U VAL : 0x00000010U
  50. // .. .. ..
  51. EMIT_MASKWRITE(0XF8000100, 0x00000010U ,0x00000010U),
  52. // .. .. .. FINISH: BY PASS PLL
  53. // .. .. .. START: ASSERT RESET
  54. // .. .. .. PLL_RESET = 1
  55. // .. .. .. ==> 0XF8000100[0:0] = 0x00000001U
  56. // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
  57. // .. .. ..
  58. EMIT_MASKWRITE(0XF8000100, 0x00000001U ,0x00000001U),
  59. // .. .. .. FINISH: ASSERT RESET
  60. // .. .. .. START: DEASSERT RESET
  61. // .. .. .. PLL_RESET = 0
  62. // .. .. .. ==> 0XF8000100[0:0] = 0x00000000U
  63. // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
  64. // .. .. ..
  65. EMIT_MASKWRITE(0XF8000100, 0x00000001U ,0x00000000U),
  66. // .. .. .. FINISH: DEASSERT RESET
  67. // .. .. .. START: CHECK PLL STATUS
  68. // .. .. .. ARM_PLL_LOCK = 1
  69. // .. .. .. ==> 0XF800010C[0:0] = 0x00000001U
  70. // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
  71. // .. .. ..
  72. EMIT_MASKPOLL(0XF800010C, 0x00000001U),
  73. // .. .. .. FINISH: CHECK PLL STATUS
  74. // .. .. .. START: REMOVE PLL BY PASS
  75. // .. .. .. PLL_BYPASS_FORCE = 0
  76. // .. .. .. ==> 0XF8000100[4:4] = 0x00000000U
  77. // .. .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
  78. // .. .. ..
  79. EMIT_MASKWRITE(0XF8000100, 0x00000010U ,0x00000000U),
  80. // .. .. .. FINISH: REMOVE PLL BY PASS
  81. // .. .. .. SRCSEL = 0x0
  82. // .. .. .. ==> 0XF8000120[5:4] = 0x00000000U
  83. // .. .. .. ==> MASK : 0x00000030U VAL : 0x00000000U
  84. // .. .. .. DIVISOR = 0x2
  85. // .. .. .. ==> 0XF8000120[13:8] = 0x00000002U
  86. // .. .. .. ==> MASK : 0x00003F00U VAL : 0x00000200U
  87. // .. .. .. CPU_6OR4XCLKACT = 0x1
  88. // .. .. .. ==> 0XF8000120[24:24] = 0x00000001U
  89. // .. .. .. ==> MASK : 0x01000000U VAL : 0x01000000U
  90. // .. .. .. CPU_3OR2XCLKACT = 0x1
  91. // .. .. .. ==> 0XF8000120[25:25] = 0x00000001U
  92. // .. .. .. ==> MASK : 0x02000000U VAL : 0x02000000U
  93. // .. .. .. CPU_2XCLKACT = 0x1
  94. // .. .. .. ==> 0XF8000120[26:26] = 0x00000001U
  95. // .. .. .. ==> MASK : 0x04000000U VAL : 0x04000000U
  96. // .. .. .. CPU_1XCLKACT = 0x1
  97. // .. .. .. ==> 0XF8000120[27:27] = 0x00000001U
  98. // .. .. .. ==> MASK : 0x08000000U VAL : 0x08000000U
  99. // .. .. .. CPU_PERI_CLKACT = 0x1
  100. // .. .. .. ==> 0XF8000120[28:28] = 0x00000001U
  101. // .. .. .. ==> MASK : 0x10000000U VAL : 0x10000000U
  102. // .. .. ..
  103. EMIT_MASKWRITE(0XF8000120, 0x1F003F30U ,0x1F000200U),
  104. // .. .. FINISH: ARM PLL INIT
  105. // .. .. START: DDR PLL INIT
  106. // .. .. PLL_RES = 0x2
  107. // .. .. ==> 0XF8000114[7:4] = 0x00000002U
  108. // .. .. ==> MASK : 0x000000F0U VAL : 0x00000020U
  109. // .. .. PLL_CP = 0x2
  110. // .. .. ==> 0XF8000114[11:8] = 0x00000002U
  111. // .. .. ==> MASK : 0x00000F00U VAL : 0x00000200U
  112. // .. .. LOCK_CNT = 0x12c
  113. // .. .. ==> 0XF8000114[21:12] = 0x0000012CU
  114. // .. .. ==> MASK : 0x003FF000U VAL : 0x0012C000U
  115. // .. ..
  116. EMIT_MASKWRITE(0XF8000114, 0x003FFFF0U ,0x0012C220U),
  117. // .. .. .. START: UPDATE FB_DIV
  118. // .. .. .. PLL_FDIV = 0x20
  119. // .. .. .. ==> 0XF8000104[18:12] = 0x00000020U
  120. // .. .. .. ==> MASK : 0x0007F000U VAL : 0x00020000U
  121. // .. .. ..
  122. EMIT_MASKWRITE(0XF8000104, 0x0007F000U ,0x00020000U),
  123. // .. .. .. FINISH: UPDATE FB_DIV
  124. // .. .. .. START: BY PASS PLL
  125. // .. .. .. PLL_BYPASS_FORCE = 1
  126. // .. .. .. ==> 0XF8000104[4:4] = 0x00000001U
  127. // .. .. .. ==> MASK : 0x00000010U VAL : 0x00000010U
  128. // .. .. ..
  129. EMIT_MASKWRITE(0XF8000104, 0x00000010U ,0x00000010U),
  130. // .. .. .. FINISH: BY PASS PLL
  131. // .. .. .. START: ASSERT RESET
  132. // .. .. .. PLL_RESET = 1
  133. // .. .. .. ==> 0XF8000104[0:0] = 0x00000001U
  134. // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
  135. // .. .. ..
  136. EMIT_MASKWRITE(0XF8000104, 0x00000001U ,0x00000001U),
  137. // .. .. .. FINISH: ASSERT RESET
  138. // .. .. .. START: DEASSERT RESET
  139. // .. .. .. PLL_RESET = 0
  140. // .. .. .. ==> 0XF8000104[0:0] = 0x00000000U
  141. // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
  142. // .. .. ..
  143. EMIT_MASKWRITE(0XF8000104, 0x00000001U ,0x00000000U),
  144. // .. .. .. FINISH: DEASSERT RESET
  145. // .. .. .. START: CHECK PLL STATUS
  146. // .. .. .. DDR_PLL_LOCK = 1
  147. // .. .. .. ==> 0XF800010C[1:1] = 0x00000001U
  148. // .. .. .. ==> MASK : 0x00000002U VAL : 0x00000002U
  149. // .. .. ..
  150. EMIT_MASKPOLL(0XF800010C, 0x00000002U),
  151. // .. .. .. FINISH: CHECK PLL STATUS
  152. // .. .. .. START: REMOVE PLL BY PASS
  153. // .. .. .. PLL_BYPASS_FORCE = 0
  154. // .. .. .. ==> 0XF8000104[4:4] = 0x00000000U
  155. // .. .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
  156. // .. .. ..
  157. EMIT_MASKWRITE(0XF8000104, 0x00000010U ,0x00000000U),
  158. // .. .. .. FINISH: REMOVE PLL BY PASS
  159. // .. .. .. DDR_3XCLKACT = 0x1
  160. // .. .. .. ==> 0XF8000124[0:0] = 0x00000001U
  161. // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
  162. // .. .. .. DDR_2XCLKACT = 0x1
  163. // .. .. .. ==> 0XF8000124[1:1] = 0x00000001U
  164. // .. .. .. ==> MASK : 0x00000002U VAL : 0x00000002U
  165. // .. .. .. DDR_3XCLK_DIVISOR = 0x2
  166. // .. .. .. ==> 0XF8000124[25:20] = 0x00000002U
  167. // .. .. .. ==> MASK : 0x03F00000U VAL : 0x00200000U
  168. // .. .. .. DDR_2XCLK_DIVISOR = 0x3
  169. // .. .. .. ==> 0XF8000124[31:26] = 0x00000003U
  170. // .. .. .. ==> MASK : 0xFC000000U VAL : 0x0C000000U
  171. // .. .. ..
  172. EMIT_MASKWRITE(0XF8000124, 0xFFF00003U ,0x0C200003U),
  173. // .. .. FINISH: DDR PLL INIT
  174. // .. .. START: IO PLL INIT
  175. // .. .. PLL_RES = 0xc
  176. // .. .. ==> 0XF8000118[7:4] = 0x0000000CU
  177. // .. .. ==> MASK : 0x000000F0U VAL : 0x000000C0U
  178. // .. .. PLL_CP = 0x2
  179. // .. .. ==> 0XF8000118[11:8] = 0x00000002U
  180. // .. .. ==> MASK : 0x00000F00U VAL : 0x00000200U
  181. // .. .. LOCK_CNT = 0x145
  182. // .. .. ==> 0XF8000118[21:12] = 0x00000145U
  183. // .. .. ==> MASK : 0x003FF000U VAL : 0x00145000U
  184. // .. ..
  185. EMIT_MASKWRITE(0XF8000118, 0x003FFFF0U ,0x001452C0U),
  186. // .. .. .. START: UPDATE FB_DIV
  187. // .. .. .. PLL_FDIV = 0x1e
  188. // .. .. .. ==> 0XF8000108[18:12] = 0x0000001EU
  189. // .. .. .. ==> MASK : 0x0007F000U VAL : 0x0001E000U
  190. // .. .. ..
  191. EMIT_MASKWRITE(0XF8000108, 0x0007F000U ,0x0001E000U),
  192. // .. .. .. FINISH: UPDATE FB_DIV
  193. // .. .. .. START: BY PASS PLL
  194. // .. .. .. PLL_BYPASS_FORCE = 1
  195. // .. .. .. ==> 0XF8000108[4:4] = 0x00000001U
  196. // .. .. .. ==> MASK : 0x00000010U VAL : 0x00000010U
  197. // .. .. ..
  198. EMIT_MASKWRITE(0XF8000108, 0x00000010U ,0x00000010U),
  199. // .. .. .. FINISH: BY PASS PLL
  200. // .. .. .. START: ASSERT RESET
  201. // .. .. .. PLL_RESET = 1
  202. // .. .. .. ==> 0XF8000108[0:0] = 0x00000001U
  203. // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
  204. // .. .. ..
  205. EMIT_MASKWRITE(0XF8000108, 0x00000001U ,0x00000001U),
  206. // .. .. .. FINISH: ASSERT RESET
  207. // .. .. .. START: DEASSERT RESET
  208. // .. .. .. PLL_RESET = 0
  209. // .. .. .. ==> 0XF8000108[0:0] = 0x00000000U
  210. // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
  211. // .. .. ..
  212. EMIT_MASKWRITE(0XF8000108, 0x00000001U ,0x00000000U),
  213. // .. .. .. FINISH: DEASSERT RESET
  214. // .. .. .. START: CHECK PLL STATUS
  215. // .. .. .. IO_PLL_LOCK = 1
  216. // .. .. .. ==> 0XF800010C[2:2] = 0x00000001U
  217. // .. .. .. ==> MASK : 0x00000004U VAL : 0x00000004U
  218. // .. .. ..
  219. EMIT_MASKPOLL(0XF800010C, 0x00000004U),
  220. // .. .. .. FINISH: CHECK PLL STATUS
  221. // .. .. .. START: REMOVE PLL BY PASS
  222. // .. .. .. PLL_BYPASS_FORCE = 0
  223. // .. .. .. ==> 0XF8000108[4:4] = 0x00000000U
  224. // .. .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
  225. // .. .. ..
  226. EMIT_MASKWRITE(0XF8000108, 0x00000010U ,0x00000000U),
  227. // .. .. .. FINISH: REMOVE PLL BY PASS
  228. // .. .. FINISH: IO PLL INIT
  229. // .. FINISH: PLL SLCR REGISTERS
  230. // .. START: LOCK IT BACK
  231. // .. LOCK_KEY = 0X767B
  232. // .. ==> 0XF8000004[15:0] = 0x0000767BU
  233. // .. ==> MASK : 0x0000FFFFU VAL : 0x0000767BU
  234. // ..
  235. EMIT_MASKWRITE(0XF8000004, 0x0000FFFFU ,0x0000767BU),
  236. // .. FINISH: LOCK IT BACK
  237. // FINISH: top
  238. //
  239. EMIT_EXIT(),
  240. //
  241. };
  242. unsigned long ps7_clock_init_data_3_0[] = {
  243. // START: top
  244. // .. START: SLCR SETTINGS
  245. // .. UNLOCK_KEY = 0XDF0D
  246. // .. ==> 0XF8000008[15:0] = 0x0000DF0DU
  247. // .. ==> MASK : 0x0000FFFFU VAL : 0x0000DF0DU
  248. // ..
  249. EMIT_MASKWRITE(0XF8000008, 0x0000FFFFU ,0x0000DF0DU),
  250. // .. FINISH: SLCR SETTINGS
  251. // .. START: CLOCK CONTROL SLCR REGISTERS
  252. // .. CLKACT = 0x1
  253. // .. ==> 0XF8000128[0:0] = 0x00000001U
  254. // .. ==> MASK : 0x00000001U VAL : 0x00000001U
  255. // .. DIVISOR0 = 0x23
  256. // .. ==> 0XF8000128[13:8] = 0x00000023U
  257. // .. ==> MASK : 0x00003F00U VAL : 0x00002300U
  258. // .. DIVISOR1 = 0x3
  259. // .. ==> 0XF8000128[25:20] = 0x00000003U
  260. // .. ==> MASK : 0x03F00000U VAL : 0x00300000U
  261. // ..
  262. EMIT_MASKWRITE(0XF8000128, 0x03F03F01U ,0x00302301U),
  263. // .. CLKACT = 0x1
  264. // .. ==> 0XF8000138[0:0] = 0x00000001U
  265. // .. ==> MASK : 0x00000001U VAL : 0x00000001U
  266. // .. SRCSEL = 0x0
  267. // .. ==> 0XF8000138[4:4] = 0x00000000U
  268. // .. ==> MASK : 0x00000010U VAL : 0x00000000U
  269. // ..
  270. EMIT_MASKWRITE(0XF8000138, 0x00000011U ,0x00000001U),
  271. // .. CLKACT = 0x1
  272. // .. ==> 0XF8000140[0:0] = 0x00000001U
  273. // .. ==> MASK : 0x00000001U VAL : 0x00000001U
  274. // .. SRCSEL = 0x0
  275. // .. ==> 0XF8000140[6:4] = 0x00000000U
  276. // .. ==> MASK : 0x00000070U VAL : 0x00000000U
  277. // .. DIVISOR = 0x8
  278. // .. ==> 0XF8000140[13:8] = 0x00000008U
  279. // .. ==> MASK : 0x00003F00U VAL : 0x00000800U
  280. // .. DIVISOR1 = 0x1
  281. // .. ==> 0XF8000140[25:20] = 0x00000001U
  282. // .. ==> MASK : 0x03F00000U VAL : 0x00100000U
  283. // ..
  284. EMIT_MASKWRITE(0XF8000140, 0x03F03F71U ,0x00100801U),
  285. // .. CLKACT = 0x1
  286. // .. ==> 0XF800014C[0:0] = 0x00000001U
  287. // .. ==> MASK : 0x00000001U VAL : 0x00000001U
  288. // .. SRCSEL = 0x0
  289. // .. ==> 0XF800014C[5:4] = 0x00000000U
  290. // .. ==> MASK : 0x00000030U VAL : 0x00000000U
  291. // .. DIVISOR = 0x5
  292. // .. ==> 0XF800014C[13:8] = 0x00000005U
  293. // .. ==> MASK : 0x00003F00U VAL : 0x00000500U
  294. // ..
  295. EMIT_MASKWRITE(0XF800014C, 0x00003F31U ,0x00000501U),
  296. // .. CLKACT0 = 0x1
  297. // .. ==> 0XF8000150[0:0] = 0x00000001U
  298. // .. ==> MASK : 0x00000001U VAL : 0x00000001U
  299. // .. CLKACT1 = 0x0
  300. // .. ==> 0XF8000150[1:1] = 0x00000000U
  301. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  302. // .. SRCSEL = 0x0
  303. // .. ==> 0XF8000150[5:4] = 0x00000000U
  304. // .. ==> MASK : 0x00000030U VAL : 0x00000000U
  305. // .. DIVISOR = 0x14
  306. // .. ==> 0XF8000150[13:8] = 0x00000014U
  307. // .. ==> MASK : 0x00003F00U VAL : 0x00001400U
  308. // ..
  309. EMIT_MASKWRITE(0XF8000150, 0x00003F33U ,0x00001401U),
  310. // .. CLKACT0 = 0x0
  311. // .. ==> 0XF8000154[0:0] = 0x00000000U
  312. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  313. // .. CLKACT1 = 0x1
  314. // .. ==> 0XF8000154[1:1] = 0x00000001U
  315. // .. ==> MASK : 0x00000002U VAL : 0x00000002U
  316. // .. SRCSEL = 0x0
  317. // .. ==> 0XF8000154[5:4] = 0x00000000U
  318. // .. ==> MASK : 0x00000030U VAL : 0x00000000U
  319. // .. DIVISOR = 0x14
  320. // .. ==> 0XF8000154[13:8] = 0x00000014U
  321. // .. ==> MASK : 0x00003F00U VAL : 0x00001400U
  322. // ..
  323. EMIT_MASKWRITE(0XF8000154, 0x00003F33U ,0x00001402U),
  324. // .. CLKACT = 0x1
  325. // .. ==> 0XF8000168[0:0] = 0x00000001U
  326. // .. ==> MASK : 0x00000001U VAL : 0x00000001U
  327. // .. SRCSEL = 0x0
  328. // .. ==> 0XF8000168[5:4] = 0x00000000U
  329. // .. ==> MASK : 0x00000030U VAL : 0x00000000U
  330. // .. DIVISOR = 0x5
  331. // .. ==> 0XF8000168[13:8] = 0x00000005U
  332. // .. ==> MASK : 0x00003F00U VAL : 0x00000500U
  333. // ..
  334. EMIT_MASKWRITE(0XF8000168, 0x00003F31U ,0x00000501U),
  335. // .. SRCSEL = 0x0
  336. // .. ==> 0XF8000170[5:4] = 0x00000000U
  337. // .. ==> MASK : 0x00000030U VAL : 0x00000000U
  338. // .. DIVISOR0 = 0xa
  339. // .. ==> 0XF8000170[13:8] = 0x0000000AU
  340. // .. ==> MASK : 0x00003F00U VAL : 0x00000A00U
  341. // .. DIVISOR1 = 0x1
  342. // .. ==> 0XF8000170[25:20] = 0x00000001U
  343. // .. ==> MASK : 0x03F00000U VAL : 0x00100000U
  344. // ..
  345. EMIT_MASKWRITE(0XF8000170, 0x03F03F30U ,0x00100A00U),
  346. // .. SRCSEL = 0x0
  347. // .. ==> 0XF8000180[5:4] = 0x00000000U
  348. // .. ==> MASK : 0x00000030U VAL : 0x00000000U
  349. // .. DIVISOR0 = 0xa
  350. // .. ==> 0XF8000180[13:8] = 0x0000000AU
  351. // .. ==> MASK : 0x00003F00U VAL : 0x00000A00U
  352. // .. DIVISOR1 = 0x1
  353. // .. ==> 0XF8000180[25:20] = 0x00000001U
  354. // .. ==> MASK : 0x03F00000U VAL : 0x00100000U
  355. // ..
  356. EMIT_MASKWRITE(0XF8000180, 0x03F03F30U ,0x00100A00U),
  357. // .. SRCSEL = 0x0
  358. // .. ==> 0XF8000190[5:4] = 0x00000000U
  359. // .. ==> MASK : 0x00000030U VAL : 0x00000000U
  360. // .. DIVISOR0 = 0x1e
  361. // .. ==> 0XF8000190[13:8] = 0x0000001EU
  362. // .. ==> MASK : 0x00003F00U VAL : 0x00001E00U
  363. // .. DIVISOR1 = 0x1
  364. // .. ==> 0XF8000190[25:20] = 0x00000001U
  365. // .. ==> MASK : 0x03F00000U VAL : 0x00100000U
  366. // ..
  367. EMIT_MASKWRITE(0XF8000190, 0x03F03F30U ,0x00101E00U),
  368. // .. SRCSEL = 0x0
  369. // .. ==> 0XF80001A0[5:4] = 0x00000000U
  370. // .. ==> MASK : 0x00000030U VAL : 0x00000000U
  371. // .. DIVISOR0 = 0x14
  372. // .. ==> 0XF80001A0[13:8] = 0x00000014U
  373. // .. ==> MASK : 0x00003F00U VAL : 0x00001400U
  374. // .. DIVISOR1 = 0x1
  375. // .. ==> 0XF80001A0[25:20] = 0x00000001U
  376. // .. ==> MASK : 0x03F00000U VAL : 0x00100000U
  377. // ..
  378. EMIT_MASKWRITE(0XF80001A0, 0x03F03F30U ,0x00101400U),
  379. // .. CLK_621_TRUE = 0x1
  380. // .. ==> 0XF80001C4[0:0] = 0x00000001U
  381. // .. ==> MASK : 0x00000001U VAL : 0x00000001U
  382. // ..
  383. EMIT_MASKWRITE(0XF80001C4, 0x00000001U ,0x00000001U),
  384. // .. DMA_CPU_2XCLKACT = 0x1
  385. // .. ==> 0XF800012C[0:0] = 0x00000001U
  386. // .. ==> MASK : 0x00000001U VAL : 0x00000001U
  387. // .. USB0_CPU_1XCLKACT = 0x1
  388. // .. ==> 0XF800012C[2:2] = 0x00000001U
  389. // .. ==> MASK : 0x00000004U VAL : 0x00000004U
  390. // .. USB1_CPU_1XCLKACT = 0x1
  391. // .. ==> 0XF800012C[3:3] = 0x00000001U
  392. // .. ==> MASK : 0x00000008U VAL : 0x00000008U
  393. // .. GEM0_CPU_1XCLKACT = 0x1
  394. // .. ==> 0XF800012C[6:6] = 0x00000001U
  395. // .. ==> MASK : 0x00000040U VAL : 0x00000040U
  396. // .. GEM1_CPU_1XCLKACT = 0x0
  397. // .. ==> 0XF800012C[7:7] = 0x00000000U
  398. // .. ==> MASK : 0x00000080U VAL : 0x00000000U
  399. // .. SDI0_CPU_1XCLKACT = 0x1
  400. // .. ==> 0XF800012C[10:10] = 0x00000001U
  401. // .. ==> MASK : 0x00000400U VAL : 0x00000400U
  402. // .. SDI1_CPU_1XCLKACT = 0x0
  403. // .. ==> 0XF800012C[11:11] = 0x00000000U
  404. // .. ==> MASK : 0x00000800U VAL : 0x00000000U
  405. // .. SPI0_CPU_1XCLKACT = 0x0
  406. // .. ==> 0XF800012C[14:14] = 0x00000000U
  407. // .. ==> MASK : 0x00004000U VAL : 0x00000000U
  408. // .. SPI1_CPU_1XCLKACT = 0x0
  409. // .. ==> 0XF800012C[15:15] = 0x00000000U
  410. // .. ==> MASK : 0x00008000U VAL : 0x00000000U
  411. // .. CAN0_CPU_1XCLKACT = 0x0
  412. // .. ==> 0XF800012C[16:16] = 0x00000000U
  413. // .. ==> MASK : 0x00010000U VAL : 0x00000000U
  414. // .. CAN1_CPU_1XCLKACT = 0x0
  415. // .. ==> 0XF800012C[17:17] = 0x00000000U
  416. // .. ==> MASK : 0x00020000U VAL : 0x00000000U
  417. // .. I2C0_CPU_1XCLKACT = 0x1
  418. // .. ==> 0XF800012C[18:18] = 0x00000001U
  419. // .. ==> MASK : 0x00040000U VAL : 0x00040000U
  420. // .. I2C1_CPU_1XCLKACT = 0x1
  421. // .. ==> 0XF800012C[19:19] = 0x00000001U
  422. // .. ==> MASK : 0x00080000U VAL : 0x00080000U
  423. // .. UART0_CPU_1XCLKACT = 0x0
  424. // .. ==> 0XF800012C[20:20] = 0x00000000U
  425. // .. ==> MASK : 0x00100000U VAL : 0x00000000U
  426. // .. UART1_CPU_1XCLKACT = 0x1
  427. // .. ==> 0XF800012C[21:21] = 0x00000001U
  428. // .. ==> MASK : 0x00200000U VAL : 0x00200000U
  429. // .. GPIO_CPU_1XCLKACT = 0x1
  430. // .. ==> 0XF800012C[22:22] = 0x00000001U
  431. // .. ==> MASK : 0x00400000U VAL : 0x00400000U
  432. // .. LQSPI_CPU_1XCLKACT = 0x1
  433. // .. ==> 0XF800012C[23:23] = 0x00000001U
  434. // .. ==> MASK : 0x00800000U VAL : 0x00800000U
  435. // .. SMC_CPU_1XCLKACT = 0x1
  436. // .. ==> 0XF800012C[24:24] = 0x00000001U
  437. // .. ==> MASK : 0x01000000U VAL : 0x01000000U
  438. // ..
  439. EMIT_MASKWRITE(0XF800012C, 0x01FFCCCDU ,0x01EC044DU),
  440. // .. FINISH: CLOCK CONTROL SLCR REGISTERS
  441. // .. START: THIS SHOULD BE BLANK
  442. // .. FINISH: THIS SHOULD BE BLANK
  443. // .. START: LOCK IT BACK
  444. // .. LOCK_KEY = 0X767B
  445. // .. ==> 0XF8000004[15:0] = 0x0000767BU
  446. // .. ==> MASK : 0x0000FFFFU VAL : 0x0000767BU
  447. // ..
  448. EMIT_MASKWRITE(0XF8000004, 0x0000FFFFU ,0x0000767BU),
  449. // .. FINISH: LOCK IT BACK
  450. // FINISH: top
  451. //
  452. EMIT_EXIT(),
  453. //
  454. };
  455. unsigned long ps7_ddr_init_data_3_0[] = {
  456. // START: top
  457. // .. START: DDR INITIALIZATION
  458. // .. .. START: LOCK DDR
  459. // .. .. reg_ddrc_soft_rstb = 0
  460. // .. .. ==> 0XF8006000[0:0] = 0x00000000U
  461. // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
  462. // .. .. reg_ddrc_powerdown_en = 0x0
  463. // .. .. ==> 0XF8006000[1:1] = 0x00000000U
  464. // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
  465. // .. .. reg_ddrc_data_bus_width = 0x0
  466. // .. .. ==> 0XF8006000[3:2] = 0x00000000U
  467. // .. .. ==> MASK : 0x0000000CU VAL : 0x00000000U
  468. // .. .. reg_ddrc_burst8_refresh = 0x0
  469. // .. .. ==> 0XF8006000[6:4] = 0x00000000U
  470. // .. .. ==> MASK : 0x00000070U VAL : 0x00000000U
  471. // .. .. reg_ddrc_rdwr_idle_gap = 0x1
  472. // .. .. ==> 0XF8006000[13:7] = 0x00000001U
  473. // .. .. ==> MASK : 0x00003F80U VAL : 0x00000080U
  474. // .. .. reg_ddrc_dis_rd_bypass = 0x0
  475. // .. .. ==> 0XF8006000[14:14] = 0x00000000U
  476. // .. .. ==> MASK : 0x00004000U VAL : 0x00000000U
  477. // .. .. reg_ddrc_dis_act_bypass = 0x0
  478. // .. .. ==> 0XF8006000[15:15] = 0x00000000U
  479. // .. .. ==> MASK : 0x00008000U VAL : 0x00000000U
  480. // .. .. reg_ddrc_dis_auto_refresh = 0x0
  481. // .. .. ==> 0XF8006000[16:16] = 0x00000000U
  482. // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
  483. // .. ..
  484. EMIT_MASKWRITE(0XF8006000, 0x0001FFFFU ,0x00000080U),
  485. // .. .. FINISH: LOCK DDR
  486. // .. .. reg_ddrc_t_rfc_nom_x32 = 0x81
  487. // .. .. ==> 0XF8006004[11:0] = 0x00000081U
  488. // .. .. ==> MASK : 0x00000FFFU VAL : 0x00000081U
  489. // .. .. reserved_reg_ddrc_active_ranks = 0x1
  490. // .. .. ==> 0XF8006004[13:12] = 0x00000001U
  491. // .. .. ==> MASK : 0x00003000U VAL : 0x00001000U
  492. // .. .. reg_ddrc_addrmap_cs_bit0 = 0x0
  493. // .. .. ==> 0XF8006004[18:14] = 0x00000000U
  494. // .. .. ==> MASK : 0x0007C000U VAL : 0x00000000U
  495. // .. ..
  496. EMIT_MASKWRITE(0XF8006004, 0x0007FFFFU ,0x00001081U),
  497. // .. .. reg_ddrc_hpr_min_non_critical_x32 = 0xf
  498. // .. .. ==> 0XF8006008[10:0] = 0x0000000FU
  499. // .. .. ==> MASK : 0x000007FFU VAL : 0x0000000FU
  500. // .. .. reg_ddrc_hpr_max_starve_x32 = 0xf
  501. // .. .. ==> 0XF8006008[21:11] = 0x0000000FU
  502. // .. .. ==> MASK : 0x003FF800U VAL : 0x00007800U
  503. // .. .. reg_ddrc_hpr_xact_run_length = 0xf
  504. // .. .. ==> 0XF8006008[25:22] = 0x0000000FU
  505. // .. .. ==> MASK : 0x03C00000U VAL : 0x03C00000U
  506. // .. ..
  507. EMIT_MASKWRITE(0XF8006008, 0x03FFFFFFU ,0x03C0780FU),
  508. // .. .. reg_ddrc_lpr_min_non_critical_x32 = 0x1
  509. // .. .. ==> 0XF800600C[10:0] = 0x00000001U
  510. // .. .. ==> MASK : 0x000007FFU VAL : 0x00000001U
  511. // .. .. reg_ddrc_lpr_max_starve_x32 = 0x2
  512. // .. .. ==> 0XF800600C[21:11] = 0x00000002U
  513. // .. .. ==> MASK : 0x003FF800U VAL : 0x00001000U
  514. // .. .. reg_ddrc_lpr_xact_run_length = 0x8
  515. // .. .. ==> 0XF800600C[25:22] = 0x00000008U
  516. // .. .. ==> MASK : 0x03C00000U VAL : 0x02000000U
  517. // .. ..
  518. EMIT_MASKWRITE(0XF800600C, 0x03FFFFFFU ,0x02001001U),
  519. // .. .. reg_ddrc_w_min_non_critical_x32 = 0x1
  520. // .. .. ==> 0XF8006010[10:0] = 0x00000001U
  521. // .. .. ==> MASK : 0x000007FFU VAL : 0x00000001U
  522. // .. .. reg_ddrc_w_xact_run_length = 0x8
  523. // .. .. ==> 0XF8006010[14:11] = 0x00000008U
  524. // .. .. ==> MASK : 0x00007800U VAL : 0x00004000U
  525. // .. .. reg_ddrc_w_max_starve_x32 = 0x2
  526. // .. .. ==> 0XF8006010[25:15] = 0x00000002U
  527. // .. .. ==> MASK : 0x03FF8000U VAL : 0x00010000U
  528. // .. ..
  529. EMIT_MASKWRITE(0XF8006010, 0x03FFFFFFU ,0x00014001U),
  530. // .. .. reg_ddrc_t_rc = 0x1a
  531. // .. .. ==> 0XF8006014[5:0] = 0x0000001AU
  532. // .. .. ==> MASK : 0x0000003FU VAL : 0x0000001AU
  533. // .. .. reg_ddrc_t_rfc_min = 0xa0
  534. // .. .. ==> 0XF8006014[13:6] = 0x000000A0U
  535. // .. .. ==> MASK : 0x00003FC0U VAL : 0x00002800U
  536. // .. .. reg_ddrc_post_selfref_gap_x32 = 0x10
  537. // .. .. ==> 0XF8006014[20:14] = 0x00000010U
  538. // .. .. ==> MASK : 0x001FC000U VAL : 0x00040000U
  539. // .. ..
  540. EMIT_MASKWRITE(0XF8006014, 0x001FFFFFU ,0x0004281AU),
  541. // .. .. reg_ddrc_wr2pre = 0x12
  542. // .. .. ==> 0XF8006018[4:0] = 0x00000012U
  543. // .. .. ==> MASK : 0x0000001FU VAL : 0x00000012U
  544. // .. .. reg_ddrc_powerdown_to_x32 = 0x6
  545. // .. .. ==> 0XF8006018[9:5] = 0x00000006U
  546. // .. .. ==> MASK : 0x000003E0U VAL : 0x000000C0U
  547. // .. .. reg_ddrc_t_faw = 0x16
  548. // .. .. ==> 0XF8006018[15:10] = 0x00000016U
  549. // .. .. ==> MASK : 0x0000FC00U VAL : 0x00005800U
  550. // .. .. reg_ddrc_t_ras_max = 0x24
  551. // .. .. ==> 0XF8006018[21:16] = 0x00000024U
  552. // .. .. ==> MASK : 0x003F0000U VAL : 0x00240000U
  553. // .. .. reg_ddrc_t_ras_min = 0x13
  554. // .. .. ==> 0XF8006018[26:22] = 0x00000013U
  555. // .. .. ==> MASK : 0x07C00000U VAL : 0x04C00000U
  556. // .. .. reg_ddrc_t_cke = 0x4
  557. // .. .. ==> 0XF8006018[31:28] = 0x00000004U
  558. // .. .. ==> MASK : 0xF0000000U VAL : 0x40000000U
  559. // .. ..
  560. EMIT_MASKWRITE(0XF8006018, 0xF7FFFFFFU ,0x44E458D2U),
  561. // .. .. reg_ddrc_write_latency = 0x5
  562. // .. .. ==> 0XF800601C[4:0] = 0x00000005U
  563. // .. .. ==> MASK : 0x0000001FU VAL : 0x00000005U
  564. // .. .. reg_ddrc_rd2wr = 0x7
  565. // .. .. ==> 0XF800601C[9:5] = 0x00000007U
  566. // .. .. ==> MASK : 0x000003E0U VAL : 0x000000E0U
  567. // .. .. reg_ddrc_wr2rd = 0xe
  568. // .. .. ==> 0XF800601C[14:10] = 0x0000000EU
  569. // .. .. ==> MASK : 0x00007C00U VAL : 0x00003800U
  570. // .. .. reg_ddrc_t_xp = 0x4
  571. // .. .. ==> 0XF800601C[19:15] = 0x00000004U
  572. // .. .. ==> MASK : 0x000F8000U VAL : 0x00020000U
  573. // .. .. reg_ddrc_pad_pd = 0x0
  574. // .. .. ==> 0XF800601C[22:20] = 0x00000000U
  575. // .. .. ==> MASK : 0x00700000U VAL : 0x00000000U
  576. // .. .. reg_ddrc_rd2pre = 0x4
  577. // .. .. ==> 0XF800601C[27:23] = 0x00000004U
  578. // .. .. ==> MASK : 0x0F800000U VAL : 0x02000000U
  579. // .. .. reg_ddrc_t_rcd = 0x7
  580. // .. .. ==> 0XF800601C[31:28] = 0x00000007U
  581. // .. .. ==> MASK : 0xF0000000U VAL : 0x70000000U
  582. // .. ..
  583. EMIT_MASKWRITE(0XF800601C, 0xFFFFFFFFU ,0x720238E5U),
  584. // .. .. reg_ddrc_t_ccd = 0x4
  585. // .. .. ==> 0XF8006020[4:2] = 0x00000004U
  586. // .. .. ==> MASK : 0x0000001CU VAL : 0x00000010U
  587. // .. .. reg_ddrc_t_rrd = 0x6
  588. // .. .. ==> 0XF8006020[7:5] = 0x00000006U
  589. // .. .. ==> MASK : 0x000000E0U VAL : 0x000000C0U
  590. // .. .. reg_ddrc_refresh_margin = 0x2
  591. // .. .. ==> 0XF8006020[11:8] = 0x00000002U
  592. // .. .. ==> MASK : 0x00000F00U VAL : 0x00000200U
  593. // .. .. reg_ddrc_t_rp = 0x7
  594. // .. .. ==> 0XF8006020[15:12] = 0x00000007U
  595. // .. .. ==> MASK : 0x0000F000U VAL : 0x00007000U
  596. // .. .. reg_ddrc_refresh_to_x32 = 0x8
  597. // .. .. ==> 0XF8006020[20:16] = 0x00000008U
  598. // .. .. ==> MASK : 0x001F0000U VAL : 0x00080000U
  599. // .. .. reg_ddrc_mobile = 0x0
  600. // .. .. ==> 0XF8006020[22:22] = 0x00000000U
  601. // .. .. ==> MASK : 0x00400000U VAL : 0x00000000U
  602. // .. .. reg_ddrc_en_dfi_dram_clk_disable = 0x0
  603. // .. .. ==> 0XF8006020[23:23] = 0x00000000U
  604. // .. .. ==> MASK : 0x00800000U VAL : 0x00000000U
  605. // .. .. reg_ddrc_read_latency = 0x7
  606. // .. .. ==> 0XF8006020[28:24] = 0x00000007U
  607. // .. .. ==> MASK : 0x1F000000U VAL : 0x07000000U
  608. // .. .. reg_phy_mode_ddr1_ddr2 = 0x1
  609. // .. .. ==> 0XF8006020[29:29] = 0x00000001U
  610. // .. .. ==> MASK : 0x20000000U VAL : 0x20000000U
  611. // .. .. reg_ddrc_dis_pad_pd = 0x0
  612. // .. .. ==> 0XF8006020[30:30] = 0x00000000U
  613. // .. .. ==> MASK : 0x40000000U VAL : 0x00000000U
  614. // .. ..
  615. EMIT_MASKWRITE(0XF8006020, 0x7FDFFFFCU ,0x270872D0U),
  616. // .. .. reg_ddrc_en_2t_timing_mode = 0x0
  617. // .. .. ==> 0XF8006024[0:0] = 0x00000000U
  618. // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
  619. // .. .. reg_ddrc_prefer_write = 0x0
  620. // .. .. ==> 0XF8006024[1:1] = 0x00000000U
  621. // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
  622. // .. .. reg_ddrc_mr_wr = 0x0
  623. // .. .. ==> 0XF8006024[6:6] = 0x00000000U
  624. // .. .. ==> MASK : 0x00000040U VAL : 0x00000000U
  625. // .. .. reg_ddrc_mr_addr = 0x0
  626. // .. .. ==> 0XF8006024[8:7] = 0x00000000U
  627. // .. .. ==> MASK : 0x00000180U VAL : 0x00000000U
  628. // .. .. reg_ddrc_mr_data = 0x0
  629. // .. .. ==> 0XF8006024[24:9] = 0x00000000U
  630. // .. .. ==> MASK : 0x01FFFE00U VAL : 0x00000000U
  631. // .. .. ddrc_reg_mr_wr_busy = 0x0
  632. // .. .. ==> 0XF8006024[25:25] = 0x00000000U
  633. // .. .. ==> MASK : 0x02000000U VAL : 0x00000000U
  634. // .. .. reg_ddrc_mr_type = 0x0
  635. // .. .. ==> 0XF8006024[26:26] = 0x00000000U
  636. // .. .. ==> MASK : 0x04000000U VAL : 0x00000000U
  637. // .. .. reg_ddrc_mr_rdata_valid = 0x0
  638. // .. .. ==> 0XF8006024[27:27] = 0x00000000U
  639. // .. .. ==> MASK : 0x08000000U VAL : 0x00000000U
  640. // .. ..
  641. EMIT_MASKWRITE(0XF8006024, 0x0FFFFFC3U ,0x00000000U),
  642. // .. .. reg_ddrc_final_wait_x32 = 0x7
  643. // .. .. ==> 0XF8006028[6:0] = 0x00000007U
  644. // .. .. ==> MASK : 0x0000007FU VAL : 0x00000007U
  645. // .. .. reg_ddrc_pre_ocd_x32 = 0x0
  646. // .. .. ==> 0XF8006028[10:7] = 0x00000000U
  647. // .. .. ==> MASK : 0x00000780U VAL : 0x00000000U
  648. // .. .. reg_ddrc_t_mrd = 0x4
  649. // .. .. ==> 0XF8006028[13:11] = 0x00000004U
  650. // .. .. ==> MASK : 0x00003800U VAL : 0x00002000U
  651. // .. ..
  652. EMIT_MASKWRITE(0XF8006028, 0x00003FFFU ,0x00002007U),
  653. // .. .. reg_ddrc_emr2 = 0x8
  654. // .. .. ==> 0XF800602C[15:0] = 0x00000008U
  655. // .. .. ==> MASK : 0x0000FFFFU VAL : 0x00000008U
  656. // .. .. reg_ddrc_emr3 = 0x0
  657. // .. .. ==> 0XF800602C[31:16] = 0x00000000U
  658. // .. .. ==> MASK : 0xFFFF0000U VAL : 0x00000000U
  659. // .. ..
  660. EMIT_MASKWRITE(0XF800602C, 0xFFFFFFFFU ,0x00000008U),
  661. // .. .. reg_ddrc_mr = 0x930
  662. // .. .. ==> 0XF8006030[15:0] = 0x00000930U
  663. // .. .. ==> MASK : 0x0000FFFFU VAL : 0x00000930U
  664. // .. .. reg_ddrc_emr = 0x4
  665. // .. .. ==> 0XF8006030[31:16] = 0x00000004U
  666. // .. .. ==> MASK : 0xFFFF0000U VAL : 0x00040000U
  667. // .. ..
  668. EMIT_MASKWRITE(0XF8006030, 0xFFFFFFFFU ,0x00040930U),
  669. // .. .. reg_ddrc_burst_rdwr = 0x4
  670. // .. .. ==> 0XF8006034[3:0] = 0x00000004U
  671. // .. .. ==> MASK : 0x0000000FU VAL : 0x00000004U
  672. // .. .. reg_ddrc_pre_cke_x1024 = 0x105
  673. // .. .. ==> 0XF8006034[13:4] = 0x00000105U
  674. // .. .. ==> MASK : 0x00003FF0U VAL : 0x00001050U
  675. // .. .. reg_ddrc_post_cke_x1024 = 0x1
  676. // .. .. ==> 0XF8006034[25:16] = 0x00000001U
  677. // .. .. ==> MASK : 0x03FF0000U VAL : 0x00010000U
  678. // .. .. reg_ddrc_burstchop = 0x0
  679. // .. .. ==> 0XF8006034[28:28] = 0x00000000U
  680. // .. .. ==> MASK : 0x10000000U VAL : 0x00000000U
  681. // .. ..
  682. EMIT_MASKWRITE(0XF8006034, 0x13FF3FFFU ,0x00011054U),
  683. // .. .. reg_ddrc_force_low_pri_n = 0x0
  684. // .. .. ==> 0XF8006038[0:0] = 0x00000000U
  685. // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
  686. // .. .. reg_ddrc_dis_dq = 0x0
  687. // .. .. ==> 0XF8006038[1:1] = 0x00000000U
  688. // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
  689. // .. ..
  690. EMIT_MASKWRITE(0XF8006038, 0x00000003U ,0x00000000U),
  691. // .. .. reg_ddrc_addrmap_bank_b0 = 0x7
  692. // .. .. ==> 0XF800603C[3:0] = 0x00000007U
  693. // .. .. ==> MASK : 0x0000000FU VAL : 0x00000007U
  694. // .. .. reg_ddrc_addrmap_bank_b1 = 0x7
  695. // .. .. ==> 0XF800603C[7:4] = 0x00000007U
  696. // .. .. ==> MASK : 0x000000F0U VAL : 0x00000070U
  697. // .. .. reg_ddrc_addrmap_bank_b2 = 0x7
  698. // .. .. ==> 0XF800603C[11:8] = 0x00000007U
  699. // .. .. ==> MASK : 0x00000F00U VAL : 0x00000700U
  700. // .. .. reg_ddrc_addrmap_col_b5 = 0x0
  701. // .. .. ==> 0XF800603C[15:12] = 0x00000000U
  702. // .. .. ==> MASK : 0x0000F000U VAL : 0x00000000U
  703. // .. .. reg_ddrc_addrmap_col_b6 = 0x0
  704. // .. .. ==> 0XF800603C[19:16] = 0x00000000U
  705. // .. .. ==> MASK : 0x000F0000U VAL : 0x00000000U
  706. // .. ..
  707. EMIT_MASKWRITE(0XF800603C, 0x000FFFFFU ,0x00000777U),
  708. // .. .. reg_ddrc_addrmap_col_b2 = 0x0
  709. // .. .. ==> 0XF8006040[3:0] = 0x00000000U
  710. // .. .. ==> MASK : 0x0000000FU VAL : 0x00000000U
  711. // .. .. reg_ddrc_addrmap_col_b3 = 0x0
  712. // .. .. ==> 0XF8006040[7:4] = 0x00000000U
  713. // .. .. ==> MASK : 0x000000F0U VAL : 0x00000000U
  714. // .. .. reg_ddrc_addrmap_col_b4 = 0x0
  715. // .. .. ==> 0XF8006040[11:8] = 0x00000000U
  716. // .. .. ==> MASK : 0x00000F00U VAL : 0x00000000U
  717. // .. .. reg_ddrc_addrmap_col_b7 = 0x0
  718. // .. .. ==> 0XF8006040[15:12] = 0x00000000U
  719. // .. .. ==> MASK : 0x0000F000U VAL : 0x00000000U
  720. // .. .. reg_ddrc_addrmap_col_b8 = 0x0
  721. // .. .. ==> 0XF8006040[19:16] = 0x00000000U
  722. // .. .. ==> MASK : 0x000F0000U VAL : 0x00000000U
  723. // .. .. reg_ddrc_addrmap_col_b9 = 0xf
  724. // .. .. ==> 0XF8006040[23:20] = 0x0000000FU
  725. // .. .. ==> MASK : 0x00F00000U VAL : 0x00F00000U
  726. // .. .. reg_ddrc_addrmap_col_b10 = 0xf
  727. // .. .. ==> 0XF8006040[27:24] = 0x0000000FU
  728. // .. .. ==> MASK : 0x0F000000U VAL : 0x0F000000U
  729. // .. .. reg_ddrc_addrmap_col_b11 = 0xf
  730. // .. .. ==> 0XF8006040[31:28] = 0x0000000FU
  731. // .. .. ==> MASK : 0xF0000000U VAL : 0xF0000000U
  732. // .. ..
  733. EMIT_MASKWRITE(0XF8006040, 0xFFFFFFFFU ,0xFFF00000U),
  734. // .. .. reg_ddrc_addrmap_row_b0 = 0x6
  735. // .. .. ==> 0XF8006044[3:0] = 0x00000006U
  736. // .. .. ==> MASK : 0x0000000FU VAL : 0x00000006U
  737. // .. .. reg_ddrc_addrmap_row_b1 = 0x6
  738. // .. .. ==> 0XF8006044[7:4] = 0x00000006U
  739. // .. .. ==> MASK : 0x000000F0U VAL : 0x00000060U
  740. // .. .. reg_ddrc_addrmap_row_b2_11 = 0x6
  741. // .. .. ==> 0XF8006044[11:8] = 0x00000006U
  742. // .. .. ==> MASK : 0x00000F00U VAL : 0x00000600U
  743. // .. .. reg_ddrc_addrmap_row_b12 = 0x6
  744. // .. .. ==> 0XF8006044[15:12] = 0x00000006U
  745. // .. .. ==> MASK : 0x0000F000U VAL : 0x00006000U
  746. // .. .. reg_ddrc_addrmap_row_b13 = 0x6
  747. // .. .. ==> 0XF8006044[19:16] = 0x00000006U
  748. // .. .. ==> MASK : 0x000F0000U VAL : 0x00060000U
  749. // .. .. reg_ddrc_addrmap_row_b14 = 0x6
  750. // .. .. ==> 0XF8006044[23:20] = 0x00000006U
  751. // .. .. ==> MASK : 0x00F00000U VAL : 0x00600000U
  752. // .. .. reg_ddrc_addrmap_row_b15 = 0xf
  753. // .. .. ==> 0XF8006044[27:24] = 0x0000000FU
  754. // .. .. ==> MASK : 0x0F000000U VAL : 0x0F000000U
  755. // .. ..
  756. EMIT_MASKWRITE(0XF8006044, 0x0FFFFFFFU ,0x0F666666U),
  757. // .. .. reg_phy_rd_local_odt = 0x0
  758. // .. .. ==> 0XF8006048[13:12] = 0x00000000U
  759. // .. .. ==> MASK : 0x00003000U VAL : 0x00000000U
  760. // .. .. reg_phy_wr_local_odt = 0x3
  761. // .. .. ==> 0XF8006048[15:14] = 0x00000003U
  762. // .. .. ==> MASK : 0x0000C000U VAL : 0x0000C000U
  763. // .. .. reg_phy_idle_local_odt = 0x3
  764. // .. .. ==> 0XF8006048[17:16] = 0x00000003U
  765. // .. .. ==> MASK : 0x00030000U VAL : 0x00030000U
  766. // .. ..
  767. EMIT_MASKWRITE(0XF8006048, 0x0003F000U ,0x0003C000U),
  768. // .. .. reg_phy_rd_cmd_to_data = 0x0
  769. // .. .. ==> 0XF8006050[3:0] = 0x00000000U
  770. // .. .. ==> MASK : 0x0000000FU VAL : 0x00000000U
  771. // .. .. reg_phy_wr_cmd_to_data = 0x0
  772. // .. .. ==> 0XF8006050[7:4] = 0x00000000U
  773. // .. .. ==> MASK : 0x000000F0U VAL : 0x00000000U
  774. // .. .. reg_phy_rdc_we_to_re_delay = 0x8
  775. // .. .. ==> 0XF8006050[11:8] = 0x00000008U
  776. // .. .. ==> MASK : 0x00000F00U VAL : 0x00000800U
  777. // .. .. reg_phy_rdc_fifo_rst_disable = 0x0
  778. // .. .. ==> 0XF8006050[15:15] = 0x00000000U
  779. // .. .. ==> MASK : 0x00008000U VAL : 0x00000000U
  780. // .. .. reg_phy_use_fixed_re = 0x1
  781. // .. .. ==> 0XF8006050[16:16] = 0x00000001U
  782. // .. .. ==> MASK : 0x00010000U VAL : 0x00010000U
  783. // .. .. reg_phy_rdc_fifo_rst_err_cnt_clr = 0x0
  784. // .. .. ==> 0XF8006050[17:17] = 0x00000000U
  785. // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
  786. // .. .. reg_phy_dis_phy_ctrl_rstn = 0x0
  787. // .. .. ==> 0XF8006050[18:18] = 0x00000000U
  788. // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
  789. // .. .. reg_phy_clk_stall_level = 0x0
  790. // .. .. ==> 0XF8006050[19:19] = 0x00000000U
  791. // .. .. ==> MASK : 0x00080000U VAL : 0x00000000U
  792. // .. .. reg_phy_gatelvl_num_of_dq0 = 0x7
  793. // .. .. ==> 0XF8006050[27:24] = 0x00000007U
  794. // .. .. ==> MASK : 0x0F000000U VAL : 0x07000000U
  795. // .. .. reg_phy_wrlvl_num_of_dq0 = 0x7
  796. // .. .. ==> 0XF8006050[31:28] = 0x00000007U
  797. // .. .. ==> MASK : 0xF0000000U VAL : 0x70000000U
  798. // .. ..
  799. EMIT_MASKWRITE(0XF8006050, 0xFF0F8FFFU ,0x77010800U),
  800. // .. .. reg_ddrc_dis_dll_calib = 0x0
  801. // .. .. ==> 0XF8006058[16:16] = 0x00000000U
  802. // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
  803. // .. ..
  804. EMIT_MASKWRITE(0XF8006058, 0x00010000U ,0x00000000U),
  805. // .. .. reg_ddrc_rd_odt_delay = 0x3
  806. // .. .. ==> 0XF800605C[3:0] = 0x00000003U
  807. // .. .. ==> MASK : 0x0000000FU VAL : 0x00000003U
  808. // .. .. reg_ddrc_wr_odt_delay = 0x0
  809. // .. .. ==> 0XF800605C[7:4] = 0x00000000U
  810. // .. .. ==> MASK : 0x000000F0U VAL : 0x00000000U
  811. // .. .. reg_ddrc_rd_odt_hold = 0x0
  812. // .. .. ==> 0XF800605C[11:8] = 0x00000000U
  813. // .. .. ==> MASK : 0x00000F00U VAL : 0x00000000U
  814. // .. .. reg_ddrc_wr_odt_hold = 0x5
  815. // .. .. ==> 0XF800605C[15:12] = 0x00000005U
  816. // .. .. ==> MASK : 0x0000F000U VAL : 0x00005000U
  817. // .. ..
  818. EMIT_MASKWRITE(0XF800605C, 0x0000FFFFU ,0x00005003U),
  819. // .. .. reg_ddrc_pageclose = 0x0
  820. // .. .. ==> 0XF8006060[0:0] = 0x00000000U
  821. // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
  822. // .. .. reg_ddrc_lpr_num_entries = 0x1f
  823. // .. .. ==> 0XF8006060[6:1] = 0x0000001FU
  824. // .. .. ==> MASK : 0x0000007EU VAL : 0x0000003EU
  825. // .. .. reg_ddrc_auto_pre_en = 0x0
  826. // .. .. ==> 0XF8006060[7:7] = 0x00000000U
  827. // .. .. ==> MASK : 0x00000080U VAL : 0x00000000U
  828. // .. .. reg_ddrc_refresh_update_level = 0x0
  829. // .. .. ==> 0XF8006060[8:8] = 0x00000000U
  830. // .. .. ==> MASK : 0x00000100U VAL : 0x00000000U
  831. // .. .. reg_ddrc_dis_wc = 0x0
  832. // .. .. ==> 0XF8006060[9:9] = 0x00000000U
  833. // .. .. ==> MASK : 0x00000200U VAL : 0x00000000U
  834. // .. .. reg_ddrc_dis_collision_page_opt = 0x0
  835. // .. .. ==> 0XF8006060[10:10] = 0x00000000U
  836. // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
  837. // .. .. reg_ddrc_selfref_en = 0x0
  838. // .. .. ==> 0XF8006060[12:12] = 0x00000000U
  839. // .. .. ==> MASK : 0x00001000U VAL : 0x00000000U
  840. // .. ..
  841. EMIT_MASKWRITE(0XF8006060, 0x000017FFU ,0x0000003EU),
  842. // .. .. reg_ddrc_go2critical_hysteresis = 0x0
  843. // .. .. ==> 0XF8006064[12:5] = 0x00000000U
  844. // .. .. ==> MASK : 0x00001FE0U VAL : 0x00000000U
  845. // .. .. reg_arb_go2critical_en = 0x1
  846. // .. .. ==> 0XF8006064[17:17] = 0x00000001U
  847. // .. .. ==> MASK : 0x00020000U VAL : 0x00020000U
  848. // .. ..
  849. EMIT_MASKWRITE(0XF8006064, 0x00021FE0U ,0x00020000U),
  850. // .. .. reg_ddrc_wrlvl_ww = 0x41
  851. // .. .. ==> 0XF8006068[7:0] = 0x00000041U
  852. // .. .. ==> MASK : 0x000000FFU VAL : 0x00000041U
  853. // .. .. reg_ddrc_rdlvl_rr = 0x41
  854. // .. .. ==> 0XF8006068[15:8] = 0x00000041U
  855. // .. .. ==> MASK : 0x0000FF00U VAL : 0x00004100U
  856. // .. .. reg_ddrc_dfi_t_wlmrd = 0x28
  857. // .. .. ==> 0XF8006068[25:16] = 0x00000028U
  858. // .. .. ==> MASK : 0x03FF0000U VAL : 0x00280000U
  859. // .. ..
  860. EMIT_MASKWRITE(0XF8006068, 0x03FFFFFFU ,0x00284141U),
  861. // .. .. dfi_t_ctrlupd_interval_min_x1024 = 0x10
  862. // .. .. ==> 0XF800606C[7:0] = 0x00000010U
  863. // .. .. ==> MASK : 0x000000FFU VAL : 0x00000010U
  864. // .. .. dfi_t_ctrlupd_interval_max_x1024 = 0x16
  865. // .. .. ==> 0XF800606C[15:8] = 0x00000016U
  866. // .. .. ==> MASK : 0x0000FF00U VAL : 0x00001600U
  867. // .. ..
  868. EMIT_MASKWRITE(0XF800606C, 0x0000FFFFU ,0x00001610U),
  869. // .. .. reg_ddrc_dfi_t_ctrl_delay = 0x1
  870. // .. .. ==> 0XF8006078[3:0] = 0x00000001U
  871. // .. .. ==> MASK : 0x0000000FU VAL : 0x00000001U
  872. // .. .. reg_ddrc_dfi_t_dram_clk_disable = 0x1
  873. // .. .. ==> 0XF8006078[7:4] = 0x00000001U
  874. // .. .. ==> MASK : 0x000000F0U VAL : 0x00000010U
  875. // .. .. reg_ddrc_dfi_t_dram_clk_enable = 0x1
  876. // .. .. ==> 0XF8006078[11:8] = 0x00000001U
  877. // .. .. ==> MASK : 0x00000F00U VAL : 0x00000100U
  878. // .. .. reg_ddrc_t_cksre = 0x6
  879. // .. .. ==> 0XF8006078[15:12] = 0x00000006U
  880. // .. .. ==> MASK : 0x0000F000U VAL : 0x00006000U
  881. // .. .. reg_ddrc_t_cksrx = 0x6
  882. // .. .. ==> 0XF8006078[19:16] = 0x00000006U
  883. // .. .. ==> MASK : 0x000F0000U VAL : 0x00060000U
  884. // .. .. reg_ddrc_t_ckesr = 0x4
  885. // .. .. ==> 0XF8006078[25:20] = 0x00000004U
  886. // .. .. ==> MASK : 0x03F00000U VAL : 0x00400000U
  887. // .. ..
  888. EMIT_MASKWRITE(0XF8006078, 0x03FFFFFFU ,0x00466111U),
  889. // .. .. reg_ddrc_t_ckpde = 0x2
  890. // .. .. ==> 0XF800607C[3:0] = 0x00000002U
  891. // .. .. ==> MASK : 0x0000000FU VAL : 0x00000002U
  892. // .. .. reg_ddrc_t_ckpdx = 0x2
  893. // .. .. ==> 0XF800607C[7:4] = 0x00000002U
  894. // .. .. ==> MASK : 0x000000F0U VAL : 0x00000020U
  895. // .. .. reg_ddrc_t_ckdpde = 0x2
  896. // .. .. ==> 0XF800607C[11:8] = 0x00000002U
  897. // .. .. ==> MASK : 0x00000F00U VAL : 0x00000200U
  898. // .. .. reg_ddrc_t_ckdpdx = 0x2
  899. // .. .. ==> 0XF800607C[15:12] = 0x00000002U
  900. // .. .. ==> MASK : 0x0000F000U VAL : 0x00002000U
  901. // .. .. reg_ddrc_t_ckcsx = 0x3
  902. // .. .. ==> 0XF800607C[19:16] = 0x00000003U
  903. // .. .. ==> MASK : 0x000F0000U VAL : 0x00030000U
  904. // .. ..
  905. EMIT_MASKWRITE(0XF800607C, 0x000FFFFFU ,0x00032222U),
  906. // .. .. reg_ddrc_dis_auto_zq = 0x0
  907. // .. .. ==> 0XF80060A4[0:0] = 0x00000000U
  908. // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
  909. // .. .. reg_ddrc_ddr3 = 0x1
  910. // .. .. ==> 0XF80060A4[1:1] = 0x00000001U
  911. // .. .. ==> MASK : 0x00000002U VAL : 0x00000002U
  912. // .. .. reg_ddrc_t_mod = 0x200
  913. // .. .. ==> 0XF80060A4[11:2] = 0x00000200U
  914. // .. .. ==> MASK : 0x00000FFCU VAL : 0x00000800U
  915. // .. .. reg_ddrc_t_zq_long_nop = 0x200
  916. // .. .. ==> 0XF80060A4[21:12] = 0x00000200U
  917. // .. .. ==> MASK : 0x003FF000U VAL : 0x00200000U
  918. // .. .. reg_ddrc_t_zq_short_nop = 0x40
  919. // .. .. ==> 0XF80060A4[31:22] = 0x00000040U
  920. // .. .. ==> MASK : 0xFFC00000U VAL : 0x10000000U
  921. // .. ..
  922. EMIT_MASKWRITE(0XF80060A4, 0xFFFFFFFFU ,0x10200802U),
  923. // .. .. t_zq_short_interval_x1024 = 0xcb73
  924. // .. .. ==> 0XF80060A8[19:0] = 0x0000CB73U
  925. // .. .. ==> MASK : 0x000FFFFFU VAL : 0x0000CB73U
  926. // .. .. dram_rstn_x1024 = 0x69
  927. // .. .. ==> 0XF80060A8[27:20] = 0x00000069U
  928. // .. .. ==> MASK : 0x0FF00000U VAL : 0x06900000U
  929. // .. ..
  930. EMIT_MASKWRITE(0XF80060A8, 0x0FFFFFFFU ,0x0690CB73U),
  931. // .. .. deeppowerdown_en = 0x0
  932. // .. .. ==> 0XF80060AC[0:0] = 0x00000000U
  933. // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
  934. // .. .. deeppowerdown_to_x1024 = 0xff
  935. // .. .. ==> 0XF80060AC[8:1] = 0x000000FFU
  936. // .. .. ==> MASK : 0x000001FEU VAL : 0x000001FEU
  937. // .. ..
  938. EMIT_MASKWRITE(0XF80060AC, 0x000001FFU ,0x000001FEU),
  939. // .. .. dfi_wrlvl_max_x1024 = 0xfff
  940. // .. .. ==> 0XF80060B0[11:0] = 0x00000FFFU
  941. // .. .. ==> MASK : 0x00000FFFU VAL : 0x00000FFFU
  942. // .. .. dfi_rdlvl_max_x1024 = 0xfff
  943. // .. .. ==> 0XF80060B0[23:12] = 0x00000FFFU
  944. // .. .. ==> MASK : 0x00FFF000U VAL : 0x00FFF000U
  945. // .. .. ddrc_reg_twrlvl_max_error = 0x0
  946. // .. .. ==> 0XF80060B0[24:24] = 0x00000000U
  947. // .. .. ==> MASK : 0x01000000U VAL : 0x00000000U
  948. // .. .. ddrc_reg_trdlvl_max_error = 0x0
  949. // .. .. ==> 0XF80060B0[25:25] = 0x00000000U
  950. // .. .. ==> MASK : 0x02000000U VAL : 0x00000000U
  951. // .. .. reg_ddrc_dfi_wr_level_en = 0x1
  952. // .. .. ==> 0XF80060B0[26:26] = 0x00000001U
  953. // .. .. ==> MASK : 0x04000000U VAL : 0x04000000U
  954. // .. .. reg_ddrc_dfi_rd_dqs_gate_level = 0x1
  955. // .. .. ==> 0XF80060B0[27:27] = 0x00000001U
  956. // .. .. ==> MASK : 0x08000000U VAL : 0x08000000U
  957. // .. .. reg_ddrc_dfi_rd_data_eye_train = 0x1
  958. // .. .. ==> 0XF80060B0[28:28] = 0x00000001U
  959. // .. .. ==> MASK : 0x10000000U VAL : 0x10000000U
  960. // .. ..
  961. EMIT_MASKWRITE(0XF80060B0, 0x1FFFFFFFU ,0x1CFFFFFFU),
  962. // .. .. reg_ddrc_skip_ocd = 0x1
  963. // .. .. ==> 0XF80060B4[9:9] = 0x00000001U
  964. // .. .. ==> MASK : 0x00000200U VAL : 0x00000200U
  965. // .. ..
  966. EMIT_MASKWRITE(0XF80060B4, 0x00000200U ,0x00000200U),
  967. // .. .. reg_ddrc_dfi_t_rddata_en = 0x6
  968. // .. .. ==> 0XF80060B8[4:0] = 0x00000006U
  969. // .. .. ==> MASK : 0x0000001FU VAL : 0x00000006U
  970. // .. .. reg_ddrc_dfi_t_ctrlup_min = 0x3
  971. // .. .. ==> 0XF80060B8[14:5] = 0x00000003U
  972. // .. .. ==> MASK : 0x00007FE0U VAL : 0x00000060U
  973. // .. .. reg_ddrc_dfi_t_ctrlup_max = 0x40
  974. // .. .. ==> 0XF80060B8[24:15] = 0x00000040U
  975. // .. .. ==> MASK : 0x01FF8000U VAL : 0x00200000U
  976. // .. ..
  977. EMIT_MASKWRITE(0XF80060B8, 0x01FFFFFFU ,0x00200066U),
  978. // .. .. START: RESET ECC ERROR
  979. // .. .. Clear_Uncorrectable_DRAM_ECC_error = 1
  980. // .. .. ==> 0XF80060C4[0:0] = 0x00000001U
  981. // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
  982. // .. .. Clear_Correctable_DRAM_ECC_error = 1
  983. // .. .. ==> 0XF80060C4[1:1] = 0x00000001U
  984. // .. .. ==> MASK : 0x00000002U VAL : 0x00000002U
  985. // .. ..
  986. EMIT_MASKWRITE(0XF80060C4, 0x00000003U ,0x00000003U),
  987. // .. .. FINISH: RESET ECC ERROR
  988. // .. .. Clear_Uncorrectable_DRAM_ECC_error = 0x0
  989. // .. .. ==> 0XF80060C4[0:0] = 0x00000000U
  990. // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
  991. // .. .. Clear_Correctable_DRAM_ECC_error = 0x0
  992. // .. .. ==> 0XF80060C4[1:1] = 0x00000000U
  993. // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
  994. // .. ..
  995. EMIT_MASKWRITE(0XF80060C4, 0x00000003U ,0x00000000U),
  996. // .. .. CORR_ECC_LOG_VALID = 0x0
  997. // .. .. ==> 0XF80060C8[0:0] = 0x00000000U
  998. // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
  999. // .. .. ECC_CORRECTED_BIT_NUM = 0x0
  1000. // .. .. ==> 0XF80060C8[7:1] = 0x00000000U
  1001. // .. .. ==> MASK : 0x000000FEU VAL : 0x00000000U
  1002. // .. ..
  1003. EMIT_MASKWRITE(0XF80060C8, 0x000000FFU ,0x00000000U),
  1004. // .. .. UNCORR_ECC_LOG_VALID = 0x0
  1005. // .. .. ==> 0XF80060DC[0:0] = 0x00000000U
  1006. // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
  1007. // .. ..
  1008. EMIT_MASKWRITE(0XF80060DC, 0x00000001U ,0x00000000U),
  1009. // .. .. STAT_NUM_CORR_ERR = 0x0
  1010. // .. .. ==> 0XF80060F0[15:8] = 0x00000000U
  1011. // .. .. ==> MASK : 0x0000FF00U VAL : 0x00000000U
  1012. // .. .. STAT_NUM_UNCORR_ERR = 0x0
  1013. // .. .. ==> 0XF80060F0[7:0] = 0x00000000U
  1014. // .. .. ==> MASK : 0x000000FFU VAL : 0x00000000U
  1015. // .. ..
  1016. EMIT_MASKWRITE(0XF80060F0, 0x0000FFFFU ,0x00000000U),
  1017. // .. .. reg_ddrc_ecc_mode = 0x0
  1018. // .. .. ==> 0XF80060F4[2:0] = 0x00000000U
  1019. // .. .. ==> MASK : 0x00000007U VAL : 0x00000000U
  1020. // .. .. reg_ddrc_dis_scrub = 0x1
  1021. // .. .. ==> 0XF80060F4[3:3] = 0x00000001U
  1022. // .. .. ==> MASK : 0x00000008U VAL : 0x00000008U
  1023. // .. ..
  1024. EMIT_MASKWRITE(0XF80060F4, 0x0000000FU ,0x00000008U),
  1025. // .. .. reg_phy_dif_on = 0x0
  1026. // .. .. ==> 0XF8006114[3:0] = 0x00000000U
  1027. // .. .. ==> MASK : 0x0000000FU VAL : 0x00000000U
  1028. // .. .. reg_phy_dif_off = 0x0
  1029. // .. .. ==> 0XF8006114[7:4] = 0x00000000U
  1030. // .. .. ==> MASK : 0x000000F0U VAL : 0x00000000U
  1031. // .. ..
  1032. EMIT_MASKWRITE(0XF8006114, 0x000000FFU ,0x00000000U),
  1033. // .. .. reg_phy_data_slice_in_use = 0x1
  1034. // .. .. ==> 0XF8006118[0:0] = 0x00000001U
  1035. // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
  1036. // .. .. reg_phy_rdlvl_inc_mode = 0x0
  1037. // .. .. ==> 0XF8006118[1:1] = 0x00000000U
  1038. // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
  1039. // .. .. reg_phy_gatelvl_inc_mode = 0x0
  1040. // .. .. ==> 0XF8006118[2:2] = 0x00000000U
  1041. // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
  1042. // .. .. reg_phy_wrlvl_inc_mode = 0x0
  1043. // .. .. ==> 0XF8006118[3:3] = 0x00000000U
  1044. // .. .. ==> MASK : 0x00000008U VAL : 0x00000000U
  1045. // .. .. reg_phy_bist_shift_dq = 0x0
  1046. // .. .. ==> 0XF8006118[14:6] = 0x00000000U
  1047. // .. .. ==> MASK : 0x00007FC0U VAL : 0x00000000U
  1048. // .. .. reg_phy_bist_err_clr = 0x0
  1049. // .. .. ==> 0XF8006118[23:15] = 0x00000000U
  1050. // .. .. ==> MASK : 0x00FF8000U VAL : 0x00000000U
  1051. // .. .. reg_phy_dq_offset = 0x40
  1052. // .. .. ==> 0XF8006118[30:24] = 0x00000040U
  1053. // .. .. ==> MASK : 0x7F000000U VAL : 0x40000000U
  1054. // .. ..
  1055. EMIT_MASKWRITE(0XF8006118, 0x7FFFFFCFU ,0x40000001U),
  1056. // .. .. reg_phy_data_slice_in_use = 0x1
  1057. // .. .. ==> 0XF800611C[0:0] = 0x00000001U
  1058. // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
  1059. // .. .. reg_phy_rdlvl_inc_mode = 0x0
  1060. // .. .. ==> 0XF800611C[1:1] = 0x00000000U
  1061. // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
  1062. // .. .. reg_phy_gatelvl_inc_mode = 0x0
  1063. // .. .. ==> 0XF800611C[2:2] = 0x00000000U
  1064. // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
  1065. // .. .. reg_phy_wrlvl_inc_mode = 0x0
  1066. // .. .. ==> 0XF800611C[3:3] = 0x00000000U
  1067. // .. .. ==> MASK : 0x00000008U VAL : 0x00000000U
  1068. // .. .. reg_phy_bist_shift_dq = 0x0
  1069. // .. .. ==> 0XF800611C[14:6] = 0x00000000U
  1070. // .. .. ==> MASK : 0x00007FC0U VAL : 0x00000000U
  1071. // .. .. reg_phy_bist_err_clr = 0x0
  1072. // .. .. ==> 0XF800611C[23:15] = 0x00000000U
  1073. // .. .. ==> MASK : 0x00FF8000U VAL : 0x00000000U
  1074. // .. .. reg_phy_dq_offset = 0x40
  1075. // .. .. ==> 0XF800611C[30:24] = 0x00000040U
  1076. // .. .. ==> MASK : 0x7F000000U VAL : 0x40000000U
  1077. // .. ..
  1078. EMIT_MASKWRITE(0XF800611C, 0x7FFFFFCFU ,0x40000001U),
  1079. // .. .. reg_phy_data_slice_in_use = 0x1
  1080. // .. .. ==> 0XF8006120[0:0] = 0x00000001U
  1081. // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
  1082. // .. .. reg_phy_rdlvl_inc_mode = 0x0
  1083. // .. .. ==> 0XF8006120[1:1] = 0x00000000U
  1084. // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
  1085. // .. .. reg_phy_gatelvl_inc_mode = 0x0
  1086. // .. .. ==> 0XF8006120[2:2] = 0x00000000U
  1087. // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
  1088. // .. .. reg_phy_wrlvl_inc_mode = 0x0
  1089. // .. .. ==> 0XF8006120[3:3] = 0x00000000U
  1090. // .. .. ==> MASK : 0x00000008U VAL : 0x00000000U
  1091. // .. .. reg_phy_bist_shift_dq = 0x0
  1092. // .. .. ==> 0XF8006120[14:6] = 0x00000000U
  1093. // .. .. ==> MASK : 0x00007FC0U VAL : 0x00000000U
  1094. // .. .. reg_phy_bist_err_clr = 0x0
  1095. // .. .. ==> 0XF8006120[23:15] = 0x00000000U
  1096. // .. .. ==> MASK : 0x00FF8000U VAL : 0x00000000U
  1097. // .. .. reg_phy_dq_offset = 0x40
  1098. // .. .. ==> 0XF8006120[30:24] = 0x00000040U
  1099. // .. .. ==> MASK : 0x7F000000U VAL : 0x40000000U
  1100. // .. ..
  1101. EMIT_MASKWRITE(0XF8006120, 0x7FFFFFCFU ,0x40000001U),
  1102. // .. .. reg_phy_data_slice_in_use = 0x1
  1103. // .. .. ==> 0XF8006124[0:0] = 0x00000001U
  1104. // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
  1105. // .. .. reg_phy_rdlvl_inc_mode = 0x0
  1106. // .. .. ==> 0XF8006124[1:1] = 0x00000000U
  1107. // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
  1108. // .. .. reg_phy_gatelvl_inc_mode = 0x0
  1109. // .. .. ==> 0XF8006124[2:2] = 0x00000000U
  1110. // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
  1111. // .. .. reg_phy_wrlvl_inc_mode = 0x0
  1112. // .. .. ==> 0XF8006124[3:3] = 0x00000000U
  1113. // .. .. ==> MASK : 0x00000008U VAL : 0x00000000U
  1114. // .. .. reg_phy_bist_shift_dq = 0x0
  1115. // .. .. ==> 0XF8006124[14:6] = 0x00000000U
  1116. // .. .. ==> MASK : 0x00007FC0U VAL : 0x00000000U
  1117. // .. .. reg_phy_bist_err_clr = 0x0
  1118. // .. .. ==> 0XF8006124[23:15] = 0x00000000U
  1119. // .. .. ==> MASK : 0x00FF8000U VAL : 0x00000000U
  1120. // .. .. reg_phy_dq_offset = 0x40
  1121. // .. .. ==> 0XF8006124[30:24] = 0x00000040U
  1122. // .. .. ==> MASK : 0x7F000000U VAL : 0x40000000U
  1123. // .. ..
  1124. EMIT_MASKWRITE(0XF8006124, 0x7FFFFFCFU ,0x40000001U),
  1125. // .. .. reg_phy_wrlvl_init_ratio = 0x0
  1126. // .. .. ==> 0XF800612C[9:0] = 0x00000000U
  1127. // .. .. ==> MASK : 0x000003FFU VAL : 0x00000000U
  1128. // .. .. reg_phy_gatelvl_init_ratio = 0xb0
  1129. // .. .. ==> 0XF800612C[19:10] = 0x000000B0U
  1130. // .. .. ==> MASK : 0x000FFC00U VAL : 0x0002C000U
  1131. // .. ..
  1132. EMIT_MASKWRITE(0XF800612C, 0x000FFFFFU ,0x0002C000U),
  1133. // .. .. reg_phy_wrlvl_init_ratio = 0x0
  1134. // .. .. ==> 0XF8006130[9:0] = 0x00000000U
  1135. // .. .. ==> MASK : 0x000003FFU VAL : 0x00000000U
  1136. // .. .. reg_phy_gatelvl_init_ratio = 0xb1
  1137. // .. .. ==> 0XF8006130[19:10] = 0x000000B1U
  1138. // .. .. ==> MASK : 0x000FFC00U VAL : 0x0002C400U
  1139. // .. ..
  1140. EMIT_MASKWRITE(0XF8006130, 0x000FFFFFU ,0x0002C400U),
  1141. // .. .. reg_phy_wrlvl_init_ratio = 0x3
  1142. // .. .. ==> 0XF8006134[9:0] = 0x00000003U
  1143. // .. .. ==> MASK : 0x000003FFU VAL : 0x00000003U
  1144. // .. .. reg_phy_gatelvl_init_ratio = 0xbc
  1145. // .. .. ==> 0XF8006134[19:10] = 0x000000BCU
  1146. // .. .. ==> MASK : 0x000FFC00U VAL : 0x0002F000U
  1147. // .. ..
  1148. EMIT_MASKWRITE(0XF8006134, 0x000FFFFFU ,0x0002F003U),
  1149. // .. .. reg_phy_wrlvl_init_ratio = 0x3
  1150. // .. .. ==> 0XF8006138[9:0] = 0x00000003U
  1151. // .. .. ==> MASK : 0x000003FFU VAL : 0x00000003U
  1152. // .. .. reg_phy_gatelvl_init_ratio = 0xbb
  1153. // .. .. ==> 0XF8006138[19:10] = 0x000000BBU
  1154. // .. .. ==> MASK : 0x000FFC00U VAL : 0x0002EC00U
  1155. // .. ..
  1156. EMIT_MASKWRITE(0XF8006138, 0x000FFFFFU ,0x0002EC03U),
  1157. // .. .. reg_phy_rd_dqs_slave_ratio = 0x35
  1158. // .. .. ==> 0XF8006140[9:0] = 0x00000035U
  1159. // .. .. ==> MASK : 0x000003FFU VAL : 0x00000035U
  1160. // .. .. reg_phy_rd_dqs_slave_force = 0x0
  1161. // .. .. ==> 0XF8006140[10:10] = 0x00000000U
  1162. // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
  1163. // .. .. reg_phy_rd_dqs_slave_delay = 0x0
  1164. // .. .. ==> 0XF8006140[19:11] = 0x00000000U
  1165. // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
  1166. // .. ..
  1167. EMIT_MASKWRITE(0XF8006140, 0x000FFFFFU ,0x00000035U),
  1168. // .. .. reg_phy_rd_dqs_slave_ratio = 0x35
  1169. // .. .. ==> 0XF8006144[9:0] = 0x00000035U
  1170. // .. .. ==> MASK : 0x000003FFU VAL : 0x00000035U
  1171. // .. .. reg_phy_rd_dqs_slave_force = 0x0
  1172. // .. .. ==> 0XF8006144[10:10] = 0x00000000U
  1173. // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
  1174. // .. .. reg_phy_rd_dqs_slave_delay = 0x0
  1175. // .. .. ==> 0XF8006144[19:11] = 0x00000000U
  1176. // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
  1177. // .. ..
  1178. EMIT_MASKWRITE(0XF8006144, 0x000FFFFFU ,0x00000035U),
  1179. // .. .. reg_phy_rd_dqs_slave_ratio = 0x35
  1180. // .. .. ==> 0XF8006148[9:0] = 0x00000035U
  1181. // .. .. ==> MASK : 0x000003FFU VAL : 0x00000035U
  1182. // .. .. reg_phy_rd_dqs_slave_force = 0x0
  1183. // .. .. ==> 0XF8006148[10:10] = 0x00000000U
  1184. // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
  1185. // .. .. reg_phy_rd_dqs_slave_delay = 0x0
  1186. // .. .. ==> 0XF8006148[19:11] = 0x00000000U
  1187. // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
  1188. // .. ..
  1189. EMIT_MASKWRITE(0XF8006148, 0x000FFFFFU ,0x00000035U),
  1190. // .. .. reg_phy_rd_dqs_slave_ratio = 0x35
  1191. // .. .. ==> 0XF800614C[9:0] = 0x00000035U
  1192. // .. .. ==> MASK : 0x000003FFU VAL : 0x00000035U
  1193. // .. .. reg_phy_rd_dqs_slave_force = 0x0
  1194. // .. .. ==> 0XF800614C[10:10] = 0x00000000U
  1195. // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
  1196. // .. .. reg_phy_rd_dqs_slave_delay = 0x0
  1197. // .. .. ==> 0XF800614C[19:11] = 0x00000000U
  1198. // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
  1199. // .. ..
  1200. EMIT_MASKWRITE(0XF800614C, 0x000FFFFFU ,0x00000035U),
  1201. // .. .. reg_phy_wr_dqs_slave_ratio = 0x77
  1202. // .. .. ==> 0XF8006154[9:0] = 0x00000077U
  1203. // .. .. ==> MASK : 0x000003FFU VAL : 0x00000077U
  1204. // .. .. reg_phy_wr_dqs_slave_force = 0x0
  1205. // .. .. ==> 0XF8006154[10:10] = 0x00000000U
  1206. // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
  1207. // .. .. reg_phy_wr_dqs_slave_delay = 0x0
  1208. // .. .. ==> 0XF8006154[19:11] = 0x00000000U
  1209. // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
  1210. // .. ..
  1211. EMIT_MASKWRITE(0XF8006154, 0x000FFFFFU ,0x00000077U),
  1212. // .. .. reg_phy_wr_dqs_slave_ratio = 0x77
  1213. // .. .. ==> 0XF8006158[9:0] = 0x00000077U
  1214. // .. .. ==> MASK : 0x000003FFU VAL : 0x00000077U
  1215. // .. .. reg_phy_wr_dqs_slave_force = 0x0
  1216. // .. .. ==> 0XF8006158[10:10] = 0x00000000U
  1217. // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
  1218. // .. .. reg_phy_wr_dqs_slave_delay = 0x0
  1219. // .. .. ==> 0XF8006158[19:11] = 0x00000000U
  1220. // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
  1221. // .. ..
  1222. EMIT_MASKWRITE(0XF8006158, 0x000FFFFFU ,0x00000077U),
  1223. // .. .. reg_phy_wr_dqs_slave_ratio = 0x83
  1224. // .. .. ==> 0XF800615C[9:0] = 0x00000083U
  1225. // .. .. ==> MASK : 0x000003FFU VAL : 0x00000083U
  1226. // .. .. reg_phy_wr_dqs_slave_force = 0x0
  1227. // .. .. ==> 0XF800615C[10:10] = 0x00000000U
  1228. // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
  1229. // .. .. reg_phy_wr_dqs_slave_delay = 0x0
  1230. // .. .. ==> 0XF800615C[19:11] = 0x00000000U
  1231. // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
  1232. // .. ..
  1233. EMIT_MASKWRITE(0XF800615C, 0x000FFFFFU ,0x00000083U),
  1234. // .. .. reg_phy_wr_dqs_slave_ratio = 0x83
  1235. // .. .. ==> 0XF8006160[9:0] = 0x00000083U
  1236. // .. .. ==> MASK : 0x000003FFU VAL : 0x00000083U
  1237. // .. .. reg_phy_wr_dqs_slave_force = 0x0
  1238. // .. .. ==> 0XF8006160[10:10] = 0x00000000U
  1239. // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
  1240. // .. .. reg_phy_wr_dqs_slave_delay = 0x0
  1241. // .. .. ==> 0XF8006160[19:11] = 0x00000000U
  1242. // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
  1243. // .. ..
  1244. EMIT_MASKWRITE(0XF8006160, 0x000FFFFFU ,0x00000083U),
  1245. // .. .. reg_phy_fifo_we_slave_ratio = 0x105
  1246. // .. .. ==> 0XF8006168[10:0] = 0x00000105U
  1247. // .. .. ==> MASK : 0x000007FFU VAL : 0x00000105U
  1248. // .. .. reg_phy_fifo_we_in_force = 0x0
  1249. // .. .. ==> 0XF8006168[11:11] = 0x00000000U
  1250. // .. .. ==> MASK : 0x00000800U VAL : 0x00000000U
  1251. // .. .. reg_phy_fifo_we_in_delay = 0x0
  1252. // .. .. ==> 0XF8006168[20:12] = 0x00000000U
  1253. // .. .. ==> MASK : 0x001FF000U VAL : 0x00000000U
  1254. // .. ..
  1255. EMIT_MASKWRITE(0XF8006168, 0x001FFFFFU ,0x00000105U),
  1256. // .. .. reg_phy_fifo_we_slave_ratio = 0x106
  1257. // .. .. ==> 0XF800616C[10:0] = 0x00000106U
  1258. // .. .. ==> MASK : 0x000007FFU VAL : 0x00000106U
  1259. // .. .. reg_phy_fifo_we_in_force = 0x0
  1260. // .. .. ==> 0XF800616C[11:11] = 0x00000000U
  1261. // .. .. ==> MASK : 0x00000800U VAL : 0x00000000U
  1262. // .. .. reg_phy_fifo_we_in_delay = 0x0
  1263. // .. .. ==> 0XF800616C[20:12] = 0x00000000U
  1264. // .. .. ==> MASK : 0x001FF000U VAL : 0x00000000U
  1265. // .. ..
  1266. EMIT_MASKWRITE(0XF800616C, 0x001FFFFFU ,0x00000106U),
  1267. // .. .. reg_phy_fifo_we_slave_ratio = 0x111
  1268. // .. .. ==> 0XF8006170[10:0] = 0x00000111U
  1269. // .. .. ==> MASK : 0x000007FFU VAL : 0x00000111U
  1270. // .. .. reg_phy_fifo_we_in_force = 0x0
  1271. // .. .. ==> 0XF8006170[11:11] = 0x00000000U
  1272. // .. .. ==> MASK : 0x00000800U VAL : 0x00000000U
  1273. // .. .. reg_phy_fifo_we_in_delay = 0x0
  1274. // .. .. ==> 0XF8006170[20:12] = 0x00000000U
  1275. // .. .. ==> MASK : 0x001FF000U VAL : 0x00000000U
  1276. // .. ..
  1277. EMIT_MASKWRITE(0XF8006170, 0x001FFFFFU ,0x00000111U),
  1278. // .. .. reg_phy_fifo_we_slave_ratio = 0x110
  1279. // .. .. ==> 0XF8006174[10:0] = 0x00000110U
  1280. // .. .. ==> MASK : 0x000007FFU VAL : 0x00000110U
  1281. // .. .. reg_phy_fifo_we_in_force = 0x0
  1282. // .. .. ==> 0XF8006174[11:11] = 0x00000000U
  1283. // .. .. ==> MASK : 0x00000800U VAL : 0x00000000U
  1284. // .. .. reg_phy_fifo_we_in_delay = 0x0
  1285. // .. .. ==> 0XF8006174[20:12] = 0x00000000U
  1286. // .. .. ==> MASK : 0x001FF000U VAL : 0x00000000U
  1287. // .. ..
  1288. EMIT_MASKWRITE(0XF8006174, 0x001FFFFFU ,0x00000110U),
  1289. // .. .. reg_phy_wr_data_slave_ratio = 0xb7
  1290. // .. .. ==> 0XF800617C[9:0] = 0x000000B7U
  1291. // .. .. ==> MASK : 0x000003FFU VAL : 0x000000B7U
  1292. // .. .. reg_phy_wr_data_slave_force = 0x0
  1293. // .. .. ==> 0XF800617C[10:10] = 0x00000000U
  1294. // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
  1295. // .. .. reg_phy_wr_data_slave_delay = 0x0
  1296. // .. .. ==> 0XF800617C[19:11] = 0x00000000U
  1297. // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
  1298. // .. ..
  1299. EMIT_MASKWRITE(0XF800617C, 0x000FFFFFU ,0x000000B7U),
  1300. // .. .. reg_phy_wr_data_slave_ratio = 0xb7
  1301. // .. .. ==> 0XF8006180[9:0] = 0x000000B7U
  1302. // .. .. ==> MASK : 0x000003FFU VAL : 0x000000B7U
  1303. // .. .. reg_phy_wr_data_slave_force = 0x0
  1304. // .. .. ==> 0XF8006180[10:10] = 0x00000000U
  1305. // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
  1306. // .. .. reg_phy_wr_data_slave_delay = 0x0
  1307. // .. .. ==> 0XF8006180[19:11] = 0x00000000U
  1308. // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
  1309. // .. ..
  1310. EMIT_MASKWRITE(0XF8006180, 0x000FFFFFU ,0x000000B7U),
  1311. // .. .. reg_phy_wr_data_slave_ratio = 0xc3
  1312. // .. .. ==> 0XF8006184[9:0] = 0x000000C3U
  1313. // .. .. ==> MASK : 0x000003FFU VAL : 0x000000C3U
  1314. // .. .. reg_phy_wr_data_slave_force = 0x0
  1315. // .. .. ==> 0XF8006184[10:10] = 0x00000000U
  1316. // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
  1317. // .. .. reg_phy_wr_data_slave_delay = 0x0
  1318. // .. .. ==> 0XF8006184[19:11] = 0x00000000U
  1319. // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
  1320. // .. ..
  1321. EMIT_MASKWRITE(0XF8006184, 0x000FFFFFU ,0x000000C3U),
  1322. // .. .. reg_phy_wr_data_slave_ratio = 0xc3
  1323. // .. .. ==> 0XF8006188[9:0] = 0x000000C3U
  1324. // .. .. ==> MASK : 0x000003FFU VAL : 0x000000C3U
  1325. // .. .. reg_phy_wr_data_slave_force = 0x0
  1326. // .. .. ==> 0XF8006188[10:10] = 0x00000000U
  1327. // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
  1328. // .. .. reg_phy_wr_data_slave_delay = 0x0
  1329. // .. .. ==> 0XF8006188[19:11] = 0x00000000U
  1330. // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
  1331. // .. ..
  1332. EMIT_MASKWRITE(0XF8006188, 0x000FFFFFU ,0x000000C3U),
  1333. // .. .. reg_phy_bl2 = 0x0
  1334. // .. .. ==> 0XF8006190[1:1] = 0x00000000U
  1335. // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
  1336. // .. .. reg_phy_at_spd_atpg = 0x0
  1337. // .. .. ==> 0XF8006190[2:2] = 0x00000000U
  1338. // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
  1339. // .. .. reg_phy_bist_enable = 0x0
  1340. // .. .. ==> 0XF8006190[3:3] = 0x00000000U
  1341. // .. .. ==> MASK : 0x00000008U VAL : 0x00000000U
  1342. // .. .. reg_phy_bist_force_err = 0x0
  1343. // .. .. ==> 0XF8006190[4:4] = 0x00000000U
  1344. // .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
  1345. // .. .. reg_phy_bist_mode = 0x0
  1346. // .. .. ==> 0XF8006190[6:5] = 0x00000000U
  1347. // .. .. ==> MASK : 0x00000060U VAL : 0x00000000U
  1348. // .. .. reg_phy_invert_clkout = 0x1
  1349. // .. .. ==> 0XF8006190[7:7] = 0x00000001U
  1350. // .. .. ==> MASK : 0x00000080U VAL : 0x00000080U
  1351. // .. .. reg_phy_sel_logic = 0x0
  1352. // .. .. ==> 0XF8006190[9:9] = 0x00000000U
  1353. // .. .. ==> MASK : 0x00000200U VAL : 0x00000000U
  1354. // .. .. reg_phy_ctrl_slave_ratio = 0x100
  1355. // .. .. ==> 0XF8006190[19:10] = 0x00000100U
  1356. // .. .. ==> MASK : 0x000FFC00U VAL : 0x00040000U
  1357. // .. .. reg_phy_ctrl_slave_force = 0x0
  1358. // .. .. ==> 0XF8006190[20:20] = 0x00000000U
  1359. // .. .. ==> MASK : 0x00100000U VAL : 0x00000000U
  1360. // .. .. reg_phy_ctrl_slave_delay = 0x0
  1361. // .. .. ==> 0XF8006190[27:21] = 0x00000000U
  1362. // .. .. ==> MASK : 0x0FE00000U VAL : 0x00000000U
  1363. // .. .. reg_phy_lpddr = 0x0
  1364. // .. .. ==> 0XF8006190[29:29] = 0x00000000U
  1365. // .. .. ==> MASK : 0x20000000U VAL : 0x00000000U
  1366. // .. .. reg_phy_cmd_latency = 0x0
  1367. // .. .. ==> 0XF8006190[30:30] = 0x00000000U
  1368. // .. .. ==> MASK : 0x40000000U VAL : 0x00000000U
  1369. // .. ..
  1370. EMIT_MASKWRITE(0XF8006190, 0x6FFFFEFEU ,0x00040080U),
  1371. // .. .. reg_phy_wr_rl_delay = 0x2
  1372. // .. .. ==> 0XF8006194[4:0] = 0x00000002U
  1373. // .. .. ==> MASK : 0x0000001FU VAL : 0x00000002U
  1374. // .. .. reg_phy_rd_rl_delay = 0x4
  1375. // .. .. ==> 0XF8006194[9:5] = 0x00000004U
  1376. // .. .. ==> MASK : 0x000003E0U VAL : 0x00000080U
  1377. // .. .. reg_phy_dll_lock_diff = 0xf
  1378. // .. .. ==> 0XF8006194[13:10] = 0x0000000FU
  1379. // .. .. ==> MASK : 0x00003C00U VAL : 0x00003C00U
  1380. // .. .. reg_phy_use_wr_level = 0x1
  1381. // .. .. ==> 0XF8006194[14:14] = 0x00000001U
  1382. // .. .. ==> MASK : 0x00004000U VAL : 0x00004000U
  1383. // .. .. reg_phy_use_rd_dqs_gate_level = 0x1
  1384. // .. .. ==> 0XF8006194[15:15] = 0x00000001U
  1385. // .. .. ==> MASK : 0x00008000U VAL : 0x00008000U
  1386. // .. .. reg_phy_use_rd_data_eye_level = 0x1
  1387. // .. .. ==> 0XF8006194[16:16] = 0x00000001U
  1388. // .. .. ==> MASK : 0x00010000U VAL : 0x00010000U
  1389. // .. .. reg_phy_dis_calib_rst = 0x0
  1390. // .. .. ==> 0XF8006194[17:17] = 0x00000000U
  1391. // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
  1392. // .. .. reg_phy_ctrl_slave_delay = 0x0
  1393. // .. .. ==> 0XF8006194[19:18] = 0x00000000U
  1394. // .. .. ==> MASK : 0x000C0000U VAL : 0x00000000U
  1395. // .. ..
  1396. EMIT_MASKWRITE(0XF8006194, 0x000FFFFFU ,0x0001FC82U),
  1397. // .. .. reg_arb_page_addr_mask = 0x0
  1398. // .. .. ==> 0XF8006204[31:0] = 0x00000000U
  1399. // .. .. ==> MASK : 0xFFFFFFFFU VAL : 0x00000000U
  1400. // .. ..
  1401. EMIT_MASKWRITE(0XF8006204, 0xFFFFFFFFU ,0x00000000U),
  1402. // .. .. reg_arb_pri_wr_portn = 0x3ff
  1403. // .. .. ==> 0XF8006208[9:0] = 0x000003FFU
  1404. // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
  1405. // .. .. reg_arb_disable_aging_wr_portn = 0x0
  1406. // .. .. ==> 0XF8006208[16:16] = 0x00000000U
  1407. // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
  1408. // .. .. reg_arb_disable_urgent_wr_portn = 0x0
  1409. // .. .. ==> 0XF8006208[17:17] = 0x00000000U
  1410. // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
  1411. // .. .. reg_arb_dis_page_match_wr_portn = 0x0
  1412. // .. .. ==> 0XF8006208[18:18] = 0x00000000U
  1413. // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
  1414. // .. ..
  1415. EMIT_MASKWRITE(0XF8006208, 0x000703FFU ,0x000003FFU),
  1416. // .. .. reg_arb_pri_wr_portn = 0x3ff
  1417. // .. .. ==> 0XF800620C[9:0] = 0x000003FFU
  1418. // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
  1419. // .. .. reg_arb_disable_aging_wr_portn = 0x0
  1420. // .. .. ==> 0XF800620C[16:16] = 0x00000000U
  1421. // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
  1422. // .. .. reg_arb_disable_urgent_wr_portn = 0x0
  1423. // .. .. ==> 0XF800620C[17:17] = 0x00000000U
  1424. // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
  1425. // .. .. reg_arb_dis_page_match_wr_portn = 0x0
  1426. // .. .. ==> 0XF800620C[18:18] = 0x00000000U
  1427. // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
  1428. // .. ..
  1429. EMIT_MASKWRITE(0XF800620C, 0x000703FFU ,0x000003FFU),
  1430. // .. .. reg_arb_pri_wr_portn = 0x3ff
  1431. // .. .. ==> 0XF8006210[9:0] = 0x000003FFU
  1432. // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
  1433. // .. .. reg_arb_disable_aging_wr_portn = 0x0
  1434. // .. .. ==> 0XF8006210[16:16] = 0x00000000U
  1435. // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
  1436. // .. .. reg_arb_disable_urgent_wr_portn = 0x0
  1437. // .. .. ==> 0XF8006210[17:17] = 0x00000000U
  1438. // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
  1439. // .. .. reg_arb_dis_page_match_wr_portn = 0x0
  1440. // .. .. ==> 0XF8006210[18:18] = 0x00000000U
  1441. // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
  1442. // .. ..
  1443. EMIT_MASKWRITE(0XF8006210, 0x000703FFU ,0x000003FFU),
  1444. // .. .. reg_arb_pri_wr_portn = 0x3ff
  1445. // .. .. ==> 0XF8006214[9:0] = 0x000003FFU
  1446. // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
  1447. // .. .. reg_arb_disable_aging_wr_portn = 0x0
  1448. // .. .. ==> 0XF8006214[16:16] = 0x00000000U
  1449. // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
  1450. // .. .. reg_arb_disable_urgent_wr_portn = 0x0
  1451. // .. .. ==> 0XF8006214[17:17] = 0x00000000U
  1452. // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
  1453. // .. .. reg_arb_dis_page_match_wr_portn = 0x0
  1454. // .. .. ==> 0XF8006214[18:18] = 0x00000000U
  1455. // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
  1456. // .. ..
  1457. EMIT_MASKWRITE(0XF8006214, 0x000703FFU ,0x000003FFU),
  1458. // .. .. reg_arb_pri_rd_portn = 0x3ff
  1459. // .. .. ==> 0XF8006218[9:0] = 0x000003FFU
  1460. // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
  1461. // .. .. reg_arb_disable_aging_rd_portn = 0x0
  1462. // .. .. ==> 0XF8006218[16:16] = 0x00000000U
  1463. // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
  1464. // .. .. reg_arb_disable_urgent_rd_portn = 0x0
  1465. // .. .. ==> 0XF8006218[17:17] = 0x00000000U
  1466. // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
  1467. // .. .. reg_arb_dis_page_match_rd_portn = 0x0
  1468. // .. .. ==> 0XF8006218[18:18] = 0x00000000U
  1469. // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
  1470. // .. .. reg_arb_set_hpr_rd_portn = 0x0
  1471. // .. .. ==> 0XF8006218[19:19] = 0x00000000U
  1472. // .. .. ==> MASK : 0x00080000U VAL : 0x00000000U
  1473. // .. ..
  1474. EMIT_MASKWRITE(0XF8006218, 0x000F03FFU ,0x000003FFU),
  1475. // .. .. reg_arb_pri_rd_portn = 0x3ff
  1476. // .. .. ==> 0XF800621C[9:0] = 0x000003FFU
  1477. // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
  1478. // .. .. reg_arb_disable_aging_rd_portn = 0x0
  1479. // .. .. ==> 0XF800621C[16:16] = 0x00000000U
  1480. // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
  1481. // .. .. reg_arb_disable_urgent_rd_portn = 0x0
  1482. // .. .. ==> 0XF800621C[17:17] = 0x00000000U
  1483. // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
  1484. // .. .. reg_arb_dis_page_match_rd_portn = 0x0
  1485. // .. .. ==> 0XF800621C[18:18] = 0x00000000U
  1486. // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
  1487. // .. .. reg_arb_set_hpr_rd_portn = 0x0
  1488. // .. .. ==> 0XF800621C[19:19] = 0x00000000U
  1489. // .. .. ==> MASK : 0x00080000U VAL : 0x00000000U
  1490. // .. ..
  1491. EMIT_MASKWRITE(0XF800621C, 0x000F03FFU ,0x000003FFU),
  1492. // .. .. reg_arb_pri_rd_portn = 0x3ff
  1493. // .. .. ==> 0XF8006220[9:0] = 0x000003FFU
  1494. // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
  1495. // .. .. reg_arb_disable_aging_rd_portn = 0x0
  1496. // .. .. ==> 0XF8006220[16:16] = 0x00000000U
  1497. // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
  1498. // .. .. reg_arb_disable_urgent_rd_portn = 0x0
  1499. // .. .. ==> 0XF8006220[17:17] = 0x00000000U
  1500. // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
  1501. // .. .. reg_arb_dis_page_match_rd_portn = 0x0
  1502. // .. .. ==> 0XF8006220[18:18] = 0x00000000U
  1503. // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
  1504. // .. .. reg_arb_set_hpr_rd_portn = 0x0
  1505. // .. .. ==> 0XF8006220[19:19] = 0x00000000U
  1506. // .. .. ==> MASK : 0x00080000U VAL : 0x00000000U
  1507. // .. ..
  1508. EMIT_MASKWRITE(0XF8006220, 0x000F03FFU ,0x000003FFU),
  1509. // .. .. reg_arb_pri_rd_portn = 0x3ff
  1510. // .. .. ==> 0XF8006224[9:0] = 0x000003FFU
  1511. // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
  1512. // .. .. reg_arb_disable_aging_rd_portn = 0x0
  1513. // .. .. ==> 0XF8006224[16:16] = 0x00000000U
  1514. // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
  1515. // .. .. reg_arb_disable_urgent_rd_portn = 0x0
  1516. // .. .. ==> 0XF8006224[17:17] = 0x00000000U
  1517. // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
  1518. // .. .. reg_arb_dis_page_match_rd_portn = 0x0
  1519. // .. .. ==> 0XF8006224[18:18] = 0x00000000U
  1520. // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
  1521. // .. .. reg_arb_set_hpr_rd_portn = 0x0
  1522. // .. .. ==> 0XF8006224[19:19] = 0x00000000U
  1523. // .. .. ==> MASK : 0x00080000U VAL : 0x00000000U
  1524. // .. ..
  1525. EMIT_MASKWRITE(0XF8006224, 0x000F03FFU ,0x000003FFU),
  1526. // .. .. reg_ddrc_lpddr2 = 0x0
  1527. // .. .. ==> 0XF80062A8[0:0] = 0x00000000U
  1528. // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
  1529. // .. .. reg_ddrc_derate_enable = 0x0
  1530. // .. .. ==> 0XF80062A8[2:2] = 0x00000000U
  1531. // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
  1532. // .. .. reg_ddrc_mr4_margin = 0x0
  1533. // .. .. ==> 0XF80062A8[11:4] = 0x00000000U
  1534. // .. .. ==> MASK : 0x00000FF0U VAL : 0x00000000U
  1535. // .. ..
  1536. EMIT_MASKWRITE(0XF80062A8, 0x00000FF5U ,0x00000000U),
  1537. // .. .. reg_ddrc_mr4_read_interval = 0x0
  1538. // .. .. ==> 0XF80062AC[31:0] = 0x00000000U
  1539. // .. .. ==> MASK : 0xFFFFFFFFU VAL : 0x00000000U
  1540. // .. ..
  1541. EMIT_MASKWRITE(0XF80062AC, 0xFFFFFFFFU ,0x00000000U),
  1542. // .. .. reg_ddrc_min_stable_clock_x1 = 0x5
  1543. // .. .. ==> 0XF80062B0[3:0] = 0x00000005U
  1544. // .. .. ==> MASK : 0x0000000FU VAL : 0x00000005U
  1545. // .. .. reg_ddrc_idle_after_reset_x32 = 0x12
  1546. // .. .. ==> 0XF80062B0[11:4] = 0x00000012U
  1547. // .. .. ==> MASK : 0x00000FF0U VAL : 0x00000120U
  1548. // .. .. reg_ddrc_t_mrw = 0x5
  1549. // .. .. ==> 0XF80062B0[21:12] = 0x00000005U
  1550. // .. .. ==> MASK : 0x003FF000U VAL : 0x00005000U
  1551. // .. ..
  1552. EMIT_MASKWRITE(0XF80062B0, 0x003FFFFFU ,0x00005125U),
  1553. // .. .. reg_ddrc_max_auto_init_x1024 = 0xa8
  1554. // .. .. ==> 0XF80062B4[7:0] = 0x000000A8U
  1555. // .. .. ==> MASK : 0x000000FFU VAL : 0x000000A8U
  1556. // .. .. reg_ddrc_dev_zqinit_x32 = 0x12
  1557. // .. .. ==> 0XF80062B4[17:8] = 0x00000012U
  1558. // .. .. ==> MASK : 0x0003FF00U VAL : 0x00001200U
  1559. // .. ..
  1560. EMIT_MASKWRITE(0XF80062B4, 0x0003FFFFU ,0x000012A8U),
  1561. // .. .. START: POLL ON DCI STATUS
  1562. // .. .. DONE = 1
  1563. // .. .. ==> 0XF8000B74[13:13] = 0x00000001U
  1564. // .. .. ==> MASK : 0x00002000U VAL : 0x00002000U
  1565. // .. ..
  1566. EMIT_MASKPOLL(0XF8000B74, 0x00002000U),
  1567. // .. .. FINISH: POLL ON DCI STATUS
  1568. // .. .. START: UNLOCK DDR
  1569. // .. .. reg_ddrc_soft_rstb = 0x1
  1570. // .. .. ==> 0XF8006000[0:0] = 0x00000001U
  1571. // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
  1572. // .. .. reg_ddrc_powerdown_en = 0x0
  1573. // .. .. ==> 0XF8006000[1:1] = 0x00000000U
  1574. // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
  1575. // .. .. reg_ddrc_data_bus_width = 0x0
  1576. // .. .. ==> 0XF8006000[3:2] = 0x00000000U
  1577. // .. .. ==> MASK : 0x0000000CU VAL : 0x00000000U
  1578. // .. .. reg_ddrc_burst8_refresh = 0x0
  1579. // .. .. ==> 0XF8006000[6:4] = 0x00000000U
  1580. // .. .. ==> MASK : 0x00000070U VAL : 0x00000000U
  1581. // .. .. reg_ddrc_rdwr_idle_gap = 1
  1582. // .. .. ==> 0XF8006000[13:7] = 0x00000001U
  1583. // .. .. ==> MASK : 0x00003F80U VAL : 0x00000080U
  1584. // .. .. reg_ddrc_dis_rd_bypass = 0x0
  1585. // .. .. ==> 0XF8006000[14:14] = 0x00000000U
  1586. // .. .. ==> MASK : 0x00004000U VAL : 0x00000000U
  1587. // .. .. reg_ddrc_dis_act_bypass = 0x0
  1588. // .. .. ==> 0XF8006000[15:15] = 0x00000000U
  1589. // .. .. ==> MASK : 0x00008000U VAL : 0x00000000U
  1590. // .. .. reg_ddrc_dis_auto_refresh = 0x0
  1591. // .. .. ==> 0XF8006000[16:16] = 0x00000000U
  1592. // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
  1593. // .. ..
  1594. EMIT_MASKWRITE(0XF8006000, 0x0001FFFFU ,0x00000081U),
  1595. // .. .. FINISH: UNLOCK DDR
  1596. // .. .. START: CHECK DDR STATUS
  1597. // .. .. ddrc_reg_operating_mode = 1
  1598. // .. .. ==> 0XF8006054[2:0] = 0x00000001U
  1599. // .. .. ==> MASK : 0x00000007U VAL : 0x00000001U
  1600. // .. ..
  1601. EMIT_MASKPOLL(0XF8006054, 0x00000007U),
  1602. // .. .. FINISH: CHECK DDR STATUS
  1603. // .. FINISH: DDR INITIALIZATION
  1604. // FINISH: top
  1605. //
  1606. EMIT_EXIT(),
  1607. //
  1608. };
  1609. unsigned long ps7_mio_init_data_3_0[] = {
  1610. // START: top
  1611. // .. START: SLCR SETTINGS
  1612. // .. UNLOCK_KEY = 0XDF0D
  1613. // .. ==> 0XF8000008[15:0] = 0x0000DF0DU
  1614. // .. ==> MASK : 0x0000FFFFU VAL : 0x0000DF0DU
  1615. // ..
  1616. EMIT_MASKWRITE(0XF8000008, 0x0000FFFFU ,0x0000DF0DU),
  1617. // .. FINISH: SLCR SETTINGS
  1618. // .. START: OCM REMAPPING
  1619. // .. FINISH: OCM REMAPPING
  1620. // .. START: DDRIOB SETTINGS
  1621. // .. reserved_INP_POWER = 0x0
  1622. // .. ==> 0XF8000B40[0:0] = 0x00000000U
  1623. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  1624. // .. INP_TYPE = 0x0
  1625. // .. ==> 0XF8000B40[2:1] = 0x00000000U
  1626. // .. ==> MASK : 0x00000006U VAL : 0x00000000U
  1627. // .. DCI_UPDATE_B = 0x0
  1628. // .. ==> 0XF8000B40[3:3] = 0x00000000U
  1629. // .. ==> MASK : 0x00000008U VAL : 0x00000000U
  1630. // .. TERM_EN = 0x0
  1631. // .. ==> 0XF8000B40[4:4] = 0x00000000U
  1632. // .. ==> MASK : 0x00000010U VAL : 0x00000000U
  1633. // .. DCI_TYPE = 0x0
  1634. // .. ==> 0XF8000B40[6:5] = 0x00000000U
  1635. // .. ==> MASK : 0x00000060U VAL : 0x00000000U
  1636. // .. IBUF_DISABLE_MODE = 0x0
  1637. // .. ==> 0XF8000B40[7:7] = 0x00000000U
  1638. // .. ==> MASK : 0x00000080U VAL : 0x00000000U
  1639. // .. TERM_DISABLE_MODE = 0x0
  1640. // .. ==> 0XF8000B40[8:8] = 0x00000000U
  1641. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  1642. // .. OUTPUT_EN = 0x3
  1643. // .. ==> 0XF8000B40[10:9] = 0x00000003U
  1644. // .. ==> MASK : 0x00000600U VAL : 0x00000600U
  1645. // .. PULLUP_EN = 0x0
  1646. // .. ==> 0XF8000B40[11:11] = 0x00000000U
  1647. // .. ==> MASK : 0x00000800U VAL : 0x00000000U
  1648. // ..
  1649. EMIT_MASKWRITE(0XF8000B40, 0x00000FFFU ,0x00000600U),
  1650. // .. reserved_INP_POWER = 0x0
  1651. // .. ==> 0XF8000B44[0:0] = 0x00000000U
  1652. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  1653. // .. INP_TYPE = 0x0
  1654. // .. ==> 0XF8000B44[2:1] = 0x00000000U
  1655. // .. ==> MASK : 0x00000006U VAL : 0x00000000U
  1656. // .. DCI_UPDATE_B = 0x0
  1657. // .. ==> 0XF8000B44[3:3] = 0x00000000U
  1658. // .. ==> MASK : 0x00000008U VAL : 0x00000000U
  1659. // .. TERM_EN = 0x0
  1660. // .. ==> 0XF8000B44[4:4] = 0x00000000U
  1661. // .. ==> MASK : 0x00000010U VAL : 0x00000000U
  1662. // .. DCI_TYPE = 0x0
  1663. // .. ==> 0XF8000B44[6:5] = 0x00000000U
  1664. // .. ==> MASK : 0x00000060U VAL : 0x00000000U
  1665. // .. IBUF_DISABLE_MODE = 0x0
  1666. // .. ==> 0XF8000B44[7:7] = 0x00000000U
  1667. // .. ==> MASK : 0x00000080U VAL : 0x00000000U
  1668. // .. TERM_DISABLE_MODE = 0x0
  1669. // .. ==> 0XF8000B44[8:8] = 0x00000000U
  1670. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  1671. // .. OUTPUT_EN = 0x3
  1672. // .. ==> 0XF8000B44[10:9] = 0x00000003U
  1673. // .. ==> MASK : 0x00000600U VAL : 0x00000600U
  1674. // .. PULLUP_EN = 0x0
  1675. // .. ==> 0XF8000B44[11:11] = 0x00000000U
  1676. // .. ==> MASK : 0x00000800U VAL : 0x00000000U
  1677. // ..
  1678. EMIT_MASKWRITE(0XF8000B44, 0x00000FFFU ,0x00000600U),
  1679. // .. reserved_INP_POWER = 0x0
  1680. // .. ==> 0XF8000B48[0:0] = 0x00000000U
  1681. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  1682. // .. INP_TYPE = 0x1
  1683. // .. ==> 0XF8000B48[2:1] = 0x00000001U
  1684. // .. ==> MASK : 0x00000006U VAL : 0x00000002U
  1685. // .. DCI_UPDATE_B = 0x0
  1686. // .. ==> 0XF8000B48[3:3] = 0x00000000U
  1687. // .. ==> MASK : 0x00000008U VAL : 0x00000000U
  1688. // .. TERM_EN = 0x1
  1689. // .. ==> 0XF8000B48[4:4] = 0x00000001U
  1690. // .. ==> MASK : 0x00000010U VAL : 0x00000010U
  1691. // .. DCI_TYPE = 0x3
  1692. // .. ==> 0XF8000B48[6:5] = 0x00000003U
  1693. // .. ==> MASK : 0x00000060U VAL : 0x00000060U
  1694. // .. IBUF_DISABLE_MODE = 0
  1695. // .. ==> 0XF8000B48[7:7] = 0x00000000U
  1696. // .. ==> MASK : 0x00000080U VAL : 0x00000000U
  1697. // .. TERM_DISABLE_MODE = 0
  1698. // .. ==> 0XF8000B48[8:8] = 0x00000000U
  1699. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  1700. // .. OUTPUT_EN = 0x3
  1701. // .. ==> 0XF8000B48[10:9] = 0x00000003U
  1702. // .. ==> MASK : 0x00000600U VAL : 0x00000600U
  1703. // .. PULLUP_EN = 0x0
  1704. // .. ==> 0XF8000B48[11:11] = 0x00000000U
  1705. // .. ==> MASK : 0x00000800U VAL : 0x00000000U
  1706. // ..
  1707. EMIT_MASKWRITE(0XF8000B48, 0x00000FFFU ,0x00000672U),
  1708. // .. reserved_INP_POWER = 0x0
  1709. // .. ==> 0XF8000B4C[0:0] = 0x00000000U
  1710. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  1711. // .. INP_TYPE = 0x1
  1712. // .. ==> 0XF8000B4C[2:1] = 0x00000001U
  1713. // .. ==> MASK : 0x00000006U VAL : 0x00000002U
  1714. // .. DCI_UPDATE_B = 0x0
  1715. // .. ==> 0XF8000B4C[3:3] = 0x00000000U
  1716. // .. ==> MASK : 0x00000008U VAL : 0x00000000U
  1717. // .. TERM_EN = 0x1
  1718. // .. ==> 0XF8000B4C[4:4] = 0x00000001U
  1719. // .. ==> MASK : 0x00000010U VAL : 0x00000010U
  1720. // .. DCI_TYPE = 0x3
  1721. // .. ==> 0XF8000B4C[6:5] = 0x00000003U
  1722. // .. ==> MASK : 0x00000060U VAL : 0x00000060U
  1723. // .. IBUF_DISABLE_MODE = 0
  1724. // .. ==> 0XF8000B4C[7:7] = 0x00000000U
  1725. // .. ==> MASK : 0x00000080U VAL : 0x00000000U
  1726. // .. TERM_DISABLE_MODE = 0
  1727. // .. ==> 0XF8000B4C[8:8] = 0x00000000U
  1728. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  1729. // .. OUTPUT_EN = 0x3
  1730. // .. ==> 0XF8000B4C[10:9] = 0x00000003U
  1731. // .. ==> MASK : 0x00000600U VAL : 0x00000600U
  1732. // .. PULLUP_EN = 0x0
  1733. // .. ==> 0XF8000B4C[11:11] = 0x00000000U
  1734. // .. ==> MASK : 0x00000800U VAL : 0x00000000U
  1735. // ..
  1736. EMIT_MASKWRITE(0XF8000B4C, 0x00000FFFU ,0x00000672U),
  1737. // .. reserved_INP_POWER = 0x0
  1738. // .. ==> 0XF8000B50[0:0] = 0x00000000U
  1739. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  1740. // .. INP_TYPE = 0x2
  1741. // .. ==> 0XF8000B50[2:1] = 0x00000002U
  1742. // .. ==> MASK : 0x00000006U VAL : 0x00000004U
  1743. // .. DCI_UPDATE_B = 0x0
  1744. // .. ==> 0XF8000B50[3:3] = 0x00000000U
  1745. // .. ==> MASK : 0x00000008U VAL : 0x00000000U
  1746. // .. TERM_EN = 0x1
  1747. // .. ==> 0XF8000B50[4:4] = 0x00000001U
  1748. // .. ==> MASK : 0x00000010U VAL : 0x00000010U
  1749. // .. DCI_TYPE = 0x3
  1750. // .. ==> 0XF8000B50[6:5] = 0x00000003U
  1751. // .. ==> MASK : 0x00000060U VAL : 0x00000060U
  1752. // .. IBUF_DISABLE_MODE = 0
  1753. // .. ==> 0XF8000B50[7:7] = 0x00000000U
  1754. // .. ==> MASK : 0x00000080U VAL : 0x00000000U
  1755. // .. TERM_DISABLE_MODE = 0
  1756. // .. ==> 0XF8000B50[8:8] = 0x00000000U
  1757. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  1758. // .. OUTPUT_EN = 0x3
  1759. // .. ==> 0XF8000B50[10:9] = 0x00000003U
  1760. // .. ==> MASK : 0x00000600U VAL : 0x00000600U
  1761. // .. PULLUP_EN = 0x0
  1762. // .. ==> 0XF8000B50[11:11] = 0x00000000U
  1763. // .. ==> MASK : 0x00000800U VAL : 0x00000000U
  1764. // ..
  1765. EMIT_MASKWRITE(0XF8000B50, 0x00000FFFU ,0x00000674U),
  1766. // .. reserved_INP_POWER = 0x0
  1767. // .. ==> 0XF8000B54[0:0] = 0x00000000U
  1768. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  1769. // .. INP_TYPE = 0x2
  1770. // .. ==> 0XF8000B54[2:1] = 0x00000002U
  1771. // .. ==> MASK : 0x00000006U VAL : 0x00000004U
  1772. // .. DCI_UPDATE_B = 0x0
  1773. // .. ==> 0XF8000B54[3:3] = 0x00000000U
  1774. // .. ==> MASK : 0x00000008U VAL : 0x00000000U
  1775. // .. TERM_EN = 0x1
  1776. // .. ==> 0XF8000B54[4:4] = 0x00000001U
  1777. // .. ==> MASK : 0x00000010U VAL : 0x00000010U
  1778. // .. DCI_TYPE = 0x3
  1779. // .. ==> 0XF8000B54[6:5] = 0x00000003U
  1780. // .. ==> MASK : 0x00000060U VAL : 0x00000060U
  1781. // .. IBUF_DISABLE_MODE = 0
  1782. // .. ==> 0XF8000B54[7:7] = 0x00000000U
  1783. // .. ==> MASK : 0x00000080U VAL : 0x00000000U
  1784. // .. TERM_DISABLE_MODE = 0
  1785. // .. ==> 0XF8000B54[8:8] = 0x00000000U
  1786. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  1787. // .. OUTPUT_EN = 0x3
  1788. // .. ==> 0XF8000B54[10:9] = 0x00000003U
  1789. // .. ==> MASK : 0x00000600U VAL : 0x00000600U
  1790. // .. PULLUP_EN = 0x0
  1791. // .. ==> 0XF8000B54[11:11] = 0x00000000U
  1792. // .. ==> MASK : 0x00000800U VAL : 0x00000000U
  1793. // ..
  1794. EMIT_MASKWRITE(0XF8000B54, 0x00000FFFU ,0x00000674U),
  1795. // .. reserved_INP_POWER = 0x0
  1796. // .. ==> 0XF8000B58[0:0] = 0x00000000U
  1797. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  1798. // .. INP_TYPE = 0x0
  1799. // .. ==> 0XF8000B58[2:1] = 0x00000000U
  1800. // .. ==> MASK : 0x00000006U VAL : 0x00000000U
  1801. // .. DCI_UPDATE_B = 0x0
  1802. // .. ==> 0XF8000B58[3:3] = 0x00000000U
  1803. // .. ==> MASK : 0x00000008U VAL : 0x00000000U
  1804. // .. TERM_EN = 0x0
  1805. // .. ==> 0XF8000B58[4:4] = 0x00000000U
  1806. // .. ==> MASK : 0x00000010U VAL : 0x00000000U
  1807. // .. DCI_TYPE = 0x0
  1808. // .. ==> 0XF8000B58[6:5] = 0x00000000U
  1809. // .. ==> MASK : 0x00000060U VAL : 0x00000000U
  1810. // .. IBUF_DISABLE_MODE = 0x0
  1811. // .. ==> 0XF8000B58[7:7] = 0x00000000U
  1812. // .. ==> MASK : 0x00000080U VAL : 0x00000000U
  1813. // .. TERM_DISABLE_MODE = 0x0
  1814. // .. ==> 0XF8000B58[8:8] = 0x00000000U
  1815. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  1816. // .. OUTPUT_EN = 0x3
  1817. // .. ==> 0XF8000B58[10:9] = 0x00000003U
  1818. // .. ==> MASK : 0x00000600U VAL : 0x00000600U
  1819. // .. PULLUP_EN = 0x0
  1820. // .. ==> 0XF8000B58[11:11] = 0x00000000U
  1821. // .. ==> MASK : 0x00000800U VAL : 0x00000000U
  1822. // ..
  1823. EMIT_MASKWRITE(0XF8000B58, 0x00000FFFU ,0x00000600U),
  1824. // .. reserved_DRIVE_P = 0x1c
  1825. // .. ==> 0XF8000B5C[6:0] = 0x0000001CU
  1826. // .. ==> MASK : 0x0000007FU VAL : 0x0000001CU
  1827. // .. reserved_DRIVE_N = 0xc
  1828. // .. ==> 0XF8000B5C[13:7] = 0x0000000CU
  1829. // .. ==> MASK : 0x00003F80U VAL : 0x00000600U
  1830. // .. reserved_SLEW_P = 0x3
  1831. // .. ==> 0XF8000B5C[18:14] = 0x00000003U
  1832. // .. ==> MASK : 0x0007C000U VAL : 0x0000C000U
  1833. // .. reserved_SLEW_N = 0x3
  1834. // .. ==> 0XF8000B5C[23:19] = 0x00000003U
  1835. // .. ==> MASK : 0x00F80000U VAL : 0x00180000U
  1836. // .. reserved_GTL = 0x0
  1837. // .. ==> 0XF8000B5C[26:24] = 0x00000000U
  1838. // .. ==> MASK : 0x07000000U VAL : 0x00000000U
  1839. // .. reserved_RTERM = 0x0
  1840. // .. ==> 0XF8000B5C[31:27] = 0x00000000U
  1841. // .. ==> MASK : 0xF8000000U VAL : 0x00000000U
  1842. // ..
  1843. EMIT_MASKWRITE(0XF8000B5C, 0xFFFFFFFFU ,0x0018C61CU),
  1844. // .. reserved_DRIVE_P = 0x1c
  1845. // .. ==> 0XF8000B60[6:0] = 0x0000001CU
  1846. // .. ==> MASK : 0x0000007FU VAL : 0x0000001CU
  1847. // .. reserved_DRIVE_N = 0xc
  1848. // .. ==> 0XF8000B60[13:7] = 0x0000000CU
  1849. // .. ==> MASK : 0x00003F80U VAL : 0x00000600U
  1850. // .. reserved_SLEW_P = 0x6
  1851. // .. ==> 0XF8000B60[18:14] = 0x00000006U
  1852. // .. ==> MASK : 0x0007C000U VAL : 0x00018000U
  1853. // .. reserved_SLEW_N = 0x1f
  1854. // .. ==> 0XF8000B60[23:19] = 0x0000001FU
  1855. // .. ==> MASK : 0x00F80000U VAL : 0x00F80000U
  1856. // .. reserved_GTL = 0x0
  1857. // .. ==> 0XF8000B60[26:24] = 0x00000000U
  1858. // .. ==> MASK : 0x07000000U VAL : 0x00000000U
  1859. // .. reserved_RTERM = 0x0
  1860. // .. ==> 0XF8000B60[31:27] = 0x00000000U
  1861. // .. ==> MASK : 0xF8000000U VAL : 0x00000000U
  1862. // ..
  1863. EMIT_MASKWRITE(0XF8000B60, 0xFFFFFFFFU ,0x00F9861CU),
  1864. // .. reserved_DRIVE_P = 0x1c
  1865. // .. ==> 0XF8000B64[6:0] = 0x0000001CU
  1866. // .. ==> MASK : 0x0000007FU VAL : 0x0000001CU
  1867. // .. reserved_DRIVE_N = 0xc
  1868. // .. ==> 0XF8000B64[13:7] = 0x0000000CU
  1869. // .. ==> MASK : 0x00003F80U VAL : 0x00000600U
  1870. // .. reserved_SLEW_P = 0x6
  1871. // .. ==> 0XF8000B64[18:14] = 0x00000006U
  1872. // .. ==> MASK : 0x0007C000U VAL : 0x00018000U
  1873. // .. reserved_SLEW_N = 0x1f
  1874. // .. ==> 0XF8000B64[23:19] = 0x0000001FU
  1875. // .. ==> MASK : 0x00F80000U VAL : 0x00F80000U
  1876. // .. reserved_GTL = 0x0
  1877. // .. ==> 0XF8000B64[26:24] = 0x00000000U
  1878. // .. ==> MASK : 0x07000000U VAL : 0x00000000U
  1879. // .. reserved_RTERM = 0x0
  1880. // .. ==> 0XF8000B64[31:27] = 0x00000000U
  1881. // .. ==> MASK : 0xF8000000U VAL : 0x00000000U
  1882. // ..
  1883. EMIT_MASKWRITE(0XF8000B64, 0xFFFFFFFFU ,0x00F9861CU),
  1884. // .. reserved_DRIVE_P = 0x1c
  1885. // .. ==> 0XF8000B68[6:0] = 0x0000001CU
  1886. // .. ==> MASK : 0x0000007FU VAL : 0x0000001CU
  1887. // .. reserved_DRIVE_N = 0xc
  1888. // .. ==> 0XF8000B68[13:7] = 0x0000000CU
  1889. // .. ==> MASK : 0x00003F80U VAL : 0x00000600U
  1890. // .. reserved_SLEW_P = 0x6
  1891. // .. ==> 0XF8000B68[18:14] = 0x00000006U
  1892. // .. ==> MASK : 0x0007C000U VAL : 0x00018000U
  1893. // .. reserved_SLEW_N = 0x1f
  1894. // .. ==> 0XF8000B68[23:19] = 0x0000001FU
  1895. // .. ==> MASK : 0x00F80000U VAL : 0x00F80000U
  1896. // .. reserved_GTL = 0x0
  1897. // .. ==> 0XF8000B68[26:24] = 0x00000000U
  1898. // .. ==> MASK : 0x07000000U VAL : 0x00000000U
  1899. // .. reserved_RTERM = 0x0
  1900. // .. ==> 0XF8000B68[31:27] = 0x00000000U
  1901. // .. ==> MASK : 0xF8000000U VAL : 0x00000000U
  1902. // ..
  1903. EMIT_MASKWRITE(0XF8000B68, 0xFFFFFFFFU ,0x00F9861CU),
  1904. // .. VREF_INT_EN = 0x1
  1905. // .. ==> 0XF8000B6C[0:0] = 0x00000001U
  1906. // .. ==> MASK : 0x00000001U VAL : 0x00000001U
  1907. // .. VREF_SEL = 0x4
  1908. // .. ==> 0XF8000B6C[4:1] = 0x00000004U
  1909. // .. ==> MASK : 0x0000001EU VAL : 0x00000008U
  1910. // .. VREF_EXT_EN = 0x0
  1911. // .. ==> 0XF8000B6C[6:5] = 0x00000000U
  1912. // .. ==> MASK : 0x00000060U VAL : 0x00000000U
  1913. // .. reserved_VREF_PULLUP_EN = 0x0
  1914. // .. ==> 0XF8000B6C[8:7] = 0x00000000U
  1915. // .. ==> MASK : 0x00000180U VAL : 0x00000000U
  1916. // .. REFIO_EN = 0x1
  1917. // .. ==> 0XF8000B6C[9:9] = 0x00000001U
  1918. // .. ==> MASK : 0x00000200U VAL : 0x00000200U
  1919. // .. reserved_REFIO_TEST = 0x3
  1920. // .. ==> 0XF8000B6C[11:10] = 0x00000003U
  1921. // .. ==> MASK : 0x00000C00U VAL : 0x00000C00U
  1922. // .. reserved_REFIO_PULLUP_EN = 0x0
  1923. // .. ==> 0XF8000B6C[12:12] = 0x00000000U
  1924. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  1925. // .. reserved_DRST_B_PULLUP_EN = 0x0
  1926. // .. ==> 0XF8000B6C[13:13] = 0x00000000U
  1927. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  1928. // .. reserved_CKE_PULLUP_EN = 0x0
  1929. // .. ==> 0XF8000B6C[14:14] = 0x00000000U
  1930. // .. ==> MASK : 0x00004000U VAL : 0x00000000U
  1931. // ..
  1932. EMIT_MASKWRITE(0XF8000B6C, 0x00007FFFU ,0x00000E09U),
  1933. // .. .. START: ASSERT RESET
  1934. // .. .. RESET = 1
  1935. // .. .. ==> 0XF8000B70[0:0] = 0x00000001U
  1936. // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
  1937. // .. ..
  1938. EMIT_MASKWRITE(0XF8000B70, 0x00000001U ,0x00000001U),
  1939. // .. .. FINISH: ASSERT RESET
  1940. // .. .. START: DEASSERT RESET
  1941. // .. .. RESET = 0
  1942. // .. .. ==> 0XF8000B70[0:0] = 0x00000000U
  1943. // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
  1944. // .. .. reserved_VRN_OUT = 0x1
  1945. // .. .. ==> 0XF8000B70[5:5] = 0x00000001U
  1946. // .. .. ==> MASK : 0x00000020U VAL : 0x00000020U
  1947. // .. ..
  1948. EMIT_MASKWRITE(0XF8000B70, 0x00000021U ,0x00000020U),
  1949. // .. .. FINISH: DEASSERT RESET
  1950. // .. .. RESET = 0x1
  1951. // .. .. ==> 0XF8000B70[0:0] = 0x00000001U
  1952. // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
  1953. // .. .. ENABLE = 0x1
  1954. // .. .. ==> 0XF8000B70[1:1] = 0x00000001U
  1955. // .. .. ==> MASK : 0x00000002U VAL : 0x00000002U
  1956. // .. .. reserved_VRP_TRI = 0x0
  1957. // .. .. ==> 0XF8000B70[2:2] = 0x00000000U
  1958. // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
  1959. // .. .. reserved_VRN_TRI = 0x0
  1960. // .. .. ==> 0XF8000B70[3:3] = 0x00000000U
  1961. // .. .. ==> MASK : 0x00000008U VAL : 0x00000000U
  1962. // .. .. reserved_VRP_OUT = 0x0
  1963. // .. .. ==> 0XF8000B70[4:4] = 0x00000000U
  1964. // .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
  1965. // .. .. reserved_VRN_OUT = 0x1
  1966. // .. .. ==> 0XF8000B70[5:5] = 0x00000001U
  1967. // .. .. ==> MASK : 0x00000020U VAL : 0x00000020U
  1968. // .. .. NREF_OPT1 = 0x0
  1969. // .. .. ==> 0XF8000B70[7:6] = 0x00000000U
  1970. // .. .. ==> MASK : 0x000000C0U VAL : 0x00000000U
  1971. // .. .. NREF_OPT2 = 0x0
  1972. // .. .. ==> 0XF8000B70[10:8] = 0x00000000U
  1973. // .. .. ==> MASK : 0x00000700U VAL : 0x00000000U
  1974. // .. .. NREF_OPT4 = 0x1
  1975. // .. .. ==> 0XF8000B70[13:11] = 0x00000001U
  1976. // .. .. ==> MASK : 0x00003800U VAL : 0x00000800U
  1977. // .. .. PREF_OPT1 = 0x0
  1978. // .. .. ==> 0XF8000B70[15:14] = 0x00000000U
  1979. // .. .. ==> MASK : 0x0000C000U VAL : 0x00000000U
  1980. // .. .. PREF_OPT2 = 0x0
  1981. // .. .. ==> 0XF8000B70[19:17] = 0x00000000U
  1982. // .. .. ==> MASK : 0x000E0000U VAL : 0x00000000U
  1983. // .. .. UPDATE_CONTROL = 0x0
  1984. // .. .. ==> 0XF8000B70[20:20] = 0x00000000U
  1985. // .. .. ==> MASK : 0x00100000U VAL : 0x00000000U
  1986. // .. .. reserved_INIT_COMPLETE = 0x0
  1987. // .. .. ==> 0XF8000B70[21:21] = 0x00000000U
  1988. // .. .. ==> MASK : 0x00200000U VAL : 0x00000000U
  1989. // .. .. reserved_TST_CLK = 0x0
  1990. // .. .. ==> 0XF8000B70[22:22] = 0x00000000U
  1991. // .. .. ==> MASK : 0x00400000U VAL : 0x00000000U
  1992. // .. .. reserved_TST_HLN = 0x0
  1993. // .. .. ==> 0XF8000B70[23:23] = 0x00000000U
  1994. // .. .. ==> MASK : 0x00800000U VAL : 0x00000000U
  1995. // .. .. reserved_TST_HLP = 0x0
  1996. // .. .. ==> 0XF8000B70[24:24] = 0x00000000U
  1997. // .. .. ==> MASK : 0x01000000U VAL : 0x00000000U
  1998. // .. .. reserved_TST_RST = 0x0
  1999. // .. .. ==> 0XF8000B70[25:25] = 0x00000000U
  2000. // .. .. ==> MASK : 0x02000000U VAL : 0x00000000U
  2001. // .. .. reserved_INT_DCI_EN = 0x0
  2002. // .. .. ==> 0XF8000B70[26:26] = 0x00000000U
  2003. // .. .. ==> MASK : 0x04000000U VAL : 0x00000000U
  2004. // .. ..
  2005. EMIT_MASKWRITE(0XF8000B70, 0x07FEFFFFU ,0x00000823U),
  2006. // .. FINISH: DDRIOB SETTINGS
  2007. // .. START: MIO PROGRAMMING
  2008. // .. TRI_ENABLE = 0
  2009. // .. ==> 0XF8000700[0:0] = 0x00000000U
  2010. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  2011. // .. L0_SEL = 0
  2012. // .. ==> 0XF8000700[1:1] = 0x00000000U
  2013. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  2014. // .. L1_SEL = 0
  2015. // .. ==> 0XF8000700[2:2] = 0x00000000U
  2016. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  2017. // .. L2_SEL = 0
  2018. // .. ==> 0XF8000700[4:3] = 0x00000000U
  2019. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  2020. // .. L3_SEL = 0
  2021. // .. ==> 0XF8000700[7:5] = 0x00000000U
  2022. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  2023. // .. Speed = 0
  2024. // .. ==> 0XF8000700[8:8] = 0x00000000U
  2025. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  2026. // .. IO_Type = 3
  2027. // .. ==> 0XF8000700[11:9] = 0x00000003U
  2028. // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
  2029. // .. PULLUP = 0
  2030. // .. ==> 0XF8000700[12:12] = 0x00000000U
  2031. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  2032. // .. DisableRcvr = 0
  2033. // .. ==> 0XF8000700[13:13] = 0x00000000U
  2034. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  2035. // ..
  2036. EMIT_MASKWRITE(0XF8000700, 0x00003FFFU ,0x00000600U),
  2037. // .. TRI_ENABLE = 0
  2038. // .. ==> 0XF8000704[0:0] = 0x00000000U
  2039. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  2040. // .. L0_SEL = 1
  2041. // .. ==> 0XF8000704[1:1] = 0x00000001U
  2042. // .. ==> MASK : 0x00000002U VAL : 0x00000002U
  2043. // .. L1_SEL = 0
  2044. // .. ==> 0XF8000704[2:2] = 0x00000000U
  2045. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  2046. // .. L2_SEL = 0
  2047. // .. ==> 0XF8000704[4:3] = 0x00000000U
  2048. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  2049. // .. L3_SEL = 0
  2050. // .. ==> 0XF8000704[7:5] = 0x00000000U
  2051. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  2052. // .. Speed = 0
  2053. // .. ==> 0XF8000704[8:8] = 0x00000000U
  2054. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  2055. // .. IO_Type = 3
  2056. // .. ==> 0XF8000704[11:9] = 0x00000003U
  2057. // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
  2058. // .. PULLUP = 0
  2059. // .. ==> 0XF8000704[12:12] = 0x00000000U
  2060. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  2061. // .. DisableRcvr = 0
  2062. // .. ==> 0XF8000704[13:13] = 0x00000000U
  2063. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  2064. // ..
  2065. EMIT_MASKWRITE(0XF8000704, 0x00003FFFU ,0x00000602U),
  2066. // .. TRI_ENABLE = 0
  2067. // .. ==> 0XF8000708[0:0] = 0x00000000U
  2068. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  2069. // .. L0_SEL = 1
  2070. // .. ==> 0XF8000708[1:1] = 0x00000001U
  2071. // .. ==> MASK : 0x00000002U VAL : 0x00000002U
  2072. // .. L1_SEL = 0
  2073. // .. ==> 0XF8000708[2:2] = 0x00000000U
  2074. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  2075. // .. L2_SEL = 0
  2076. // .. ==> 0XF8000708[4:3] = 0x00000000U
  2077. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  2078. // .. L3_SEL = 0
  2079. // .. ==> 0XF8000708[7:5] = 0x00000000U
  2080. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  2081. // .. Speed = 0
  2082. // .. ==> 0XF8000708[8:8] = 0x00000000U
  2083. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  2084. // .. IO_Type = 3
  2085. // .. ==> 0XF8000708[11:9] = 0x00000003U
  2086. // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
  2087. // .. PULLUP = 0
  2088. // .. ==> 0XF8000708[12:12] = 0x00000000U
  2089. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  2090. // .. DisableRcvr = 0
  2091. // .. ==> 0XF8000708[13:13] = 0x00000000U
  2092. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  2093. // ..
  2094. EMIT_MASKWRITE(0XF8000708, 0x00003FFFU ,0x00000602U),
  2095. // .. TRI_ENABLE = 0
  2096. // .. ==> 0XF800070C[0:0] = 0x00000000U
  2097. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  2098. // .. L0_SEL = 1
  2099. // .. ==> 0XF800070C[1:1] = 0x00000001U
  2100. // .. ==> MASK : 0x00000002U VAL : 0x00000002U
  2101. // .. L1_SEL = 0
  2102. // .. ==> 0XF800070C[2:2] = 0x00000000U
  2103. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  2104. // .. L2_SEL = 0
  2105. // .. ==> 0XF800070C[4:3] = 0x00000000U
  2106. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  2107. // .. L3_SEL = 0
  2108. // .. ==> 0XF800070C[7:5] = 0x00000000U
  2109. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  2110. // .. Speed = 0
  2111. // .. ==> 0XF800070C[8:8] = 0x00000000U
  2112. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  2113. // .. IO_Type = 3
  2114. // .. ==> 0XF800070C[11:9] = 0x00000003U
  2115. // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
  2116. // .. PULLUP = 0
  2117. // .. ==> 0XF800070C[12:12] = 0x00000000U
  2118. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  2119. // .. DisableRcvr = 0
  2120. // .. ==> 0XF800070C[13:13] = 0x00000000U
  2121. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  2122. // ..
  2123. EMIT_MASKWRITE(0XF800070C, 0x00003FFFU ,0x00000602U),
  2124. // .. TRI_ENABLE = 0
  2125. // .. ==> 0XF8000710[0:0] = 0x00000000U
  2126. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  2127. // .. L0_SEL = 1
  2128. // .. ==> 0XF8000710[1:1] = 0x00000001U
  2129. // .. ==> MASK : 0x00000002U VAL : 0x00000002U
  2130. // .. L1_SEL = 0
  2131. // .. ==> 0XF8000710[2:2] = 0x00000000U
  2132. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  2133. // .. L2_SEL = 0
  2134. // .. ==> 0XF8000710[4:3] = 0x00000000U
  2135. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  2136. // .. L3_SEL = 0
  2137. // .. ==> 0XF8000710[7:5] = 0x00000000U
  2138. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  2139. // .. Speed = 0
  2140. // .. ==> 0XF8000710[8:8] = 0x00000000U
  2141. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  2142. // .. IO_Type = 3
  2143. // .. ==> 0XF8000710[11:9] = 0x00000003U
  2144. // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
  2145. // .. PULLUP = 0
  2146. // .. ==> 0XF8000710[12:12] = 0x00000000U
  2147. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  2148. // .. DisableRcvr = 0
  2149. // .. ==> 0XF8000710[13:13] = 0x00000000U
  2150. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  2151. // ..
  2152. EMIT_MASKWRITE(0XF8000710, 0x00003FFFU ,0x00000602U),
  2153. // .. TRI_ENABLE = 0
  2154. // .. ==> 0XF8000714[0:0] = 0x00000000U
  2155. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  2156. // .. L0_SEL = 1
  2157. // .. ==> 0XF8000714[1:1] = 0x00000001U
  2158. // .. ==> MASK : 0x00000002U VAL : 0x00000002U
  2159. // .. L1_SEL = 0
  2160. // .. ==> 0XF8000714[2:2] = 0x00000000U
  2161. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  2162. // .. L2_SEL = 0
  2163. // .. ==> 0XF8000714[4:3] = 0x00000000U
  2164. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  2165. // .. L3_SEL = 0
  2166. // .. ==> 0XF8000714[7:5] = 0x00000000U
  2167. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  2168. // .. Speed = 0
  2169. // .. ==> 0XF8000714[8:8] = 0x00000000U
  2170. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  2171. // .. IO_Type = 3
  2172. // .. ==> 0XF8000714[11:9] = 0x00000003U
  2173. // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
  2174. // .. PULLUP = 0
  2175. // .. ==> 0XF8000714[12:12] = 0x00000000U
  2176. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  2177. // .. DisableRcvr = 0
  2178. // .. ==> 0XF8000714[13:13] = 0x00000000U
  2179. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  2180. // ..
  2181. EMIT_MASKWRITE(0XF8000714, 0x00003FFFU ,0x00000602U),
  2182. // .. TRI_ENABLE = 0
  2183. // .. ==> 0XF8000718[0:0] = 0x00000000U
  2184. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  2185. // .. L0_SEL = 1
  2186. // .. ==> 0XF8000718[1:1] = 0x00000001U
  2187. // .. ==> MASK : 0x00000002U VAL : 0x00000002U
  2188. // .. L1_SEL = 0
  2189. // .. ==> 0XF8000718[2:2] = 0x00000000U
  2190. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  2191. // .. L2_SEL = 0
  2192. // .. ==> 0XF8000718[4:3] = 0x00000000U
  2193. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  2194. // .. L3_SEL = 0
  2195. // .. ==> 0XF8000718[7:5] = 0x00000000U
  2196. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  2197. // .. Speed = 0
  2198. // .. ==> 0XF8000718[8:8] = 0x00000000U
  2199. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  2200. // .. IO_Type = 3
  2201. // .. ==> 0XF8000718[11:9] = 0x00000003U
  2202. // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
  2203. // .. PULLUP = 0
  2204. // .. ==> 0XF8000718[12:12] = 0x00000000U
  2205. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  2206. // .. DisableRcvr = 0
  2207. // .. ==> 0XF8000718[13:13] = 0x00000000U
  2208. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  2209. // ..
  2210. EMIT_MASKWRITE(0XF8000718, 0x00003FFFU ,0x00000602U),
  2211. // .. TRI_ENABLE = 0
  2212. // .. ==> 0XF800071C[0:0] = 0x00000000U
  2213. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  2214. // .. L0_SEL = 0
  2215. // .. ==> 0XF800071C[1:1] = 0x00000000U
  2216. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  2217. // .. L1_SEL = 0
  2218. // .. ==> 0XF800071C[2:2] = 0x00000000U
  2219. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  2220. // .. L2_SEL = 0
  2221. // .. ==> 0XF800071C[4:3] = 0x00000000U
  2222. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  2223. // .. L3_SEL = 0
  2224. // .. ==> 0XF800071C[7:5] = 0x00000000U
  2225. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  2226. // .. Speed = 0
  2227. // .. ==> 0XF800071C[8:8] = 0x00000000U
  2228. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  2229. // .. IO_Type = 3
  2230. // .. ==> 0XF800071C[11:9] = 0x00000003U
  2231. // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
  2232. // .. PULLUP = 0
  2233. // .. ==> 0XF800071C[12:12] = 0x00000000U
  2234. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  2235. // .. DisableRcvr = 0
  2236. // .. ==> 0XF800071C[13:13] = 0x00000000U
  2237. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  2238. // ..
  2239. EMIT_MASKWRITE(0XF800071C, 0x00003FFFU ,0x00000600U),
  2240. // .. TRI_ENABLE = 0
  2241. // .. ==> 0XF8000720[0:0] = 0x00000000U
  2242. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  2243. // .. L0_SEL = 1
  2244. // .. ==> 0XF8000720[1:1] = 0x00000001U
  2245. // .. ==> MASK : 0x00000002U VAL : 0x00000002U
  2246. // .. L1_SEL = 0
  2247. // .. ==> 0XF8000720[2:2] = 0x00000000U
  2248. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  2249. // .. L2_SEL = 0
  2250. // .. ==> 0XF8000720[4:3] = 0x00000000U
  2251. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  2252. // .. L3_SEL = 0
  2253. // .. ==> 0XF8000720[7:5] = 0x00000000U
  2254. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  2255. // .. Speed = 0
  2256. // .. ==> 0XF8000720[8:8] = 0x00000000U
  2257. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  2258. // .. IO_Type = 3
  2259. // .. ==> 0XF8000720[11:9] = 0x00000003U
  2260. // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
  2261. // .. PULLUP = 0
  2262. // .. ==> 0XF8000720[12:12] = 0x00000000U
  2263. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  2264. // .. DisableRcvr = 0
  2265. // .. ==> 0XF8000720[13:13] = 0x00000000U
  2266. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  2267. // ..
  2268. EMIT_MASKWRITE(0XF8000720, 0x00003FFFU ,0x00000602U),
  2269. // .. TRI_ENABLE = 0
  2270. // .. ==> 0XF8000724[0:0] = 0x00000000U
  2271. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  2272. // .. L0_SEL = 0
  2273. // .. ==> 0XF8000724[1:1] = 0x00000000U
  2274. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  2275. // .. L1_SEL = 0
  2276. // .. ==> 0XF8000724[2:2] = 0x00000000U
  2277. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  2278. // .. L2_SEL = 0
  2279. // .. ==> 0XF8000724[4:3] = 0x00000000U
  2280. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  2281. // .. L3_SEL = 0
  2282. // .. ==> 0XF8000724[7:5] = 0x00000000U
  2283. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  2284. // .. Speed = 0
  2285. // .. ==> 0XF8000724[8:8] = 0x00000000U
  2286. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  2287. // .. IO_Type = 3
  2288. // .. ==> 0XF8000724[11:9] = 0x00000003U
  2289. // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
  2290. // .. PULLUP = 0
  2291. // .. ==> 0XF8000724[12:12] = 0x00000000U
  2292. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  2293. // .. DisableRcvr = 0
  2294. // .. ==> 0XF8000724[13:13] = 0x00000000U
  2295. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  2296. // ..
  2297. EMIT_MASKWRITE(0XF8000724, 0x00003FFFU ,0x00000600U),
  2298. // .. TRI_ENABLE = 0
  2299. // .. ==> 0XF8000728[0:0] = 0x00000000U
  2300. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  2301. // .. L0_SEL = 0
  2302. // .. ==> 0XF8000728[1:1] = 0x00000000U
  2303. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  2304. // .. L1_SEL = 0
  2305. // .. ==> 0XF8000728[2:2] = 0x00000000U
  2306. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  2307. // .. L2_SEL = 0
  2308. // .. ==> 0XF8000728[4:3] = 0x00000000U
  2309. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  2310. // .. L3_SEL = 0
  2311. // .. ==> 0XF8000728[7:5] = 0x00000000U
  2312. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  2313. // .. Speed = 0
  2314. // .. ==> 0XF8000728[8:8] = 0x00000000U
  2315. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  2316. // .. IO_Type = 3
  2317. // .. ==> 0XF8000728[11:9] = 0x00000003U
  2318. // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
  2319. // .. PULLUP = 0
  2320. // .. ==> 0XF8000728[12:12] = 0x00000000U
  2321. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  2322. // .. DisableRcvr = 0
  2323. // .. ==> 0XF8000728[13:13] = 0x00000000U
  2324. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  2325. // ..
  2326. EMIT_MASKWRITE(0XF8000728, 0x00003FFFU ,0x00000600U),
  2327. // .. TRI_ENABLE = 0
  2328. // .. ==> 0XF800072C[0:0] = 0x00000000U
  2329. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  2330. // .. L0_SEL = 0
  2331. // .. ==> 0XF800072C[1:1] = 0x00000000U
  2332. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  2333. // .. L1_SEL = 0
  2334. // .. ==> 0XF800072C[2:2] = 0x00000000U
  2335. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  2336. // .. L2_SEL = 0
  2337. // .. ==> 0XF800072C[4:3] = 0x00000000U
  2338. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  2339. // .. L3_SEL = 0
  2340. // .. ==> 0XF800072C[7:5] = 0x00000000U
  2341. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  2342. // .. Speed = 0
  2343. // .. ==> 0XF800072C[8:8] = 0x00000000U
  2344. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  2345. // .. IO_Type = 3
  2346. // .. ==> 0XF800072C[11:9] = 0x00000003U
  2347. // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
  2348. // .. PULLUP = 0
  2349. // .. ==> 0XF800072C[12:12] = 0x00000000U
  2350. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  2351. // .. DisableRcvr = 0
  2352. // .. ==> 0XF800072C[13:13] = 0x00000000U
  2353. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  2354. // ..
  2355. EMIT_MASKWRITE(0XF800072C, 0x00003FFFU ,0x00000600U),
  2356. // .. TRI_ENABLE = 0
  2357. // .. ==> 0XF8000730[0:0] = 0x00000000U
  2358. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  2359. // .. L0_SEL = 0
  2360. // .. ==> 0XF8000730[1:1] = 0x00000000U
  2361. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  2362. // .. L1_SEL = 0
  2363. // .. ==> 0XF8000730[2:2] = 0x00000000U
  2364. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  2365. // .. L2_SEL = 0
  2366. // .. ==> 0XF8000730[4:3] = 0x00000000U
  2367. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  2368. // .. L3_SEL = 0
  2369. // .. ==> 0XF8000730[7:5] = 0x00000000U
  2370. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  2371. // .. Speed = 0
  2372. // .. ==> 0XF8000730[8:8] = 0x00000000U
  2373. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  2374. // .. IO_Type = 3
  2375. // .. ==> 0XF8000730[11:9] = 0x00000003U
  2376. // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
  2377. // .. PULLUP = 0
  2378. // .. ==> 0XF8000730[12:12] = 0x00000000U
  2379. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  2380. // .. DisableRcvr = 0
  2381. // .. ==> 0XF8000730[13:13] = 0x00000000U
  2382. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  2383. // ..
  2384. EMIT_MASKWRITE(0XF8000730, 0x00003FFFU ,0x00000600U),
  2385. // .. TRI_ENABLE = 0
  2386. // .. ==> 0XF8000734[0:0] = 0x00000000U
  2387. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  2388. // .. L0_SEL = 0
  2389. // .. ==> 0XF8000734[1:1] = 0x00000000U
  2390. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  2391. // .. L1_SEL = 0
  2392. // .. ==> 0XF8000734[2:2] = 0x00000000U
  2393. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  2394. // .. L2_SEL = 0
  2395. // .. ==> 0XF8000734[4:3] = 0x00000000U
  2396. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  2397. // .. L3_SEL = 0
  2398. // .. ==> 0XF8000734[7:5] = 0x00000000U
  2399. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  2400. // .. Speed = 0
  2401. // .. ==> 0XF8000734[8:8] = 0x00000000U
  2402. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  2403. // .. IO_Type = 3
  2404. // .. ==> 0XF8000734[11:9] = 0x00000003U
  2405. // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
  2406. // .. PULLUP = 0
  2407. // .. ==> 0XF8000734[12:12] = 0x00000000U
  2408. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  2409. // .. DisableRcvr = 0
  2410. // .. ==> 0XF8000734[13:13] = 0x00000000U
  2411. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  2412. // ..
  2413. EMIT_MASKWRITE(0XF8000734, 0x00003FFFU ,0x00000600U),
  2414. // .. TRI_ENABLE = 0
  2415. // .. ==> 0XF8000738[0:0] = 0x00000000U
  2416. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  2417. // .. L0_SEL = 0
  2418. // .. ==> 0XF8000738[1:1] = 0x00000000U
  2419. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  2420. // .. L1_SEL = 0
  2421. // .. ==> 0XF8000738[2:2] = 0x00000000U
  2422. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  2423. // .. L2_SEL = 0
  2424. // .. ==> 0XF8000738[4:3] = 0x00000000U
  2425. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  2426. // .. L3_SEL = 0
  2427. // .. ==> 0XF8000738[7:5] = 0x00000000U
  2428. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  2429. // .. Speed = 0
  2430. // .. ==> 0XF8000738[8:8] = 0x00000000U
  2431. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  2432. // .. IO_Type = 3
  2433. // .. ==> 0XF8000738[11:9] = 0x00000003U
  2434. // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
  2435. // .. PULLUP = 0
  2436. // .. ==> 0XF8000738[12:12] = 0x00000000U
  2437. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  2438. // .. DisableRcvr = 0
  2439. // .. ==> 0XF8000738[13:13] = 0x00000000U
  2440. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  2441. // ..
  2442. EMIT_MASKWRITE(0XF8000738, 0x00003FFFU ,0x00000600U),
  2443. // .. TRI_ENABLE = 0
  2444. // .. ==> 0XF800073C[0:0] = 0x00000000U
  2445. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  2446. // .. L0_SEL = 0
  2447. // .. ==> 0XF800073C[1:1] = 0x00000000U
  2448. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  2449. // .. L1_SEL = 0
  2450. // .. ==> 0XF800073C[2:2] = 0x00000000U
  2451. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  2452. // .. L2_SEL = 0
  2453. // .. ==> 0XF800073C[4:3] = 0x00000000U
  2454. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  2455. // .. L3_SEL = 0
  2456. // .. ==> 0XF800073C[7:5] = 0x00000000U
  2457. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  2458. // .. Speed = 0
  2459. // .. ==> 0XF800073C[8:8] = 0x00000000U
  2460. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  2461. // .. IO_Type = 3
  2462. // .. ==> 0XF800073C[11:9] = 0x00000003U
  2463. // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
  2464. // .. PULLUP = 0
  2465. // .. ==> 0XF800073C[12:12] = 0x00000000U
  2466. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  2467. // .. DisableRcvr = 0
  2468. // .. ==> 0XF800073C[13:13] = 0x00000000U
  2469. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  2470. // ..
  2471. EMIT_MASKWRITE(0XF800073C, 0x00003FFFU ,0x00000600U),
  2472. // .. TRI_ENABLE = 0
  2473. // .. ==> 0XF8000740[0:0] = 0x00000000U
  2474. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  2475. // .. L0_SEL = 1
  2476. // .. ==> 0XF8000740[1:1] = 0x00000001U
  2477. // .. ==> MASK : 0x00000002U VAL : 0x00000002U
  2478. // .. L1_SEL = 0
  2479. // .. ==> 0XF8000740[2:2] = 0x00000000U
  2480. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  2481. // .. L2_SEL = 0
  2482. // .. ==> 0XF8000740[4:3] = 0x00000000U
  2483. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  2484. // .. L3_SEL = 0
  2485. // .. ==> 0XF8000740[7:5] = 0x00000000U
  2486. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  2487. // .. Speed = 0
  2488. // .. ==> 0XF8000740[8:8] = 0x00000000U
  2489. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  2490. // .. IO_Type = 1
  2491. // .. ==> 0XF8000740[11:9] = 0x00000001U
  2492. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  2493. // .. PULLUP = 0
  2494. // .. ==> 0XF8000740[12:12] = 0x00000000U
  2495. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  2496. // .. DisableRcvr = 0
  2497. // .. ==> 0XF8000740[13:13] = 0x00000000U
  2498. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  2499. // ..
  2500. EMIT_MASKWRITE(0XF8000740, 0x00003FFFU ,0x00000202U),
  2501. // .. TRI_ENABLE = 0
  2502. // .. ==> 0XF8000744[0:0] = 0x00000000U
  2503. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  2504. // .. L0_SEL = 1
  2505. // .. ==> 0XF8000744[1:1] = 0x00000001U
  2506. // .. ==> MASK : 0x00000002U VAL : 0x00000002U
  2507. // .. L1_SEL = 0
  2508. // .. ==> 0XF8000744[2:2] = 0x00000000U
  2509. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  2510. // .. L2_SEL = 0
  2511. // .. ==> 0XF8000744[4:3] = 0x00000000U
  2512. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  2513. // .. L3_SEL = 0
  2514. // .. ==> 0XF8000744[7:5] = 0x00000000U
  2515. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  2516. // .. Speed = 0
  2517. // .. ==> 0XF8000744[8:8] = 0x00000000U
  2518. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  2519. // .. IO_Type = 1
  2520. // .. ==> 0XF8000744[11:9] = 0x00000001U
  2521. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  2522. // .. PULLUP = 0
  2523. // .. ==> 0XF8000744[12:12] = 0x00000000U
  2524. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  2525. // .. DisableRcvr = 0
  2526. // .. ==> 0XF8000744[13:13] = 0x00000000U
  2527. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  2528. // ..
  2529. EMIT_MASKWRITE(0XF8000744, 0x00003FFFU ,0x00000202U),
  2530. // .. TRI_ENABLE = 0
  2531. // .. ==> 0XF8000748[0:0] = 0x00000000U
  2532. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  2533. // .. L0_SEL = 1
  2534. // .. ==> 0XF8000748[1:1] = 0x00000001U
  2535. // .. ==> MASK : 0x00000002U VAL : 0x00000002U
  2536. // .. L1_SEL = 0
  2537. // .. ==> 0XF8000748[2:2] = 0x00000000U
  2538. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  2539. // .. L2_SEL = 0
  2540. // .. ==> 0XF8000748[4:3] = 0x00000000U
  2541. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  2542. // .. L3_SEL = 0
  2543. // .. ==> 0XF8000748[7:5] = 0x00000000U
  2544. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  2545. // .. Speed = 0
  2546. // .. ==> 0XF8000748[8:8] = 0x00000000U
  2547. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  2548. // .. IO_Type = 1
  2549. // .. ==> 0XF8000748[11:9] = 0x00000001U
  2550. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  2551. // .. PULLUP = 0
  2552. // .. ==> 0XF8000748[12:12] = 0x00000000U
  2553. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  2554. // .. DisableRcvr = 0
  2555. // .. ==> 0XF8000748[13:13] = 0x00000000U
  2556. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  2557. // ..
  2558. EMIT_MASKWRITE(0XF8000748, 0x00003FFFU ,0x00000202U),
  2559. // .. TRI_ENABLE = 0
  2560. // .. ==> 0XF800074C[0:0] = 0x00000000U
  2561. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  2562. // .. L0_SEL = 1
  2563. // .. ==> 0XF800074C[1:1] = 0x00000001U
  2564. // .. ==> MASK : 0x00000002U VAL : 0x00000002U
  2565. // .. L1_SEL = 0
  2566. // .. ==> 0XF800074C[2:2] = 0x00000000U
  2567. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  2568. // .. L2_SEL = 0
  2569. // .. ==> 0XF800074C[4:3] = 0x00000000U
  2570. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  2571. // .. L3_SEL = 0
  2572. // .. ==> 0XF800074C[7:5] = 0x00000000U
  2573. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  2574. // .. Speed = 0
  2575. // .. ==> 0XF800074C[8:8] = 0x00000000U
  2576. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  2577. // .. IO_Type = 1
  2578. // .. ==> 0XF800074C[11:9] = 0x00000001U
  2579. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  2580. // .. PULLUP = 0
  2581. // .. ==> 0XF800074C[12:12] = 0x00000000U
  2582. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  2583. // .. DisableRcvr = 0
  2584. // .. ==> 0XF800074C[13:13] = 0x00000000U
  2585. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  2586. // ..
  2587. EMIT_MASKWRITE(0XF800074C, 0x00003FFFU ,0x00000202U),
  2588. // .. TRI_ENABLE = 0
  2589. // .. ==> 0XF8000750[0:0] = 0x00000000U
  2590. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  2591. // .. L0_SEL = 1
  2592. // .. ==> 0XF8000750[1:1] = 0x00000001U
  2593. // .. ==> MASK : 0x00000002U VAL : 0x00000002U
  2594. // .. L1_SEL = 0
  2595. // .. ==> 0XF8000750[2:2] = 0x00000000U
  2596. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  2597. // .. L2_SEL = 0
  2598. // .. ==> 0XF8000750[4:3] = 0x00000000U
  2599. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  2600. // .. L3_SEL = 0
  2601. // .. ==> 0XF8000750[7:5] = 0x00000000U
  2602. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  2603. // .. Speed = 0
  2604. // .. ==> 0XF8000750[8:8] = 0x00000000U
  2605. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  2606. // .. IO_Type = 1
  2607. // .. ==> 0XF8000750[11:9] = 0x00000001U
  2608. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  2609. // .. PULLUP = 0
  2610. // .. ==> 0XF8000750[12:12] = 0x00000000U
  2611. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  2612. // .. DisableRcvr = 0
  2613. // .. ==> 0XF8000750[13:13] = 0x00000000U
  2614. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  2615. // ..
  2616. EMIT_MASKWRITE(0XF8000750, 0x00003FFFU ,0x00000202U),
  2617. // .. TRI_ENABLE = 0
  2618. // .. ==> 0XF8000754[0:0] = 0x00000000U
  2619. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  2620. // .. L0_SEL = 1
  2621. // .. ==> 0XF8000754[1:1] = 0x00000001U
  2622. // .. ==> MASK : 0x00000002U VAL : 0x00000002U
  2623. // .. L1_SEL = 0
  2624. // .. ==> 0XF8000754[2:2] = 0x00000000U
  2625. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  2626. // .. L2_SEL = 0
  2627. // .. ==> 0XF8000754[4:3] = 0x00000000U
  2628. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  2629. // .. L3_SEL = 0
  2630. // .. ==> 0XF8000754[7:5] = 0x00000000U
  2631. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  2632. // .. Speed = 0
  2633. // .. ==> 0XF8000754[8:8] = 0x00000000U
  2634. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  2635. // .. IO_Type = 1
  2636. // .. ==> 0XF8000754[11:9] = 0x00000001U
  2637. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  2638. // .. PULLUP = 0
  2639. // .. ==> 0XF8000754[12:12] = 0x00000000U
  2640. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  2641. // .. DisableRcvr = 0
  2642. // .. ==> 0XF8000754[13:13] = 0x00000000U
  2643. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  2644. // ..
  2645. EMIT_MASKWRITE(0XF8000754, 0x00003FFFU ,0x00000202U),
  2646. // .. TRI_ENABLE = 1
  2647. // .. ==> 0XF8000758[0:0] = 0x00000001U
  2648. // .. ==> MASK : 0x00000001U VAL : 0x00000001U
  2649. // .. L0_SEL = 1
  2650. // .. ==> 0XF8000758[1:1] = 0x00000001U
  2651. // .. ==> MASK : 0x00000002U VAL : 0x00000002U
  2652. // .. L1_SEL = 0
  2653. // .. ==> 0XF8000758[2:2] = 0x00000000U
  2654. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  2655. // .. L2_SEL = 0
  2656. // .. ==> 0XF8000758[4:3] = 0x00000000U
  2657. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  2658. // .. L3_SEL = 0
  2659. // .. ==> 0XF8000758[7:5] = 0x00000000U
  2660. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  2661. // .. Speed = 0
  2662. // .. ==> 0XF8000758[8:8] = 0x00000000U
  2663. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  2664. // .. IO_Type = 1
  2665. // .. ==> 0XF8000758[11:9] = 0x00000001U
  2666. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  2667. // .. PULLUP = 0
  2668. // .. ==> 0XF8000758[12:12] = 0x00000000U
  2669. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  2670. // .. DisableRcvr = 0
  2671. // .. ==> 0XF8000758[13:13] = 0x00000000U
  2672. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  2673. // ..
  2674. EMIT_MASKWRITE(0XF8000758, 0x00003FFFU ,0x00000203U),
  2675. // .. TRI_ENABLE = 1
  2676. // .. ==> 0XF800075C[0:0] = 0x00000001U
  2677. // .. ==> MASK : 0x00000001U VAL : 0x00000001U
  2678. // .. L0_SEL = 1
  2679. // .. ==> 0XF800075C[1:1] = 0x00000001U
  2680. // .. ==> MASK : 0x00000002U VAL : 0x00000002U
  2681. // .. L1_SEL = 0
  2682. // .. ==> 0XF800075C[2:2] = 0x00000000U
  2683. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  2684. // .. L2_SEL = 0
  2685. // .. ==> 0XF800075C[4:3] = 0x00000000U
  2686. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  2687. // .. L3_SEL = 0
  2688. // .. ==> 0XF800075C[7:5] = 0x00000000U
  2689. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  2690. // .. Speed = 0
  2691. // .. ==> 0XF800075C[8:8] = 0x00000000U
  2692. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  2693. // .. IO_Type = 1
  2694. // .. ==> 0XF800075C[11:9] = 0x00000001U
  2695. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  2696. // .. PULLUP = 0
  2697. // .. ==> 0XF800075C[12:12] = 0x00000000U
  2698. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  2699. // .. DisableRcvr = 0
  2700. // .. ==> 0XF800075C[13:13] = 0x00000000U
  2701. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  2702. // ..
  2703. EMIT_MASKWRITE(0XF800075C, 0x00003FFFU ,0x00000203U),
  2704. // .. TRI_ENABLE = 1
  2705. // .. ==> 0XF8000760[0:0] = 0x00000001U
  2706. // .. ==> MASK : 0x00000001U VAL : 0x00000001U
  2707. // .. L0_SEL = 1
  2708. // .. ==> 0XF8000760[1:1] = 0x00000001U
  2709. // .. ==> MASK : 0x00000002U VAL : 0x00000002U
  2710. // .. L1_SEL = 0
  2711. // .. ==> 0XF8000760[2:2] = 0x00000000U
  2712. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  2713. // .. L2_SEL = 0
  2714. // .. ==> 0XF8000760[4:3] = 0x00000000U
  2715. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  2716. // .. L3_SEL = 0
  2717. // .. ==> 0XF8000760[7:5] = 0x00000000U
  2718. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  2719. // .. Speed = 0
  2720. // .. ==> 0XF8000760[8:8] = 0x00000000U
  2721. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  2722. // .. IO_Type = 1
  2723. // .. ==> 0XF8000760[11:9] = 0x00000001U
  2724. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  2725. // .. PULLUP = 0
  2726. // .. ==> 0XF8000760[12:12] = 0x00000000U
  2727. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  2728. // .. DisableRcvr = 0
  2729. // .. ==> 0XF8000760[13:13] = 0x00000000U
  2730. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  2731. // ..
  2732. EMIT_MASKWRITE(0XF8000760, 0x00003FFFU ,0x00000203U),
  2733. // .. TRI_ENABLE = 1
  2734. // .. ==> 0XF8000764[0:0] = 0x00000001U
  2735. // .. ==> MASK : 0x00000001U VAL : 0x00000001U
  2736. // .. L0_SEL = 1
  2737. // .. ==> 0XF8000764[1:1] = 0x00000001U
  2738. // .. ==> MASK : 0x00000002U VAL : 0x00000002U
  2739. // .. L1_SEL = 0
  2740. // .. ==> 0XF8000764[2:2] = 0x00000000U
  2741. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  2742. // .. L2_SEL = 0
  2743. // .. ==> 0XF8000764[4:3] = 0x00000000U
  2744. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  2745. // .. L3_SEL = 0
  2746. // .. ==> 0XF8000764[7:5] = 0x00000000U
  2747. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  2748. // .. Speed = 0
  2749. // .. ==> 0XF8000764[8:8] = 0x00000000U
  2750. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  2751. // .. IO_Type = 1
  2752. // .. ==> 0XF8000764[11:9] = 0x00000001U
  2753. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  2754. // .. PULLUP = 0
  2755. // .. ==> 0XF8000764[12:12] = 0x00000000U
  2756. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  2757. // .. DisableRcvr = 0
  2758. // .. ==> 0XF8000764[13:13] = 0x00000000U
  2759. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  2760. // ..
  2761. EMIT_MASKWRITE(0XF8000764, 0x00003FFFU ,0x00000203U),
  2762. // .. TRI_ENABLE = 1
  2763. // .. ==> 0XF8000768[0:0] = 0x00000001U
  2764. // .. ==> MASK : 0x00000001U VAL : 0x00000001U
  2765. // .. L0_SEL = 1
  2766. // .. ==> 0XF8000768[1:1] = 0x00000001U
  2767. // .. ==> MASK : 0x00000002U VAL : 0x00000002U
  2768. // .. L1_SEL = 0
  2769. // .. ==> 0XF8000768[2:2] = 0x00000000U
  2770. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  2771. // .. L2_SEL = 0
  2772. // .. ==> 0XF8000768[4:3] = 0x00000000U
  2773. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  2774. // .. L3_SEL = 0
  2775. // .. ==> 0XF8000768[7:5] = 0x00000000U
  2776. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  2777. // .. Speed = 0
  2778. // .. ==> 0XF8000768[8:8] = 0x00000000U
  2779. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  2780. // .. IO_Type = 1
  2781. // .. ==> 0XF8000768[11:9] = 0x00000001U
  2782. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  2783. // .. PULLUP = 0
  2784. // .. ==> 0XF8000768[12:12] = 0x00000000U
  2785. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  2786. // .. DisableRcvr = 0
  2787. // .. ==> 0XF8000768[13:13] = 0x00000000U
  2788. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  2789. // ..
  2790. EMIT_MASKWRITE(0XF8000768, 0x00003FFFU ,0x00000203U),
  2791. // .. TRI_ENABLE = 1
  2792. // .. ==> 0XF800076C[0:0] = 0x00000001U
  2793. // .. ==> MASK : 0x00000001U VAL : 0x00000001U
  2794. // .. L0_SEL = 1
  2795. // .. ==> 0XF800076C[1:1] = 0x00000001U
  2796. // .. ==> MASK : 0x00000002U VAL : 0x00000002U
  2797. // .. L1_SEL = 0
  2798. // .. ==> 0XF800076C[2:2] = 0x00000000U
  2799. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  2800. // .. L2_SEL = 0
  2801. // .. ==> 0XF800076C[4:3] = 0x00000000U
  2802. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  2803. // .. L3_SEL = 0
  2804. // .. ==> 0XF800076C[7:5] = 0x00000000U
  2805. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  2806. // .. Speed = 0
  2807. // .. ==> 0XF800076C[8:8] = 0x00000000U
  2808. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  2809. // .. IO_Type = 1
  2810. // .. ==> 0XF800076C[11:9] = 0x00000001U
  2811. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  2812. // .. PULLUP = 0
  2813. // .. ==> 0XF800076C[12:12] = 0x00000000U
  2814. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  2815. // .. DisableRcvr = 0
  2816. // .. ==> 0XF800076C[13:13] = 0x00000000U
  2817. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  2818. // ..
  2819. EMIT_MASKWRITE(0XF800076C, 0x00003FFFU ,0x00000203U),
  2820. // .. TRI_ENABLE = 0
  2821. // .. ==> 0XF8000770[0:0] = 0x00000000U
  2822. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  2823. // .. L0_SEL = 0
  2824. // .. ==> 0XF8000770[1:1] = 0x00000000U
  2825. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  2826. // .. L1_SEL = 1
  2827. // .. ==> 0XF8000770[2:2] = 0x00000001U
  2828. // .. ==> MASK : 0x00000004U VAL : 0x00000004U
  2829. // .. L2_SEL = 0
  2830. // .. ==> 0XF8000770[4:3] = 0x00000000U
  2831. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  2832. // .. L3_SEL = 0
  2833. // .. ==> 0XF8000770[7:5] = 0x00000000U
  2834. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  2835. // .. Speed = 0
  2836. // .. ==> 0XF8000770[8:8] = 0x00000000U
  2837. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  2838. // .. IO_Type = 1
  2839. // .. ==> 0XF8000770[11:9] = 0x00000001U
  2840. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  2841. // .. PULLUP = 0
  2842. // .. ==> 0XF8000770[12:12] = 0x00000000U
  2843. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  2844. // .. DisableRcvr = 0
  2845. // .. ==> 0XF8000770[13:13] = 0x00000000U
  2846. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  2847. // ..
  2848. EMIT_MASKWRITE(0XF8000770, 0x00003FFFU ,0x00000204U),
  2849. // .. TRI_ENABLE = 1
  2850. // .. ==> 0XF8000774[0:0] = 0x00000001U
  2851. // .. ==> MASK : 0x00000001U VAL : 0x00000001U
  2852. // .. L0_SEL = 0
  2853. // .. ==> 0XF8000774[1:1] = 0x00000000U
  2854. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  2855. // .. L1_SEL = 1
  2856. // .. ==> 0XF8000774[2:2] = 0x00000001U
  2857. // .. ==> MASK : 0x00000004U VAL : 0x00000004U
  2858. // .. L2_SEL = 0
  2859. // .. ==> 0XF8000774[4:3] = 0x00000000U
  2860. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  2861. // .. L3_SEL = 0
  2862. // .. ==> 0XF8000774[7:5] = 0x00000000U
  2863. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  2864. // .. Speed = 0
  2865. // .. ==> 0XF8000774[8:8] = 0x00000000U
  2866. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  2867. // .. IO_Type = 1
  2868. // .. ==> 0XF8000774[11:9] = 0x00000001U
  2869. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  2870. // .. PULLUP = 0
  2871. // .. ==> 0XF8000774[12:12] = 0x00000000U
  2872. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  2873. // .. DisableRcvr = 0
  2874. // .. ==> 0XF8000774[13:13] = 0x00000000U
  2875. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  2876. // ..
  2877. EMIT_MASKWRITE(0XF8000774, 0x00003FFFU ,0x00000205U),
  2878. // .. TRI_ENABLE = 0
  2879. // .. ==> 0XF8000778[0:0] = 0x00000000U
  2880. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  2881. // .. L0_SEL = 0
  2882. // .. ==> 0XF8000778[1:1] = 0x00000000U
  2883. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  2884. // .. L1_SEL = 1
  2885. // .. ==> 0XF8000778[2:2] = 0x00000001U
  2886. // .. ==> MASK : 0x00000004U VAL : 0x00000004U
  2887. // .. L2_SEL = 0
  2888. // .. ==> 0XF8000778[4:3] = 0x00000000U
  2889. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  2890. // .. L3_SEL = 0
  2891. // .. ==> 0XF8000778[7:5] = 0x00000000U
  2892. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  2893. // .. Speed = 0
  2894. // .. ==> 0XF8000778[8:8] = 0x00000000U
  2895. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  2896. // .. IO_Type = 1
  2897. // .. ==> 0XF8000778[11:9] = 0x00000001U
  2898. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  2899. // .. PULLUP = 0
  2900. // .. ==> 0XF8000778[12:12] = 0x00000000U
  2901. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  2902. // .. DisableRcvr = 0
  2903. // .. ==> 0XF8000778[13:13] = 0x00000000U
  2904. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  2905. // ..
  2906. EMIT_MASKWRITE(0XF8000778, 0x00003FFFU ,0x00000204U),
  2907. // .. TRI_ENABLE = 1
  2908. // .. ==> 0XF800077C[0:0] = 0x00000001U
  2909. // .. ==> MASK : 0x00000001U VAL : 0x00000001U
  2910. // .. L0_SEL = 0
  2911. // .. ==> 0XF800077C[1:1] = 0x00000000U
  2912. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  2913. // .. L1_SEL = 1
  2914. // .. ==> 0XF800077C[2:2] = 0x00000001U
  2915. // .. ==> MASK : 0x00000004U VAL : 0x00000004U
  2916. // .. L2_SEL = 0
  2917. // .. ==> 0XF800077C[4:3] = 0x00000000U
  2918. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  2919. // .. L3_SEL = 0
  2920. // .. ==> 0XF800077C[7:5] = 0x00000000U
  2921. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  2922. // .. Speed = 0
  2923. // .. ==> 0XF800077C[8:8] = 0x00000000U
  2924. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  2925. // .. IO_Type = 1
  2926. // .. ==> 0XF800077C[11:9] = 0x00000001U
  2927. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  2928. // .. PULLUP = 0
  2929. // .. ==> 0XF800077C[12:12] = 0x00000000U
  2930. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  2931. // .. DisableRcvr = 0
  2932. // .. ==> 0XF800077C[13:13] = 0x00000000U
  2933. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  2934. // ..
  2935. EMIT_MASKWRITE(0XF800077C, 0x00003FFFU ,0x00000205U),
  2936. // .. TRI_ENABLE = 0
  2937. // .. ==> 0XF8000780[0:0] = 0x00000000U
  2938. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  2939. // .. L0_SEL = 0
  2940. // .. ==> 0XF8000780[1:1] = 0x00000000U
  2941. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  2942. // .. L1_SEL = 1
  2943. // .. ==> 0XF8000780[2:2] = 0x00000001U
  2944. // .. ==> MASK : 0x00000004U VAL : 0x00000004U
  2945. // .. L2_SEL = 0
  2946. // .. ==> 0XF8000780[4:3] = 0x00000000U
  2947. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  2948. // .. L3_SEL = 0
  2949. // .. ==> 0XF8000780[7:5] = 0x00000000U
  2950. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  2951. // .. Speed = 0
  2952. // .. ==> 0XF8000780[8:8] = 0x00000000U
  2953. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  2954. // .. IO_Type = 1
  2955. // .. ==> 0XF8000780[11:9] = 0x00000001U
  2956. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  2957. // .. PULLUP = 0
  2958. // .. ==> 0XF8000780[12:12] = 0x00000000U
  2959. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  2960. // .. DisableRcvr = 0
  2961. // .. ==> 0XF8000780[13:13] = 0x00000000U
  2962. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  2963. // ..
  2964. EMIT_MASKWRITE(0XF8000780, 0x00003FFFU ,0x00000204U),
  2965. // .. TRI_ENABLE = 0
  2966. // .. ==> 0XF8000784[0:0] = 0x00000000U
  2967. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  2968. // .. L0_SEL = 0
  2969. // .. ==> 0XF8000784[1:1] = 0x00000000U
  2970. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  2971. // .. L1_SEL = 1
  2972. // .. ==> 0XF8000784[2:2] = 0x00000001U
  2973. // .. ==> MASK : 0x00000004U VAL : 0x00000004U
  2974. // .. L2_SEL = 0
  2975. // .. ==> 0XF8000784[4:3] = 0x00000000U
  2976. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  2977. // .. L3_SEL = 0
  2978. // .. ==> 0XF8000784[7:5] = 0x00000000U
  2979. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  2980. // .. Speed = 0
  2981. // .. ==> 0XF8000784[8:8] = 0x00000000U
  2982. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  2983. // .. IO_Type = 1
  2984. // .. ==> 0XF8000784[11:9] = 0x00000001U
  2985. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  2986. // .. PULLUP = 0
  2987. // .. ==> 0XF8000784[12:12] = 0x00000000U
  2988. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  2989. // .. DisableRcvr = 0
  2990. // .. ==> 0XF8000784[13:13] = 0x00000000U
  2991. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  2992. // ..
  2993. EMIT_MASKWRITE(0XF8000784, 0x00003FFFU ,0x00000204U),
  2994. // .. TRI_ENABLE = 0
  2995. // .. ==> 0XF8000788[0:0] = 0x00000000U
  2996. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  2997. // .. L0_SEL = 0
  2998. // .. ==> 0XF8000788[1:1] = 0x00000000U
  2999. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  3000. // .. L1_SEL = 1
  3001. // .. ==> 0XF8000788[2:2] = 0x00000001U
  3002. // .. ==> MASK : 0x00000004U VAL : 0x00000004U
  3003. // .. L2_SEL = 0
  3004. // .. ==> 0XF8000788[4:3] = 0x00000000U
  3005. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  3006. // .. L3_SEL = 0
  3007. // .. ==> 0XF8000788[7:5] = 0x00000000U
  3008. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  3009. // .. Speed = 0
  3010. // .. ==> 0XF8000788[8:8] = 0x00000000U
  3011. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  3012. // .. IO_Type = 1
  3013. // .. ==> 0XF8000788[11:9] = 0x00000001U
  3014. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  3015. // .. PULLUP = 0
  3016. // .. ==> 0XF8000788[12:12] = 0x00000000U
  3017. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  3018. // .. DisableRcvr = 0
  3019. // .. ==> 0XF8000788[13:13] = 0x00000000U
  3020. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  3021. // ..
  3022. EMIT_MASKWRITE(0XF8000788, 0x00003FFFU ,0x00000204U),
  3023. // .. TRI_ENABLE = 0
  3024. // .. ==> 0XF800078C[0:0] = 0x00000000U
  3025. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  3026. // .. L0_SEL = 0
  3027. // .. ==> 0XF800078C[1:1] = 0x00000000U
  3028. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  3029. // .. L1_SEL = 1
  3030. // .. ==> 0XF800078C[2:2] = 0x00000001U
  3031. // .. ==> MASK : 0x00000004U VAL : 0x00000004U
  3032. // .. L2_SEL = 0
  3033. // .. ==> 0XF800078C[4:3] = 0x00000000U
  3034. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  3035. // .. L3_SEL = 0
  3036. // .. ==> 0XF800078C[7:5] = 0x00000000U
  3037. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  3038. // .. Speed = 0
  3039. // .. ==> 0XF800078C[8:8] = 0x00000000U
  3040. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  3041. // .. IO_Type = 1
  3042. // .. ==> 0XF800078C[11:9] = 0x00000001U
  3043. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  3044. // .. PULLUP = 0
  3045. // .. ==> 0XF800078C[12:12] = 0x00000000U
  3046. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  3047. // .. DisableRcvr = 0
  3048. // .. ==> 0XF800078C[13:13] = 0x00000000U
  3049. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  3050. // ..
  3051. EMIT_MASKWRITE(0XF800078C, 0x00003FFFU ,0x00000204U),
  3052. // .. TRI_ENABLE = 1
  3053. // .. ==> 0XF8000790[0:0] = 0x00000001U
  3054. // .. ==> MASK : 0x00000001U VAL : 0x00000001U
  3055. // .. L0_SEL = 0
  3056. // .. ==> 0XF8000790[1:1] = 0x00000000U
  3057. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  3058. // .. L1_SEL = 1
  3059. // .. ==> 0XF8000790[2:2] = 0x00000001U
  3060. // .. ==> MASK : 0x00000004U VAL : 0x00000004U
  3061. // .. L2_SEL = 0
  3062. // .. ==> 0XF8000790[4:3] = 0x00000000U
  3063. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  3064. // .. L3_SEL = 0
  3065. // .. ==> 0XF8000790[7:5] = 0x00000000U
  3066. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  3067. // .. Speed = 0
  3068. // .. ==> 0XF8000790[8:8] = 0x00000000U
  3069. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  3070. // .. IO_Type = 1
  3071. // .. ==> 0XF8000790[11:9] = 0x00000001U
  3072. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  3073. // .. PULLUP = 0
  3074. // .. ==> 0XF8000790[12:12] = 0x00000000U
  3075. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  3076. // .. DisableRcvr = 0
  3077. // .. ==> 0XF8000790[13:13] = 0x00000000U
  3078. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  3079. // ..
  3080. EMIT_MASKWRITE(0XF8000790, 0x00003FFFU ,0x00000205U),
  3081. // .. TRI_ENABLE = 0
  3082. // .. ==> 0XF8000794[0:0] = 0x00000000U
  3083. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  3084. // .. L0_SEL = 0
  3085. // .. ==> 0XF8000794[1:1] = 0x00000000U
  3086. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  3087. // .. L1_SEL = 1
  3088. // .. ==> 0XF8000794[2:2] = 0x00000001U
  3089. // .. ==> MASK : 0x00000004U VAL : 0x00000004U
  3090. // .. L2_SEL = 0
  3091. // .. ==> 0XF8000794[4:3] = 0x00000000U
  3092. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  3093. // .. L3_SEL = 0
  3094. // .. ==> 0XF8000794[7:5] = 0x00000000U
  3095. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  3096. // .. Speed = 0
  3097. // .. ==> 0XF8000794[8:8] = 0x00000000U
  3098. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  3099. // .. IO_Type = 1
  3100. // .. ==> 0XF8000794[11:9] = 0x00000001U
  3101. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  3102. // .. PULLUP = 0
  3103. // .. ==> 0XF8000794[12:12] = 0x00000000U
  3104. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  3105. // .. DisableRcvr = 0
  3106. // .. ==> 0XF8000794[13:13] = 0x00000000U
  3107. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  3108. // ..
  3109. EMIT_MASKWRITE(0XF8000794, 0x00003FFFU ,0x00000204U),
  3110. // .. TRI_ENABLE = 0
  3111. // .. ==> 0XF8000798[0:0] = 0x00000000U
  3112. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  3113. // .. L0_SEL = 0
  3114. // .. ==> 0XF8000798[1:1] = 0x00000000U
  3115. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  3116. // .. L1_SEL = 1
  3117. // .. ==> 0XF8000798[2:2] = 0x00000001U
  3118. // .. ==> MASK : 0x00000004U VAL : 0x00000004U
  3119. // .. L2_SEL = 0
  3120. // .. ==> 0XF8000798[4:3] = 0x00000000U
  3121. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  3122. // .. L3_SEL = 0
  3123. // .. ==> 0XF8000798[7:5] = 0x00000000U
  3124. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  3125. // .. Speed = 0
  3126. // .. ==> 0XF8000798[8:8] = 0x00000000U
  3127. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  3128. // .. IO_Type = 1
  3129. // .. ==> 0XF8000798[11:9] = 0x00000001U
  3130. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  3131. // .. PULLUP = 0
  3132. // .. ==> 0XF8000798[12:12] = 0x00000000U
  3133. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  3134. // .. DisableRcvr = 0
  3135. // .. ==> 0XF8000798[13:13] = 0x00000000U
  3136. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  3137. // ..
  3138. EMIT_MASKWRITE(0XF8000798, 0x00003FFFU ,0x00000204U),
  3139. // .. TRI_ENABLE = 0
  3140. // .. ==> 0XF800079C[0:0] = 0x00000000U
  3141. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  3142. // .. L0_SEL = 0
  3143. // .. ==> 0XF800079C[1:1] = 0x00000000U
  3144. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  3145. // .. L1_SEL = 1
  3146. // .. ==> 0XF800079C[2:2] = 0x00000001U
  3147. // .. ==> MASK : 0x00000004U VAL : 0x00000004U
  3148. // .. L2_SEL = 0
  3149. // .. ==> 0XF800079C[4:3] = 0x00000000U
  3150. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  3151. // .. L3_SEL = 0
  3152. // .. ==> 0XF800079C[7:5] = 0x00000000U
  3153. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  3154. // .. Speed = 0
  3155. // .. ==> 0XF800079C[8:8] = 0x00000000U
  3156. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  3157. // .. IO_Type = 1
  3158. // .. ==> 0XF800079C[11:9] = 0x00000001U
  3159. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  3160. // .. PULLUP = 0
  3161. // .. ==> 0XF800079C[12:12] = 0x00000000U
  3162. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  3163. // .. DisableRcvr = 0
  3164. // .. ==> 0XF800079C[13:13] = 0x00000000U
  3165. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  3166. // ..
  3167. EMIT_MASKWRITE(0XF800079C, 0x00003FFFU ,0x00000204U),
  3168. // .. TRI_ENABLE = 0
  3169. // .. ==> 0XF80007A0[0:0] = 0x00000000U
  3170. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  3171. // .. L0_SEL = 0
  3172. // .. ==> 0XF80007A0[1:1] = 0x00000000U
  3173. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  3174. // .. L1_SEL = 0
  3175. // .. ==> 0XF80007A0[2:2] = 0x00000000U
  3176. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  3177. // .. L2_SEL = 0
  3178. // .. ==> 0XF80007A0[4:3] = 0x00000000U
  3179. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  3180. // .. L3_SEL = 4
  3181. // .. ==> 0XF80007A0[7:5] = 0x00000004U
  3182. // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
  3183. // .. Speed = 0
  3184. // .. ==> 0XF80007A0[8:8] = 0x00000000U
  3185. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  3186. // .. IO_Type = 1
  3187. // .. ==> 0XF80007A0[11:9] = 0x00000001U
  3188. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  3189. // .. PULLUP = 0
  3190. // .. ==> 0XF80007A0[12:12] = 0x00000000U
  3191. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  3192. // .. DisableRcvr = 0
  3193. // .. ==> 0XF80007A0[13:13] = 0x00000000U
  3194. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  3195. // ..
  3196. EMIT_MASKWRITE(0XF80007A0, 0x00003FFFU ,0x00000280U),
  3197. // .. TRI_ENABLE = 0
  3198. // .. ==> 0XF80007A4[0:0] = 0x00000000U
  3199. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  3200. // .. L0_SEL = 0
  3201. // .. ==> 0XF80007A4[1:1] = 0x00000000U
  3202. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  3203. // .. L1_SEL = 0
  3204. // .. ==> 0XF80007A4[2:2] = 0x00000000U
  3205. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  3206. // .. L2_SEL = 0
  3207. // .. ==> 0XF80007A4[4:3] = 0x00000000U
  3208. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  3209. // .. L3_SEL = 4
  3210. // .. ==> 0XF80007A4[7:5] = 0x00000004U
  3211. // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
  3212. // .. Speed = 0
  3213. // .. ==> 0XF80007A4[8:8] = 0x00000000U
  3214. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  3215. // .. IO_Type = 1
  3216. // .. ==> 0XF80007A4[11:9] = 0x00000001U
  3217. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  3218. // .. PULLUP = 0
  3219. // .. ==> 0XF80007A4[12:12] = 0x00000000U
  3220. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  3221. // .. DisableRcvr = 0
  3222. // .. ==> 0XF80007A4[13:13] = 0x00000000U
  3223. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  3224. // ..
  3225. EMIT_MASKWRITE(0XF80007A4, 0x00003FFFU ,0x00000280U),
  3226. // .. TRI_ENABLE = 0
  3227. // .. ==> 0XF80007A8[0:0] = 0x00000000U
  3228. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  3229. // .. L0_SEL = 0
  3230. // .. ==> 0XF80007A8[1:1] = 0x00000000U
  3231. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  3232. // .. L1_SEL = 0
  3233. // .. ==> 0XF80007A8[2:2] = 0x00000000U
  3234. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  3235. // .. L2_SEL = 0
  3236. // .. ==> 0XF80007A8[4:3] = 0x00000000U
  3237. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  3238. // .. L3_SEL = 4
  3239. // .. ==> 0XF80007A8[7:5] = 0x00000004U
  3240. // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
  3241. // .. Speed = 0
  3242. // .. ==> 0XF80007A8[8:8] = 0x00000000U
  3243. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  3244. // .. IO_Type = 1
  3245. // .. ==> 0XF80007A8[11:9] = 0x00000001U
  3246. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  3247. // .. PULLUP = 0
  3248. // .. ==> 0XF80007A8[12:12] = 0x00000000U
  3249. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  3250. // .. DisableRcvr = 0
  3251. // .. ==> 0XF80007A8[13:13] = 0x00000000U
  3252. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  3253. // ..
  3254. EMIT_MASKWRITE(0XF80007A8, 0x00003FFFU ,0x00000280U),
  3255. // .. TRI_ENABLE = 0
  3256. // .. ==> 0XF80007AC[0:0] = 0x00000000U
  3257. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  3258. // .. L0_SEL = 0
  3259. // .. ==> 0XF80007AC[1:1] = 0x00000000U
  3260. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  3261. // .. L1_SEL = 0
  3262. // .. ==> 0XF80007AC[2:2] = 0x00000000U
  3263. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  3264. // .. L2_SEL = 0
  3265. // .. ==> 0XF80007AC[4:3] = 0x00000000U
  3266. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  3267. // .. L3_SEL = 4
  3268. // .. ==> 0XF80007AC[7:5] = 0x00000004U
  3269. // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
  3270. // .. Speed = 0
  3271. // .. ==> 0XF80007AC[8:8] = 0x00000000U
  3272. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  3273. // .. IO_Type = 1
  3274. // .. ==> 0XF80007AC[11:9] = 0x00000001U
  3275. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  3276. // .. PULLUP = 0
  3277. // .. ==> 0XF80007AC[12:12] = 0x00000000U
  3278. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  3279. // .. DisableRcvr = 0
  3280. // .. ==> 0XF80007AC[13:13] = 0x00000000U
  3281. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  3282. // ..
  3283. EMIT_MASKWRITE(0XF80007AC, 0x00003FFFU ,0x00000280U),
  3284. // .. TRI_ENABLE = 0
  3285. // .. ==> 0XF80007B0[0:0] = 0x00000000U
  3286. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  3287. // .. L0_SEL = 0
  3288. // .. ==> 0XF80007B0[1:1] = 0x00000000U
  3289. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  3290. // .. L1_SEL = 0
  3291. // .. ==> 0XF80007B0[2:2] = 0x00000000U
  3292. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  3293. // .. L2_SEL = 0
  3294. // .. ==> 0XF80007B0[4:3] = 0x00000000U
  3295. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  3296. // .. L3_SEL = 4
  3297. // .. ==> 0XF80007B0[7:5] = 0x00000004U
  3298. // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
  3299. // .. Speed = 0
  3300. // .. ==> 0XF80007B0[8:8] = 0x00000000U
  3301. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  3302. // .. IO_Type = 1
  3303. // .. ==> 0XF80007B0[11:9] = 0x00000001U
  3304. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  3305. // .. PULLUP = 0
  3306. // .. ==> 0XF80007B0[12:12] = 0x00000000U
  3307. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  3308. // .. DisableRcvr = 0
  3309. // .. ==> 0XF80007B0[13:13] = 0x00000000U
  3310. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  3311. // ..
  3312. EMIT_MASKWRITE(0XF80007B0, 0x00003FFFU ,0x00000280U),
  3313. // .. TRI_ENABLE = 0
  3314. // .. ==> 0XF80007B4[0:0] = 0x00000000U
  3315. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  3316. // .. L0_SEL = 0
  3317. // .. ==> 0XF80007B4[1:1] = 0x00000000U
  3318. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  3319. // .. L1_SEL = 0
  3320. // .. ==> 0XF80007B4[2:2] = 0x00000000U
  3321. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  3322. // .. L2_SEL = 0
  3323. // .. ==> 0XF80007B4[4:3] = 0x00000000U
  3324. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  3325. // .. L3_SEL = 4
  3326. // .. ==> 0XF80007B4[7:5] = 0x00000004U
  3327. // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
  3328. // .. Speed = 0
  3329. // .. ==> 0XF80007B4[8:8] = 0x00000000U
  3330. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  3331. // .. IO_Type = 1
  3332. // .. ==> 0XF80007B4[11:9] = 0x00000001U
  3333. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  3334. // .. PULLUP = 0
  3335. // .. ==> 0XF80007B4[12:12] = 0x00000000U
  3336. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  3337. // .. DisableRcvr = 0
  3338. // .. ==> 0XF80007B4[13:13] = 0x00000000U
  3339. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  3340. // ..
  3341. EMIT_MASKWRITE(0XF80007B4, 0x00003FFFU ,0x00000280U),
  3342. // .. TRI_ENABLE = 1
  3343. // .. ==> 0XF80007B8[0:0] = 0x00000001U
  3344. // .. ==> MASK : 0x00000001U VAL : 0x00000001U
  3345. // .. Speed = 0
  3346. // .. ==> 0XF80007B8[8:8] = 0x00000000U
  3347. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  3348. // .. IO_Type = 1
  3349. // .. ==> 0XF80007B8[11:9] = 0x00000001U
  3350. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  3351. // .. PULLUP = 0
  3352. // .. ==> 0XF80007B8[12:12] = 0x00000000U
  3353. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  3354. // .. DisableRcvr = 0
  3355. // .. ==> 0XF80007B8[13:13] = 0x00000000U
  3356. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  3357. // ..
  3358. EMIT_MASKWRITE(0XF80007B8, 0x00003F01U ,0x00000201U),
  3359. // .. TRI_ENABLE = 0
  3360. // .. ==> 0XF80007BC[0:0] = 0x00000000U
  3361. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  3362. // .. L0_SEL = 0
  3363. // .. ==> 0XF80007BC[1:1] = 0x00000000U
  3364. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  3365. // .. L1_SEL = 0
  3366. // .. ==> 0XF80007BC[2:2] = 0x00000000U
  3367. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  3368. // .. L2_SEL = 0
  3369. // .. ==> 0XF80007BC[4:3] = 0x00000000U
  3370. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  3371. // .. L3_SEL = 0
  3372. // .. ==> 0XF80007BC[7:5] = 0x00000000U
  3373. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  3374. // .. Speed = 0
  3375. // .. ==> 0XF80007BC[8:8] = 0x00000000U
  3376. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  3377. // .. IO_Type = 1
  3378. // .. ==> 0XF80007BC[11:9] = 0x00000001U
  3379. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  3380. // .. PULLUP = 0
  3381. // .. ==> 0XF80007BC[12:12] = 0x00000000U
  3382. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  3383. // .. DisableRcvr = 0
  3384. // .. ==> 0XF80007BC[13:13] = 0x00000000U
  3385. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  3386. // ..
  3387. EMIT_MASKWRITE(0XF80007BC, 0x00003FFFU ,0x00000200U),
  3388. // .. TRI_ENABLE = 0
  3389. // .. ==> 0XF80007C0[0:0] = 0x00000000U
  3390. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  3391. // .. L0_SEL = 0
  3392. // .. ==> 0XF80007C0[1:1] = 0x00000000U
  3393. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  3394. // .. L1_SEL = 0
  3395. // .. ==> 0XF80007C0[2:2] = 0x00000000U
  3396. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  3397. // .. L2_SEL = 0
  3398. // .. ==> 0XF80007C0[4:3] = 0x00000000U
  3399. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  3400. // .. L3_SEL = 7
  3401. // .. ==> 0XF80007C0[7:5] = 0x00000007U
  3402. // .. ==> MASK : 0x000000E0U VAL : 0x000000E0U
  3403. // .. Speed = 0
  3404. // .. ==> 0XF80007C0[8:8] = 0x00000000U
  3405. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  3406. // .. IO_Type = 1
  3407. // .. ==> 0XF80007C0[11:9] = 0x00000001U
  3408. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  3409. // .. PULLUP = 0
  3410. // .. ==> 0XF80007C0[12:12] = 0x00000000U
  3411. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  3412. // .. DisableRcvr = 0
  3413. // .. ==> 0XF80007C0[13:13] = 0x00000000U
  3414. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  3415. // ..
  3416. EMIT_MASKWRITE(0XF80007C0, 0x00003FFFU ,0x000002E0U),
  3417. // .. TRI_ENABLE = 1
  3418. // .. ==> 0XF80007C4[0:0] = 0x00000001U
  3419. // .. ==> MASK : 0x00000001U VAL : 0x00000001U
  3420. // .. L0_SEL = 0
  3421. // .. ==> 0XF80007C4[1:1] = 0x00000000U
  3422. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  3423. // .. L1_SEL = 0
  3424. // .. ==> 0XF80007C4[2:2] = 0x00000000U
  3425. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  3426. // .. L2_SEL = 0
  3427. // .. ==> 0XF80007C4[4:3] = 0x00000000U
  3428. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  3429. // .. L3_SEL = 7
  3430. // .. ==> 0XF80007C4[7:5] = 0x00000007U
  3431. // .. ==> MASK : 0x000000E0U VAL : 0x000000E0U
  3432. // .. Speed = 0
  3433. // .. ==> 0XF80007C4[8:8] = 0x00000000U
  3434. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  3435. // .. IO_Type = 1
  3436. // .. ==> 0XF80007C4[11:9] = 0x00000001U
  3437. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  3438. // .. PULLUP = 0
  3439. // .. ==> 0XF80007C4[12:12] = 0x00000000U
  3440. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  3441. // .. DisableRcvr = 0
  3442. // .. ==> 0XF80007C4[13:13] = 0x00000000U
  3443. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  3444. // ..
  3445. EMIT_MASKWRITE(0XF80007C4, 0x00003FFFU ,0x000002E1U),
  3446. // .. TRI_ENABLE = 1
  3447. // .. ==> 0XF80007C8[0:0] = 0x00000001U
  3448. // .. ==> MASK : 0x00000001U VAL : 0x00000001U
  3449. // .. Speed = 0
  3450. // .. ==> 0XF80007C8[8:8] = 0x00000000U
  3451. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  3452. // .. IO_Type = 1
  3453. // .. ==> 0XF80007C8[11:9] = 0x00000001U
  3454. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  3455. // .. PULLUP = 0
  3456. // .. ==> 0XF80007C8[12:12] = 0x00000000U
  3457. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  3458. // .. DisableRcvr = 0
  3459. // .. ==> 0XF80007C8[13:13] = 0x00000000U
  3460. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  3461. // ..
  3462. EMIT_MASKWRITE(0XF80007C8, 0x00003F01U ,0x00000201U),
  3463. // .. TRI_ENABLE = 0
  3464. // .. ==> 0XF80007CC[0:0] = 0x00000000U
  3465. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  3466. // .. L0_SEL = 0
  3467. // .. ==> 0XF80007CC[1:1] = 0x00000000U
  3468. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  3469. // .. L1_SEL = 0
  3470. // .. ==> 0XF80007CC[2:2] = 0x00000000U
  3471. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  3472. // .. L2_SEL = 0
  3473. // .. ==> 0XF80007CC[4:3] = 0x00000000U
  3474. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  3475. // .. L3_SEL = 0
  3476. // .. ==> 0XF80007CC[7:5] = 0x00000000U
  3477. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  3478. // .. Speed = 0
  3479. // .. ==> 0XF80007CC[8:8] = 0x00000000U
  3480. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  3481. // .. IO_Type = 1
  3482. // .. ==> 0XF80007CC[11:9] = 0x00000001U
  3483. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  3484. // .. PULLUP = 0
  3485. // .. ==> 0XF80007CC[12:12] = 0x00000000U
  3486. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  3487. // .. DisableRcvr = 0
  3488. // .. ==> 0XF80007CC[13:13] = 0x00000000U
  3489. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  3490. // ..
  3491. EMIT_MASKWRITE(0XF80007CC, 0x00003FFFU ,0x00000200U),
  3492. // .. TRI_ENABLE = 0
  3493. // .. ==> 0XF80007D0[0:0] = 0x00000000U
  3494. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  3495. // .. L0_SEL = 0
  3496. // .. ==> 0XF80007D0[1:1] = 0x00000000U
  3497. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  3498. // .. L1_SEL = 0
  3499. // .. ==> 0XF80007D0[2:2] = 0x00000000U
  3500. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  3501. // .. L2_SEL = 0
  3502. // .. ==> 0XF80007D0[4:3] = 0x00000000U
  3503. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  3504. // .. L3_SEL = 4
  3505. // .. ==> 0XF80007D0[7:5] = 0x00000004U
  3506. // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
  3507. // .. Speed = 0
  3508. // .. ==> 0XF80007D0[8:8] = 0x00000000U
  3509. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  3510. // .. IO_Type = 1
  3511. // .. ==> 0XF80007D0[11:9] = 0x00000001U
  3512. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  3513. // .. PULLUP = 0
  3514. // .. ==> 0XF80007D0[12:12] = 0x00000000U
  3515. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  3516. // .. DisableRcvr = 0
  3517. // .. ==> 0XF80007D0[13:13] = 0x00000000U
  3518. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  3519. // ..
  3520. EMIT_MASKWRITE(0XF80007D0, 0x00003FFFU ,0x00000280U),
  3521. // .. TRI_ENABLE = 0
  3522. // .. ==> 0XF80007D4[0:0] = 0x00000000U
  3523. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  3524. // .. L0_SEL = 0
  3525. // .. ==> 0XF80007D4[1:1] = 0x00000000U
  3526. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  3527. // .. L1_SEL = 0
  3528. // .. ==> 0XF80007D4[2:2] = 0x00000000U
  3529. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  3530. // .. L2_SEL = 0
  3531. // .. ==> 0XF80007D4[4:3] = 0x00000000U
  3532. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  3533. // .. L3_SEL = 4
  3534. // .. ==> 0XF80007D4[7:5] = 0x00000004U
  3535. // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
  3536. // .. Speed = 0
  3537. // .. ==> 0XF80007D4[8:8] = 0x00000000U
  3538. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  3539. // .. IO_Type = 1
  3540. // .. ==> 0XF80007D4[11:9] = 0x00000001U
  3541. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  3542. // .. PULLUP = 0
  3543. // .. ==> 0XF80007D4[12:12] = 0x00000000U
  3544. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  3545. // .. DisableRcvr = 0
  3546. // .. ==> 0XF80007D4[13:13] = 0x00000000U
  3547. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  3548. // ..
  3549. EMIT_MASKWRITE(0XF80007D4, 0x00003FFFU ,0x00000280U),
  3550. // .. SDIO0_WP_SEL = 50
  3551. // .. ==> 0XF8000830[5:0] = 0x00000032U
  3552. // .. ==> MASK : 0x0000003FU VAL : 0x00000032U
  3553. // .. SDIO0_CD_SEL = 46
  3554. // .. ==> 0XF8000830[21:16] = 0x0000002EU
  3555. // .. ==> MASK : 0x003F0000U VAL : 0x002E0000U
  3556. // ..
  3557. EMIT_MASKWRITE(0XF8000830, 0x003F003FU ,0x002E0032U),
  3558. // .. FINISH: MIO PROGRAMMING
  3559. // .. START: LOCK IT BACK
  3560. // .. LOCK_KEY = 0X767B
  3561. // .. ==> 0XF8000004[15:0] = 0x0000767BU
  3562. // .. ==> MASK : 0x0000FFFFU VAL : 0x0000767BU
  3563. // ..
  3564. EMIT_MASKWRITE(0XF8000004, 0x0000FFFFU ,0x0000767BU),
  3565. // .. FINISH: LOCK IT BACK
  3566. // FINISH: top
  3567. //
  3568. EMIT_EXIT(),
  3569. //
  3570. };
  3571. unsigned long ps7_peripherals_init_data_3_0[] = {
  3572. // START: top
  3573. // .. START: SLCR SETTINGS
  3574. // .. UNLOCK_KEY = 0XDF0D
  3575. // .. ==> 0XF8000008[15:0] = 0x0000DF0DU
  3576. // .. ==> MASK : 0x0000FFFFU VAL : 0x0000DF0DU
  3577. // ..
  3578. EMIT_MASKWRITE(0XF8000008, 0x0000FFFFU ,0x0000DF0DU),
  3579. // .. FINISH: SLCR SETTINGS
  3580. // .. START: DDR TERM/IBUF_DISABLE_MODE SETTINGS
  3581. // .. IBUF_DISABLE_MODE = 0x1
  3582. // .. ==> 0XF8000B48[7:7] = 0x00000001U
  3583. // .. ==> MASK : 0x00000080U VAL : 0x00000080U
  3584. // .. TERM_DISABLE_MODE = 0x1
  3585. // .. ==> 0XF8000B48[8:8] = 0x00000001U
  3586. // .. ==> MASK : 0x00000100U VAL : 0x00000100U
  3587. // ..
  3588. EMIT_MASKWRITE(0XF8000B48, 0x00000180U ,0x00000180U),
  3589. // .. IBUF_DISABLE_MODE = 0x1
  3590. // .. ==> 0XF8000B4C[7:7] = 0x00000001U
  3591. // .. ==> MASK : 0x00000080U VAL : 0x00000080U
  3592. // .. TERM_DISABLE_MODE = 0x1
  3593. // .. ==> 0XF8000B4C[8:8] = 0x00000001U
  3594. // .. ==> MASK : 0x00000100U VAL : 0x00000100U
  3595. // ..
  3596. EMIT_MASKWRITE(0XF8000B4C, 0x00000180U ,0x00000180U),
  3597. // .. IBUF_DISABLE_MODE = 0x1
  3598. // .. ==> 0XF8000B50[7:7] = 0x00000001U
  3599. // .. ==> MASK : 0x00000080U VAL : 0x00000080U
  3600. // .. TERM_DISABLE_MODE = 0x1
  3601. // .. ==> 0XF8000B50[8:8] = 0x00000001U
  3602. // .. ==> MASK : 0x00000100U VAL : 0x00000100U
  3603. // ..
  3604. EMIT_MASKWRITE(0XF8000B50, 0x00000180U ,0x00000180U),
  3605. // .. IBUF_DISABLE_MODE = 0x1
  3606. // .. ==> 0XF8000B54[7:7] = 0x00000001U
  3607. // .. ==> MASK : 0x00000080U VAL : 0x00000080U
  3608. // .. TERM_DISABLE_MODE = 0x1
  3609. // .. ==> 0XF8000B54[8:8] = 0x00000001U
  3610. // .. ==> MASK : 0x00000100U VAL : 0x00000100U
  3611. // ..
  3612. EMIT_MASKWRITE(0XF8000B54, 0x00000180U ,0x00000180U),
  3613. // .. FINISH: DDR TERM/IBUF_DISABLE_MODE SETTINGS
  3614. // .. START: LOCK IT BACK
  3615. // .. LOCK_KEY = 0X767B
  3616. // .. ==> 0XF8000004[15:0] = 0x0000767BU
  3617. // .. ==> MASK : 0x0000FFFFU VAL : 0x0000767BU
  3618. // ..
  3619. EMIT_MASKWRITE(0XF8000004, 0x0000FFFFU ,0x0000767BU),
  3620. // .. FINISH: LOCK IT BACK
  3621. // .. START: SRAM/NOR SET OPMODE
  3622. // .. FINISH: SRAM/NOR SET OPMODE
  3623. // .. START: UART REGISTERS
  3624. // .. BDIV = 0x6
  3625. // .. ==> 0XE0001034[7:0] = 0x00000006U
  3626. // .. ==> MASK : 0x000000FFU VAL : 0x00000006U
  3627. // ..
  3628. EMIT_MASKWRITE(0XE0001034, 0x000000FFU ,0x00000006U),
  3629. // .. CD = 0x3e
  3630. // .. ==> 0XE0001018[15:0] = 0x0000003EU
  3631. // .. ==> MASK : 0x0000FFFFU VAL : 0x0000003EU
  3632. // ..
  3633. EMIT_MASKWRITE(0XE0001018, 0x0000FFFFU ,0x0000003EU),
  3634. // .. STPBRK = 0x0
  3635. // .. ==> 0XE0001000[8:8] = 0x00000000U
  3636. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  3637. // .. STTBRK = 0x0
  3638. // .. ==> 0XE0001000[7:7] = 0x00000000U
  3639. // .. ==> MASK : 0x00000080U VAL : 0x00000000U
  3640. // .. RSTTO = 0x0
  3641. // .. ==> 0XE0001000[6:6] = 0x00000000U
  3642. // .. ==> MASK : 0x00000040U VAL : 0x00000000U
  3643. // .. TXDIS = 0x0
  3644. // .. ==> 0XE0001000[5:5] = 0x00000000U
  3645. // .. ==> MASK : 0x00000020U VAL : 0x00000000U
  3646. // .. TXEN = 0x1
  3647. // .. ==> 0XE0001000[4:4] = 0x00000001U
  3648. // .. ==> MASK : 0x00000010U VAL : 0x00000010U
  3649. // .. RXDIS = 0x0
  3650. // .. ==> 0XE0001000[3:3] = 0x00000000U
  3651. // .. ==> MASK : 0x00000008U VAL : 0x00000000U
  3652. // .. RXEN = 0x1
  3653. // .. ==> 0XE0001000[2:2] = 0x00000001U
  3654. // .. ==> MASK : 0x00000004U VAL : 0x00000004U
  3655. // .. TXRES = 0x1
  3656. // .. ==> 0XE0001000[1:1] = 0x00000001U
  3657. // .. ==> MASK : 0x00000002U VAL : 0x00000002U
  3658. // .. RXRES = 0x1
  3659. // .. ==> 0XE0001000[0:0] = 0x00000001U
  3660. // .. ==> MASK : 0x00000001U VAL : 0x00000001U
  3661. // ..
  3662. EMIT_MASKWRITE(0XE0001000, 0x000001FFU ,0x00000017U),
  3663. // .. CHMODE = 0x0
  3664. // .. ==> 0XE0001004[9:8] = 0x00000000U
  3665. // .. ==> MASK : 0x00000300U VAL : 0x00000000U
  3666. // .. NBSTOP = 0x0
  3667. // .. ==> 0XE0001004[7:6] = 0x00000000U
  3668. // .. ==> MASK : 0x000000C0U VAL : 0x00000000U
  3669. // .. PAR = 0x4
  3670. // .. ==> 0XE0001004[5:3] = 0x00000004U
  3671. // .. ==> MASK : 0x00000038U VAL : 0x00000020U
  3672. // .. CHRL = 0x0
  3673. // .. ==> 0XE0001004[2:1] = 0x00000000U
  3674. // .. ==> MASK : 0x00000006U VAL : 0x00000000U
  3675. // .. CLKS = 0x0
  3676. // .. ==> 0XE0001004[0:0] = 0x00000000U
  3677. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  3678. // ..
  3679. EMIT_MASKWRITE(0XE0001004, 0x000003FFU ,0x00000020U),
  3680. // .. FINISH: UART REGISTERS
  3681. // .. START: QSPI REGISTERS
  3682. // .. Holdb_dr = 1
  3683. // .. ==> 0XE000D000[19:19] = 0x00000001U
  3684. // .. ==> MASK : 0x00080000U VAL : 0x00080000U
  3685. // ..
  3686. EMIT_MASKWRITE(0XE000D000, 0x00080000U ,0x00080000U),
  3687. // .. FINISH: QSPI REGISTERS
  3688. // .. START: PL POWER ON RESET REGISTERS
  3689. // .. PCFG_POR_CNT_4K = 0
  3690. // .. ==> 0XF8007000[29:29] = 0x00000000U
  3691. // .. ==> MASK : 0x20000000U VAL : 0x00000000U
  3692. // ..
  3693. EMIT_MASKWRITE(0XF8007000, 0x20000000U ,0x00000000U),
  3694. // .. FINISH: PL POWER ON RESET REGISTERS
  3695. // .. START: SMC TIMING CALCULATION REGISTER UPDATE
  3696. // .. .. START: NAND SET CYCLE
  3697. // .. .. FINISH: NAND SET CYCLE
  3698. // .. .. START: OPMODE
  3699. // .. .. FINISH: OPMODE
  3700. // .. .. START: DIRECT COMMAND
  3701. // .. .. FINISH: DIRECT COMMAND
  3702. // .. .. START: SRAM/NOR CS0 SET CYCLE
  3703. // .. .. FINISH: SRAM/NOR CS0 SET CYCLE
  3704. // .. .. START: DIRECT COMMAND
  3705. // .. .. FINISH: DIRECT COMMAND
  3706. // .. .. START: NOR CS0 BASE ADDRESS
  3707. // .. .. FINISH: NOR CS0 BASE ADDRESS
  3708. // .. .. START: SRAM/NOR CS1 SET CYCLE
  3709. // .. .. FINISH: SRAM/NOR CS1 SET CYCLE
  3710. // .. .. START: DIRECT COMMAND
  3711. // .. .. FINISH: DIRECT COMMAND
  3712. // .. .. START: NOR CS1 BASE ADDRESS
  3713. // .. .. FINISH: NOR CS1 BASE ADDRESS
  3714. // .. .. START: USB RESET
  3715. // .. .. .. START: USB0 RESET
  3716. // .. .. .. .. START: DIR MODE BANK 0
  3717. // .. .. .. .. DIRECTION_0 = 0x80
  3718. // .. .. .. .. ==> 0XE000A204[31:0] = 0x00000080U
  3719. // .. .. .. .. ==> MASK : 0xFFFFFFFFU VAL : 0x00000080U
  3720. // .. .. .. ..
  3721. EMIT_MASKWRITE(0XE000A204, 0xFFFFFFFFU ,0x00000080U),
  3722. // .. .. .. .. FINISH: DIR MODE BANK 0
  3723. // .. .. .. .. START: DIR MODE BANK 1
  3724. // .. .. .. .. FINISH: DIR MODE BANK 1
  3725. // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
  3726. // .. .. .. .. MASK_0_LSW = 0xff7f
  3727. // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000FF7FU
  3728. // .. .. .. .. ==> MASK : 0xFFFF0000U VAL : 0xFF7F0000U
  3729. // .. .. .. .. DATA_0_LSW = 0x80
  3730. // .. .. .. .. ==> 0XE000A000[15:0] = 0x00000080U
  3731. // .. .. .. .. ==> MASK : 0x0000FFFFU VAL : 0x00000080U
  3732. // .. .. .. ..
  3733. EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xFF7F0080U),
  3734. // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
  3735. // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
  3736. // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
  3737. // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
  3738. // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
  3739. // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
  3740. // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
  3741. // .. .. .. .. START: OUTPUT ENABLE BANK 0
  3742. // .. .. .. .. OP_ENABLE_0 = 0x80
  3743. // .. .. .. .. ==> 0XE000A208[31:0] = 0x00000080U
  3744. // .. .. .. .. ==> MASK : 0xFFFFFFFFU VAL : 0x00000080U
  3745. // .. .. .. ..
  3746. EMIT_MASKWRITE(0XE000A208, 0xFFFFFFFFU ,0x00000080U),
  3747. // .. .. .. .. FINISH: OUTPUT ENABLE BANK 0
  3748. // .. .. .. .. START: OUTPUT ENABLE BANK 1
  3749. // .. .. .. .. FINISH: OUTPUT ENABLE BANK 1
  3750. // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
  3751. // .. .. .. .. MASK_0_LSW = 0xff7f
  3752. // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000FF7FU
  3753. // .. .. .. .. ==> MASK : 0xFFFF0000U VAL : 0xFF7F0000U
  3754. // .. .. .. .. DATA_0_LSW = 0x0
  3755. // .. .. .. .. ==> 0XE000A000[15:0] = 0x00000000U
  3756. // .. .. .. .. ==> MASK : 0x0000FFFFU VAL : 0x00000000U
  3757. // .. .. .. ..
  3758. EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xFF7F0000U),
  3759. // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
  3760. // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
  3761. // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
  3762. // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
  3763. // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
  3764. // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
  3765. // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
  3766. // .. .. .. .. START: ADD 1 MS DELAY
  3767. // .. .. .. ..
  3768. EMIT_MASKDELAY(0XF8F00200, 1),
  3769. // .. .. .. .. FINISH: ADD 1 MS DELAY
  3770. // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
  3771. // .. .. .. .. MASK_0_LSW = 0xff7f
  3772. // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000FF7FU
  3773. // .. .. .. .. ==> MASK : 0xFFFF0000U VAL : 0xFF7F0000U
  3774. // .. .. .. .. DATA_0_LSW = 0x80
  3775. // .. .. .. .. ==> 0XE000A000[15:0] = 0x00000080U
  3776. // .. .. .. .. ==> MASK : 0x0000FFFFU VAL : 0x00000080U
  3777. // .. .. .. ..
  3778. EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xFF7F0080U),
  3779. // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
  3780. // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
  3781. // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
  3782. // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
  3783. // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
  3784. // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
  3785. // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
  3786. // .. .. .. FINISH: USB0 RESET
  3787. // .. .. .. START: USB1 RESET
  3788. // .. .. .. .. START: DIR MODE BANK 0
  3789. // .. .. .. .. FINISH: DIR MODE BANK 0
  3790. // .. .. .. .. START: DIR MODE BANK 1
  3791. // .. .. .. .. FINISH: DIR MODE BANK 1
  3792. // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
  3793. // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
  3794. // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
  3795. // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
  3796. // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
  3797. // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
  3798. // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
  3799. // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
  3800. // .. .. .. .. START: OUTPUT ENABLE BANK 0
  3801. // .. .. .. .. FINISH: OUTPUT ENABLE BANK 0
  3802. // .. .. .. .. START: OUTPUT ENABLE BANK 1
  3803. // .. .. .. .. FINISH: OUTPUT ENABLE BANK 1
  3804. // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
  3805. // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
  3806. // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
  3807. // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
  3808. // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
  3809. // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
  3810. // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
  3811. // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
  3812. // .. .. .. .. START: ADD 1 MS DELAY
  3813. // .. .. .. ..
  3814. EMIT_MASKDELAY(0XF8F00200, 1),
  3815. // .. .. .. .. FINISH: ADD 1 MS DELAY
  3816. // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
  3817. // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
  3818. // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
  3819. // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
  3820. // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
  3821. // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
  3822. // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
  3823. // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
  3824. // .. .. .. FINISH: USB1 RESET
  3825. // .. .. FINISH: USB RESET
  3826. // .. .. START: ENET RESET
  3827. // .. .. .. START: ENET0 RESET
  3828. // .. .. .. .. START: DIR MODE BANK 0
  3829. // .. .. .. .. FINISH: DIR MODE BANK 0
  3830. // .. .. .. .. START: DIR MODE BANK 1
  3831. // .. .. .. .. FINISH: DIR MODE BANK 1
  3832. // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
  3833. // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
  3834. // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
  3835. // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
  3836. // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
  3837. // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
  3838. // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
  3839. // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
  3840. // .. .. .. .. START: OUTPUT ENABLE BANK 0
  3841. // .. .. .. .. FINISH: OUTPUT ENABLE BANK 0
  3842. // .. .. .. .. START: OUTPUT ENABLE BANK 1
  3843. // .. .. .. .. FINISH: OUTPUT ENABLE BANK 1
  3844. // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
  3845. // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
  3846. // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
  3847. // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
  3848. // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
  3849. // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
  3850. // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
  3851. // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
  3852. // .. .. .. .. START: ADD 1 MS DELAY
  3853. // .. .. .. ..
  3854. EMIT_MASKDELAY(0XF8F00200, 1),
  3855. // .. .. .. .. FINISH: ADD 1 MS DELAY
  3856. // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
  3857. // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
  3858. // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
  3859. // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
  3860. // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
  3861. // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
  3862. // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
  3863. // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
  3864. // .. .. .. FINISH: ENET0 RESET
  3865. // .. .. .. START: ENET1 RESET
  3866. // .. .. .. .. START: DIR MODE BANK 0
  3867. // .. .. .. .. FINISH: DIR MODE BANK 0
  3868. // .. .. .. .. START: DIR MODE BANK 1
  3869. // .. .. .. .. FINISH: DIR MODE BANK 1
  3870. // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
  3871. // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
  3872. // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
  3873. // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
  3874. // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
  3875. // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
  3876. // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
  3877. // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
  3878. // .. .. .. .. START: OUTPUT ENABLE BANK 0
  3879. // .. .. .. .. FINISH: OUTPUT ENABLE BANK 0
  3880. // .. .. .. .. START: OUTPUT ENABLE BANK 1
  3881. // .. .. .. .. FINISH: OUTPUT ENABLE BANK 1
  3882. // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
  3883. // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
  3884. // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
  3885. // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
  3886. // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
  3887. // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
  3888. // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
  3889. // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
  3890. // .. .. .. .. START: ADD 1 MS DELAY
  3891. // .. .. .. ..
  3892. EMIT_MASKDELAY(0XF8F00200, 1),
  3893. // .. .. .. .. FINISH: ADD 1 MS DELAY
  3894. // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
  3895. // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
  3896. // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
  3897. // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
  3898. // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
  3899. // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
  3900. // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
  3901. // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
  3902. // .. .. .. FINISH: ENET1 RESET
  3903. // .. .. FINISH: ENET RESET
  3904. // .. .. START: I2C RESET
  3905. // .. .. .. START: I2C0 RESET
  3906. // .. .. .. .. START: DIR MODE GPIO BANK0
  3907. // .. .. .. .. FINISH: DIR MODE GPIO BANK0
  3908. // .. .. .. .. START: DIR MODE GPIO BANK1
  3909. // .. .. .. .. FINISH: DIR MODE GPIO BANK1
  3910. // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
  3911. // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
  3912. // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
  3913. // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
  3914. // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
  3915. // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
  3916. // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
  3917. // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
  3918. // .. .. .. .. START: OUTPUT ENABLE
  3919. // .. .. .. .. FINISH: OUTPUT ENABLE
  3920. // .. .. .. .. START: OUTPUT ENABLE
  3921. // .. .. .. .. FINISH: OUTPUT ENABLE
  3922. // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
  3923. // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
  3924. // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
  3925. // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
  3926. // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
  3927. // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
  3928. // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
  3929. // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
  3930. // .. .. .. .. START: ADD 1 MS DELAY
  3931. // .. .. .. ..
  3932. EMIT_MASKDELAY(0XF8F00200, 1),
  3933. // .. .. .. .. FINISH: ADD 1 MS DELAY
  3934. // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
  3935. // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
  3936. // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
  3937. // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
  3938. // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
  3939. // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
  3940. // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
  3941. // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
  3942. // .. .. .. FINISH: I2C0 RESET
  3943. // .. .. .. START: I2C1 RESET
  3944. // .. .. .. .. START: DIR MODE GPIO BANK0
  3945. // .. .. .. .. FINISH: DIR MODE GPIO BANK0
  3946. // .. .. .. .. START: DIR MODE GPIO BANK1
  3947. // .. .. .. .. FINISH: DIR MODE GPIO BANK1
  3948. // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
  3949. // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
  3950. // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
  3951. // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
  3952. // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
  3953. // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
  3954. // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
  3955. // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
  3956. // .. .. .. .. START: OUTPUT ENABLE
  3957. // .. .. .. .. FINISH: OUTPUT ENABLE
  3958. // .. .. .. .. START: OUTPUT ENABLE
  3959. // .. .. .. .. FINISH: OUTPUT ENABLE
  3960. // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
  3961. // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
  3962. // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
  3963. // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
  3964. // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
  3965. // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
  3966. // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
  3967. // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
  3968. // .. .. .. .. START: ADD 1 MS DELAY
  3969. // .. .. .. ..
  3970. EMIT_MASKDELAY(0XF8F00200, 1),
  3971. // .. .. .. .. FINISH: ADD 1 MS DELAY
  3972. // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
  3973. // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
  3974. // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
  3975. // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
  3976. // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
  3977. // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
  3978. // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
  3979. // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
  3980. // .. .. .. FINISH: I2C1 RESET
  3981. // .. .. FINISH: I2C RESET
  3982. // .. .. START: NOR CHIP SELECT
  3983. // .. .. .. START: DIR MODE BANK 0
  3984. // .. .. .. FINISH: DIR MODE BANK 0
  3985. // .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
  3986. // .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
  3987. // .. .. .. START: OUTPUT ENABLE BANK 0
  3988. // .. .. .. FINISH: OUTPUT ENABLE BANK 0
  3989. // .. .. FINISH: NOR CHIP SELECT
  3990. // .. FINISH: SMC TIMING CALCULATION REGISTER UPDATE
  3991. // FINISH: top
  3992. //
  3993. EMIT_EXIT(),
  3994. //
  3995. };
  3996. unsigned long ps7_post_config_3_0[] = {
  3997. // START: top
  3998. // .. START: SLCR SETTINGS
  3999. // .. UNLOCK_KEY = 0XDF0D
  4000. // .. ==> 0XF8000008[15:0] = 0x0000DF0DU
  4001. // .. ==> MASK : 0x0000FFFFU VAL : 0x0000DF0DU
  4002. // ..
  4003. EMIT_MASKWRITE(0XF8000008, 0x0000FFFFU ,0x0000DF0DU),
  4004. // .. FINISH: SLCR SETTINGS
  4005. // .. START: ENABLING LEVEL SHIFTER
  4006. // .. USER_LVL_INP_EN_0 = 1
  4007. // .. ==> 0XF8000900[3:3] = 0x00000001U
  4008. // .. ==> MASK : 0x00000008U VAL : 0x00000008U
  4009. // .. USER_LVL_OUT_EN_0 = 1
  4010. // .. ==> 0XF8000900[2:2] = 0x00000001U
  4011. // .. ==> MASK : 0x00000004U VAL : 0x00000004U
  4012. // .. USER_LVL_INP_EN_1 = 1
  4013. // .. ==> 0XF8000900[1:1] = 0x00000001U
  4014. // .. ==> MASK : 0x00000002U VAL : 0x00000002U
  4015. // .. USER_LVL_OUT_EN_1 = 1
  4016. // .. ==> 0XF8000900[0:0] = 0x00000001U
  4017. // .. ==> MASK : 0x00000001U VAL : 0x00000001U
  4018. // ..
  4019. EMIT_MASKWRITE(0XF8000900, 0x0000000FU ,0x0000000FU),
  4020. // .. FINISH: ENABLING LEVEL SHIFTER
  4021. // .. START: FPGA RESETS TO 0
  4022. // .. reserved_3 = 0
  4023. // .. ==> 0XF8000240[31:25] = 0x00000000U
  4024. // .. ==> MASK : 0xFE000000U VAL : 0x00000000U
  4025. // .. reserved_FPGA_ACP_RST = 0
  4026. // .. ==> 0XF8000240[24:24] = 0x00000000U
  4027. // .. ==> MASK : 0x01000000U VAL : 0x00000000U
  4028. // .. reserved_FPGA_AXDS3_RST = 0
  4029. // .. ==> 0XF8000240[23:23] = 0x00000000U
  4030. // .. ==> MASK : 0x00800000U VAL : 0x00000000U
  4031. // .. reserved_FPGA_AXDS2_RST = 0
  4032. // .. ==> 0XF8000240[22:22] = 0x00000000U
  4033. // .. ==> MASK : 0x00400000U VAL : 0x00000000U
  4034. // .. reserved_FPGA_AXDS1_RST = 0
  4035. // .. ==> 0XF8000240[21:21] = 0x00000000U
  4036. // .. ==> MASK : 0x00200000U VAL : 0x00000000U
  4037. // .. reserved_FPGA_AXDS0_RST = 0
  4038. // .. ==> 0XF8000240[20:20] = 0x00000000U
  4039. // .. ==> MASK : 0x00100000U VAL : 0x00000000U
  4040. // .. reserved_2 = 0
  4041. // .. ==> 0XF8000240[19:18] = 0x00000000U
  4042. // .. ==> MASK : 0x000C0000U VAL : 0x00000000U
  4043. // .. reserved_FSSW1_FPGA_RST = 0
  4044. // .. ==> 0XF8000240[17:17] = 0x00000000U
  4045. // .. ==> MASK : 0x00020000U VAL : 0x00000000U
  4046. // .. reserved_FSSW0_FPGA_RST = 0
  4047. // .. ==> 0XF8000240[16:16] = 0x00000000U
  4048. // .. ==> MASK : 0x00010000U VAL : 0x00000000U
  4049. // .. reserved_1 = 0
  4050. // .. ==> 0XF8000240[15:14] = 0x00000000U
  4051. // .. ==> MASK : 0x0000C000U VAL : 0x00000000U
  4052. // .. reserved_FPGA_FMSW1_RST = 0
  4053. // .. ==> 0XF8000240[13:13] = 0x00000000U
  4054. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  4055. // .. reserved_FPGA_FMSW0_RST = 0
  4056. // .. ==> 0XF8000240[12:12] = 0x00000000U
  4057. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  4058. // .. reserved_FPGA_DMA3_RST = 0
  4059. // .. ==> 0XF8000240[11:11] = 0x00000000U
  4060. // .. ==> MASK : 0x00000800U VAL : 0x00000000U
  4061. // .. reserved_FPGA_DMA2_RST = 0
  4062. // .. ==> 0XF8000240[10:10] = 0x00000000U
  4063. // .. ==> MASK : 0x00000400U VAL : 0x00000000U
  4064. // .. reserved_FPGA_DMA1_RST = 0
  4065. // .. ==> 0XF8000240[9:9] = 0x00000000U
  4066. // .. ==> MASK : 0x00000200U VAL : 0x00000000U
  4067. // .. reserved_FPGA_DMA0_RST = 0
  4068. // .. ==> 0XF8000240[8:8] = 0x00000000U
  4069. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  4070. // .. reserved = 0
  4071. // .. ==> 0XF8000240[7:4] = 0x00000000U
  4072. // .. ==> MASK : 0x000000F0U VAL : 0x00000000U
  4073. // .. FPGA3_OUT_RST = 0
  4074. // .. ==> 0XF8000240[3:3] = 0x00000000U
  4075. // .. ==> MASK : 0x00000008U VAL : 0x00000000U
  4076. // .. FPGA2_OUT_RST = 0
  4077. // .. ==> 0XF8000240[2:2] = 0x00000000U
  4078. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  4079. // .. FPGA1_OUT_RST = 0
  4080. // .. ==> 0XF8000240[1:1] = 0x00000000U
  4081. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  4082. // .. FPGA0_OUT_RST = 0
  4083. // .. ==> 0XF8000240[0:0] = 0x00000000U
  4084. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  4085. // ..
  4086. EMIT_MASKWRITE(0XF8000240, 0xFFFFFFFFU ,0x00000000U),
  4087. // .. FINISH: FPGA RESETS TO 0
  4088. // .. START: AFI REGISTERS
  4089. // .. .. START: AFI0 REGISTERS
  4090. // .. .. FINISH: AFI0 REGISTERS
  4091. // .. .. START: AFI1 REGISTERS
  4092. // .. .. FINISH: AFI1 REGISTERS
  4093. // .. .. START: AFI2 REGISTERS
  4094. // .. .. FINISH: AFI2 REGISTERS
  4095. // .. .. START: AFI3 REGISTERS
  4096. // .. .. FINISH: AFI3 REGISTERS
  4097. // .. FINISH: AFI REGISTERS
  4098. // .. START: LOCK IT BACK
  4099. // .. LOCK_KEY = 0X767B
  4100. // .. ==> 0XF8000004[15:0] = 0x0000767BU
  4101. // .. ==> MASK : 0x0000FFFFU VAL : 0x0000767BU
  4102. // ..
  4103. EMIT_MASKWRITE(0XF8000004, 0x0000FFFFU ,0x0000767BU),
  4104. // .. FINISH: LOCK IT BACK
  4105. // FINISH: top
  4106. //
  4107. EMIT_EXIT(),
  4108. //
  4109. };
  4110. unsigned long ps7_debug_3_0[] = {
  4111. // START: top
  4112. // .. START: CROSS TRIGGER CONFIGURATIONS
  4113. // .. .. START: UNLOCKING CTI REGISTERS
  4114. // .. .. KEY = 0XC5ACCE55
  4115. // .. .. ==> 0XF8898FB0[31:0] = 0xC5ACCE55U
  4116. // .. .. ==> MASK : 0xFFFFFFFFU VAL : 0xC5ACCE55U
  4117. // .. ..
  4118. EMIT_MASKWRITE(0XF8898FB0, 0xFFFFFFFFU ,0xC5ACCE55U),
  4119. // .. .. KEY = 0XC5ACCE55
  4120. // .. .. ==> 0XF8899FB0[31:0] = 0xC5ACCE55U
  4121. // .. .. ==> MASK : 0xFFFFFFFFU VAL : 0xC5ACCE55U
  4122. // .. ..
  4123. EMIT_MASKWRITE(0XF8899FB0, 0xFFFFFFFFU ,0xC5ACCE55U),
  4124. // .. .. KEY = 0XC5ACCE55
  4125. // .. .. ==> 0XF8809FB0[31:0] = 0xC5ACCE55U
  4126. // .. .. ==> MASK : 0xFFFFFFFFU VAL : 0xC5ACCE55U
  4127. // .. ..
  4128. EMIT_MASKWRITE(0XF8809FB0, 0xFFFFFFFFU ,0xC5ACCE55U),
  4129. // .. .. FINISH: UNLOCKING CTI REGISTERS
  4130. // .. .. START: ENABLING CTI MODULES AND CHANNELS
  4131. // .. .. FINISH: ENABLING CTI MODULES AND CHANNELS
  4132. // .. .. START: MAPPING CPU0, CPU1 AND FTM EVENTS TO CTM CHANNELS
  4133. // .. .. FINISH: MAPPING CPU0, CPU1 AND FTM EVENTS TO CTM CHANNELS
  4134. // .. FINISH: CROSS TRIGGER CONFIGURATIONS
  4135. // FINISH: top
  4136. //
  4137. EMIT_EXIT(),
  4138. //
  4139. };
  4140. unsigned long ps7_pll_init_data_2_0[] = {
  4141. // START: top
  4142. // .. START: SLCR SETTINGS
  4143. // .. UNLOCK_KEY = 0XDF0D
  4144. // .. ==> 0XF8000008[15:0] = 0x0000DF0DU
  4145. // .. ==> MASK : 0x0000FFFFU VAL : 0x0000DF0DU
  4146. // ..
  4147. EMIT_MASKWRITE(0XF8000008, 0x0000FFFFU ,0x0000DF0DU),
  4148. // .. FINISH: SLCR SETTINGS
  4149. // .. START: PLL SLCR REGISTERS
  4150. // .. .. START: ARM PLL INIT
  4151. // .. .. PLL_RES = 0x2
  4152. // .. .. ==> 0XF8000110[7:4] = 0x00000002U
  4153. // .. .. ==> MASK : 0x000000F0U VAL : 0x00000020U
  4154. // .. .. PLL_CP = 0x2
  4155. // .. .. ==> 0XF8000110[11:8] = 0x00000002U
  4156. // .. .. ==> MASK : 0x00000F00U VAL : 0x00000200U
  4157. // .. .. LOCK_CNT = 0xfa
  4158. // .. .. ==> 0XF8000110[21:12] = 0x000000FAU
  4159. // .. .. ==> MASK : 0x003FF000U VAL : 0x000FA000U
  4160. // .. ..
  4161. EMIT_MASKWRITE(0XF8000110, 0x003FFFF0U ,0x000FA220U),
  4162. // .. .. .. START: UPDATE FB_DIV
  4163. // .. .. .. PLL_FDIV = 0x28
  4164. // .. .. .. ==> 0XF8000100[18:12] = 0x00000028U
  4165. // .. .. .. ==> MASK : 0x0007F000U VAL : 0x00028000U
  4166. // .. .. ..
  4167. EMIT_MASKWRITE(0XF8000100, 0x0007F000U ,0x00028000U),
  4168. // .. .. .. FINISH: UPDATE FB_DIV
  4169. // .. .. .. START: BY PASS PLL
  4170. // .. .. .. PLL_BYPASS_FORCE = 1
  4171. // .. .. .. ==> 0XF8000100[4:4] = 0x00000001U
  4172. // .. .. .. ==> MASK : 0x00000010U VAL : 0x00000010U
  4173. // .. .. ..
  4174. EMIT_MASKWRITE(0XF8000100, 0x00000010U ,0x00000010U),
  4175. // .. .. .. FINISH: BY PASS PLL
  4176. // .. .. .. START: ASSERT RESET
  4177. // .. .. .. PLL_RESET = 1
  4178. // .. .. .. ==> 0XF8000100[0:0] = 0x00000001U
  4179. // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
  4180. // .. .. ..
  4181. EMIT_MASKWRITE(0XF8000100, 0x00000001U ,0x00000001U),
  4182. // .. .. .. FINISH: ASSERT RESET
  4183. // .. .. .. START: DEASSERT RESET
  4184. // .. .. .. PLL_RESET = 0
  4185. // .. .. .. ==> 0XF8000100[0:0] = 0x00000000U
  4186. // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
  4187. // .. .. ..
  4188. EMIT_MASKWRITE(0XF8000100, 0x00000001U ,0x00000000U),
  4189. // .. .. .. FINISH: DEASSERT RESET
  4190. // .. .. .. START: CHECK PLL STATUS
  4191. // .. .. .. ARM_PLL_LOCK = 1
  4192. // .. .. .. ==> 0XF800010C[0:0] = 0x00000001U
  4193. // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
  4194. // .. .. ..
  4195. EMIT_MASKPOLL(0XF800010C, 0x00000001U),
  4196. // .. .. .. FINISH: CHECK PLL STATUS
  4197. // .. .. .. START: REMOVE PLL BY PASS
  4198. // .. .. .. PLL_BYPASS_FORCE = 0
  4199. // .. .. .. ==> 0XF8000100[4:4] = 0x00000000U
  4200. // .. .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
  4201. // .. .. ..
  4202. EMIT_MASKWRITE(0XF8000100, 0x00000010U ,0x00000000U),
  4203. // .. .. .. FINISH: REMOVE PLL BY PASS
  4204. // .. .. .. SRCSEL = 0x0
  4205. // .. .. .. ==> 0XF8000120[5:4] = 0x00000000U
  4206. // .. .. .. ==> MASK : 0x00000030U VAL : 0x00000000U
  4207. // .. .. .. DIVISOR = 0x2
  4208. // .. .. .. ==> 0XF8000120[13:8] = 0x00000002U
  4209. // .. .. .. ==> MASK : 0x00003F00U VAL : 0x00000200U
  4210. // .. .. .. CPU_6OR4XCLKACT = 0x1
  4211. // .. .. .. ==> 0XF8000120[24:24] = 0x00000001U
  4212. // .. .. .. ==> MASK : 0x01000000U VAL : 0x01000000U
  4213. // .. .. .. CPU_3OR2XCLKACT = 0x1
  4214. // .. .. .. ==> 0XF8000120[25:25] = 0x00000001U
  4215. // .. .. .. ==> MASK : 0x02000000U VAL : 0x02000000U
  4216. // .. .. .. CPU_2XCLKACT = 0x1
  4217. // .. .. .. ==> 0XF8000120[26:26] = 0x00000001U
  4218. // .. .. .. ==> MASK : 0x04000000U VAL : 0x04000000U
  4219. // .. .. .. CPU_1XCLKACT = 0x1
  4220. // .. .. .. ==> 0XF8000120[27:27] = 0x00000001U
  4221. // .. .. .. ==> MASK : 0x08000000U VAL : 0x08000000U
  4222. // .. .. .. CPU_PERI_CLKACT = 0x1
  4223. // .. .. .. ==> 0XF8000120[28:28] = 0x00000001U
  4224. // .. .. .. ==> MASK : 0x10000000U VAL : 0x10000000U
  4225. // .. .. ..
  4226. EMIT_MASKWRITE(0XF8000120, 0x1F003F30U ,0x1F000200U),
  4227. // .. .. FINISH: ARM PLL INIT
  4228. // .. .. START: DDR PLL INIT
  4229. // .. .. PLL_RES = 0x2
  4230. // .. .. ==> 0XF8000114[7:4] = 0x00000002U
  4231. // .. .. ==> MASK : 0x000000F0U VAL : 0x00000020U
  4232. // .. .. PLL_CP = 0x2
  4233. // .. .. ==> 0XF8000114[11:8] = 0x00000002U
  4234. // .. .. ==> MASK : 0x00000F00U VAL : 0x00000200U
  4235. // .. .. LOCK_CNT = 0x12c
  4236. // .. .. ==> 0XF8000114[21:12] = 0x0000012CU
  4237. // .. .. ==> MASK : 0x003FF000U VAL : 0x0012C000U
  4238. // .. ..
  4239. EMIT_MASKWRITE(0XF8000114, 0x003FFFF0U ,0x0012C220U),
  4240. // .. .. .. START: UPDATE FB_DIV
  4241. // .. .. .. PLL_FDIV = 0x20
  4242. // .. .. .. ==> 0XF8000104[18:12] = 0x00000020U
  4243. // .. .. .. ==> MASK : 0x0007F000U VAL : 0x00020000U
  4244. // .. .. ..
  4245. EMIT_MASKWRITE(0XF8000104, 0x0007F000U ,0x00020000U),
  4246. // .. .. .. FINISH: UPDATE FB_DIV
  4247. // .. .. .. START: BY PASS PLL
  4248. // .. .. .. PLL_BYPASS_FORCE = 1
  4249. // .. .. .. ==> 0XF8000104[4:4] = 0x00000001U
  4250. // .. .. .. ==> MASK : 0x00000010U VAL : 0x00000010U
  4251. // .. .. ..
  4252. EMIT_MASKWRITE(0XF8000104, 0x00000010U ,0x00000010U),
  4253. // .. .. .. FINISH: BY PASS PLL
  4254. // .. .. .. START: ASSERT RESET
  4255. // .. .. .. PLL_RESET = 1
  4256. // .. .. .. ==> 0XF8000104[0:0] = 0x00000001U
  4257. // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
  4258. // .. .. ..
  4259. EMIT_MASKWRITE(0XF8000104, 0x00000001U ,0x00000001U),
  4260. // .. .. .. FINISH: ASSERT RESET
  4261. // .. .. .. START: DEASSERT RESET
  4262. // .. .. .. PLL_RESET = 0
  4263. // .. .. .. ==> 0XF8000104[0:0] = 0x00000000U
  4264. // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
  4265. // .. .. ..
  4266. EMIT_MASKWRITE(0XF8000104, 0x00000001U ,0x00000000U),
  4267. // .. .. .. FINISH: DEASSERT RESET
  4268. // .. .. .. START: CHECK PLL STATUS
  4269. // .. .. .. DDR_PLL_LOCK = 1
  4270. // .. .. .. ==> 0XF800010C[1:1] = 0x00000001U
  4271. // .. .. .. ==> MASK : 0x00000002U VAL : 0x00000002U
  4272. // .. .. ..
  4273. EMIT_MASKPOLL(0XF800010C, 0x00000002U),
  4274. // .. .. .. FINISH: CHECK PLL STATUS
  4275. // .. .. .. START: REMOVE PLL BY PASS
  4276. // .. .. .. PLL_BYPASS_FORCE = 0
  4277. // .. .. .. ==> 0XF8000104[4:4] = 0x00000000U
  4278. // .. .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
  4279. // .. .. ..
  4280. EMIT_MASKWRITE(0XF8000104, 0x00000010U ,0x00000000U),
  4281. // .. .. .. FINISH: REMOVE PLL BY PASS
  4282. // .. .. .. DDR_3XCLKACT = 0x1
  4283. // .. .. .. ==> 0XF8000124[0:0] = 0x00000001U
  4284. // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
  4285. // .. .. .. DDR_2XCLKACT = 0x1
  4286. // .. .. .. ==> 0XF8000124[1:1] = 0x00000001U
  4287. // .. .. .. ==> MASK : 0x00000002U VAL : 0x00000002U
  4288. // .. .. .. DDR_3XCLK_DIVISOR = 0x2
  4289. // .. .. .. ==> 0XF8000124[25:20] = 0x00000002U
  4290. // .. .. .. ==> MASK : 0x03F00000U VAL : 0x00200000U
  4291. // .. .. .. DDR_2XCLK_DIVISOR = 0x3
  4292. // .. .. .. ==> 0XF8000124[31:26] = 0x00000003U
  4293. // .. .. .. ==> MASK : 0xFC000000U VAL : 0x0C000000U
  4294. // .. .. ..
  4295. EMIT_MASKWRITE(0XF8000124, 0xFFF00003U ,0x0C200003U),
  4296. // .. .. FINISH: DDR PLL INIT
  4297. // .. .. START: IO PLL INIT
  4298. // .. .. PLL_RES = 0xc
  4299. // .. .. ==> 0XF8000118[7:4] = 0x0000000CU
  4300. // .. .. ==> MASK : 0x000000F0U VAL : 0x000000C0U
  4301. // .. .. PLL_CP = 0x2
  4302. // .. .. ==> 0XF8000118[11:8] = 0x00000002U
  4303. // .. .. ==> MASK : 0x00000F00U VAL : 0x00000200U
  4304. // .. .. LOCK_CNT = 0x145
  4305. // .. .. ==> 0XF8000118[21:12] = 0x00000145U
  4306. // .. .. ==> MASK : 0x003FF000U VAL : 0x00145000U
  4307. // .. ..
  4308. EMIT_MASKWRITE(0XF8000118, 0x003FFFF0U ,0x001452C0U),
  4309. // .. .. .. START: UPDATE FB_DIV
  4310. // .. .. .. PLL_FDIV = 0x1e
  4311. // .. .. .. ==> 0XF8000108[18:12] = 0x0000001EU
  4312. // .. .. .. ==> MASK : 0x0007F000U VAL : 0x0001E000U
  4313. // .. .. ..
  4314. EMIT_MASKWRITE(0XF8000108, 0x0007F000U ,0x0001E000U),
  4315. // .. .. .. FINISH: UPDATE FB_DIV
  4316. // .. .. .. START: BY PASS PLL
  4317. // .. .. .. PLL_BYPASS_FORCE = 1
  4318. // .. .. .. ==> 0XF8000108[4:4] = 0x00000001U
  4319. // .. .. .. ==> MASK : 0x00000010U VAL : 0x00000010U
  4320. // .. .. ..
  4321. EMIT_MASKWRITE(0XF8000108, 0x00000010U ,0x00000010U),
  4322. // .. .. .. FINISH: BY PASS PLL
  4323. // .. .. .. START: ASSERT RESET
  4324. // .. .. .. PLL_RESET = 1
  4325. // .. .. .. ==> 0XF8000108[0:0] = 0x00000001U
  4326. // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
  4327. // .. .. ..
  4328. EMIT_MASKWRITE(0XF8000108, 0x00000001U ,0x00000001U),
  4329. // .. .. .. FINISH: ASSERT RESET
  4330. // .. .. .. START: DEASSERT RESET
  4331. // .. .. .. PLL_RESET = 0
  4332. // .. .. .. ==> 0XF8000108[0:0] = 0x00000000U
  4333. // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
  4334. // .. .. ..
  4335. EMIT_MASKWRITE(0XF8000108, 0x00000001U ,0x00000000U),
  4336. // .. .. .. FINISH: DEASSERT RESET
  4337. // .. .. .. START: CHECK PLL STATUS
  4338. // .. .. .. IO_PLL_LOCK = 1
  4339. // .. .. .. ==> 0XF800010C[2:2] = 0x00000001U
  4340. // .. .. .. ==> MASK : 0x00000004U VAL : 0x00000004U
  4341. // .. .. ..
  4342. EMIT_MASKPOLL(0XF800010C, 0x00000004U),
  4343. // .. .. .. FINISH: CHECK PLL STATUS
  4344. // .. .. .. START: REMOVE PLL BY PASS
  4345. // .. .. .. PLL_BYPASS_FORCE = 0
  4346. // .. .. .. ==> 0XF8000108[4:4] = 0x00000000U
  4347. // .. .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
  4348. // .. .. ..
  4349. EMIT_MASKWRITE(0XF8000108, 0x00000010U ,0x00000000U),
  4350. // .. .. .. FINISH: REMOVE PLL BY PASS
  4351. // .. .. FINISH: IO PLL INIT
  4352. // .. FINISH: PLL SLCR REGISTERS
  4353. // .. START: LOCK IT BACK
  4354. // .. LOCK_KEY = 0X767B
  4355. // .. ==> 0XF8000004[15:0] = 0x0000767BU
  4356. // .. ==> MASK : 0x0000FFFFU VAL : 0x0000767BU
  4357. // ..
  4358. EMIT_MASKWRITE(0XF8000004, 0x0000FFFFU ,0x0000767BU),
  4359. // .. FINISH: LOCK IT BACK
  4360. // FINISH: top
  4361. //
  4362. EMIT_EXIT(),
  4363. //
  4364. };
  4365. unsigned long ps7_clock_init_data_2_0[] = {
  4366. // START: top
  4367. // .. START: SLCR SETTINGS
  4368. // .. UNLOCK_KEY = 0XDF0D
  4369. // .. ==> 0XF8000008[15:0] = 0x0000DF0DU
  4370. // .. ==> MASK : 0x0000FFFFU VAL : 0x0000DF0DU
  4371. // ..
  4372. EMIT_MASKWRITE(0XF8000008, 0x0000FFFFU ,0x0000DF0DU),
  4373. // .. FINISH: SLCR SETTINGS
  4374. // .. START: CLOCK CONTROL SLCR REGISTERS
  4375. // .. CLKACT = 0x1
  4376. // .. ==> 0XF8000128[0:0] = 0x00000001U
  4377. // .. ==> MASK : 0x00000001U VAL : 0x00000001U
  4378. // .. DIVISOR0 = 0x23
  4379. // .. ==> 0XF8000128[13:8] = 0x00000023U
  4380. // .. ==> MASK : 0x00003F00U VAL : 0x00002300U
  4381. // .. DIVISOR1 = 0x3
  4382. // .. ==> 0XF8000128[25:20] = 0x00000003U
  4383. // .. ==> MASK : 0x03F00000U VAL : 0x00300000U
  4384. // ..
  4385. EMIT_MASKWRITE(0XF8000128, 0x03F03F01U ,0x00302301U),
  4386. // .. CLKACT = 0x1
  4387. // .. ==> 0XF8000138[0:0] = 0x00000001U
  4388. // .. ==> MASK : 0x00000001U VAL : 0x00000001U
  4389. // .. SRCSEL = 0x0
  4390. // .. ==> 0XF8000138[4:4] = 0x00000000U
  4391. // .. ==> MASK : 0x00000010U VAL : 0x00000000U
  4392. // ..
  4393. EMIT_MASKWRITE(0XF8000138, 0x00000011U ,0x00000001U),
  4394. // .. CLKACT = 0x1
  4395. // .. ==> 0XF8000140[0:0] = 0x00000001U
  4396. // .. ==> MASK : 0x00000001U VAL : 0x00000001U
  4397. // .. SRCSEL = 0x0
  4398. // .. ==> 0XF8000140[6:4] = 0x00000000U
  4399. // .. ==> MASK : 0x00000070U VAL : 0x00000000U
  4400. // .. DIVISOR = 0x8
  4401. // .. ==> 0XF8000140[13:8] = 0x00000008U
  4402. // .. ==> MASK : 0x00003F00U VAL : 0x00000800U
  4403. // .. DIVISOR1 = 0x1
  4404. // .. ==> 0XF8000140[25:20] = 0x00000001U
  4405. // .. ==> MASK : 0x03F00000U VAL : 0x00100000U
  4406. // ..
  4407. EMIT_MASKWRITE(0XF8000140, 0x03F03F71U ,0x00100801U),
  4408. // .. CLKACT = 0x1
  4409. // .. ==> 0XF800014C[0:0] = 0x00000001U
  4410. // .. ==> MASK : 0x00000001U VAL : 0x00000001U
  4411. // .. SRCSEL = 0x0
  4412. // .. ==> 0XF800014C[5:4] = 0x00000000U
  4413. // .. ==> MASK : 0x00000030U VAL : 0x00000000U
  4414. // .. DIVISOR = 0x5
  4415. // .. ==> 0XF800014C[13:8] = 0x00000005U
  4416. // .. ==> MASK : 0x00003F00U VAL : 0x00000500U
  4417. // ..
  4418. EMIT_MASKWRITE(0XF800014C, 0x00003F31U ,0x00000501U),
  4419. // .. CLKACT0 = 0x1
  4420. // .. ==> 0XF8000150[0:0] = 0x00000001U
  4421. // .. ==> MASK : 0x00000001U VAL : 0x00000001U
  4422. // .. CLKACT1 = 0x0
  4423. // .. ==> 0XF8000150[1:1] = 0x00000000U
  4424. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  4425. // .. SRCSEL = 0x0
  4426. // .. ==> 0XF8000150[5:4] = 0x00000000U
  4427. // .. ==> MASK : 0x00000030U VAL : 0x00000000U
  4428. // .. DIVISOR = 0x14
  4429. // .. ==> 0XF8000150[13:8] = 0x00000014U
  4430. // .. ==> MASK : 0x00003F00U VAL : 0x00001400U
  4431. // ..
  4432. EMIT_MASKWRITE(0XF8000150, 0x00003F33U ,0x00001401U),
  4433. // .. CLKACT0 = 0x0
  4434. // .. ==> 0XF8000154[0:0] = 0x00000000U
  4435. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  4436. // .. CLKACT1 = 0x1
  4437. // .. ==> 0XF8000154[1:1] = 0x00000001U
  4438. // .. ==> MASK : 0x00000002U VAL : 0x00000002U
  4439. // .. SRCSEL = 0x0
  4440. // .. ==> 0XF8000154[5:4] = 0x00000000U
  4441. // .. ==> MASK : 0x00000030U VAL : 0x00000000U
  4442. // .. DIVISOR = 0x14
  4443. // .. ==> 0XF8000154[13:8] = 0x00000014U
  4444. // .. ==> MASK : 0x00003F00U VAL : 0x00001400U
  4445. // ..
  4446. EMIT_MASKWRITE(0XF8000154, 0x00003F33U ,0x00001402U),
  4447. // .. CLKACT = 0x1
  4448. // .. ==> 0XF8000168[0:0] = 0x00000001U
  4449. // .. ==> MASK : 0x00000001U VAL : 0x00000001U
  4450. // .. SRCSEL = 0x0
  4451. // .. ==> 0XF8000168[5:4] = 0x00000000U
  4452. // .. ==> MASK : 0x00000030U VAL : 0x00000000U
  4453. // .. DIVISOR = 0x5
  4454. // .. ==> 0XF8000168[13:8] = 0x00000005U
  4455. // .. ==> MASK : 0x00003F00U VAL : 0x00000500U
  4456. // ..
  4457. EMIT_MASKWRITE(0XF8000168, 0x00003F31U ,0x00000501U),
  4458. // .. SRCSEL = 0x0
  4459. // .. ==> 0XF8000170[5:4] = 0x00000000U
  4460. // .. ==> MASK : 0x00000030U VAL : 0x00000000U
  4461. // .. DIVISOR0 = 0xa
  4462. // .. ==> 0XF8000170[13:8] = 0x0000000AU
  4463. // .. ==> MASK : 0x00003F00U VAL : 0x00000A00U
  4464. // .. DIVISOR1 = 0x1
  4465. // .. ==> 0XF8000170[25:20] = 0x00000001U
  4466. // .. ==> MASK : 0x03F00000U VAL : 0x00100000U
  4467. // ..
  4468. EMIT_MASKWRITE(0XF8000170, 0x03F03F30U ,0x00100A00U),
  4469. // .. SRCSEL = 0x0
  4470. // .. ==> 0XF8000180[5:4] = 0x00000000U
  4471. // .. ==> MASK : 0x00000030U VAL : 0x00000000U
  4472. // .. DIVISOR0 = 0xa
  4473. // .. ==> 0XF8000180[13:8] = 0x0000000AU
  4474. // .. ==> MASK : 0x00003F00U VAL : 0x00000A00U
  4475. // .. DIVISOR1 = 0x1
  4476. // .. ==> 0XF8000180[25:20] = 0x00000001U
  4477. // .. ==> MASK : 0x03F00000U VAL : 0x00100000U
  4478. // ..
  4479. EMIT_MASKWRITE(0XF8000180, 0x03F03F30U ,0x00100A00U),
  4480. // .. SRCSEL = 0x0
  4481. // .. ==> 0XF8000190[5:4] = 0x00000000U
  4482. // .. ==> MASK : 0x00000030U VAL : 0x00000000U
  4483. // .. DIVISOR0 = 0x1e
  4484. // .. ==> 0XF8000190[13:8] = 0x0000001EU
  4485. // .. ==> MASK : 0x00003F00U VAL : 0x00001E00U
  4486. // .. DIVISOR1 = 0x1
  4487. // .. ==> 0XF8000190[25:20] = 0x00000001U
  4488. // .. ==> MASK : 0x03F00000U VAL : 0x00100000U
  4489. // ..
  4490. EMIT_MASKWRITE(0XF8000190, 0x03F03F30U ,0x00101E00U),
  4491. // .. SRCSEL = 0x0
  4492. // .. ==> 0XF80001A0[5:4] = 0x00000000U
  4493. // .. ==> MASK : 0x00000030U VAL : 0x00000000U
  4494. // .. DIVISOR0 = 0x14
  4495. // .. ==> 0XF80001A0[13:8] = 0x00000014U
  4496. // .. ==> MASK : 0x00003F00U VAL : 0x00001400U
  4497. // .. DIVISOR1 = 0x1
  4498. // .. ==> 0XF80001A0[25:20] = 0x00000001U
  4499. // .. ==> MASK : 0x03F00000U VAL : 0x00100000U
  4500. // ..
  4501. EMIT_MASKWRITE(0XF80001A0, 0x03F03F30U ,0x00101400U),
  4502. // .. CLK_621_TRUE = 0x1
  4503. // .. ==> 0XF80001C4[0:0] = 0x00000001U
  4504. // .. ==> MASK : 0x00000001U VAL : 0x00000001U
  4505. // ..
  4506. EMIT_MASKWRITE(0XF80001C4, 0x00000001U ,0x00000001U),
  4507. // .. DMA_CPU_2XCLKACT = 0x1
  4508. // .. ==> 0XF800012C[0:0] = 0x00000001U
  4509. // .. ==> MASK : 0x00000001U VAL : 0x00000001U
  4510. // .. USB0_CPU_1XCLKACT = 0x1
  4511. // .. ==> 0XF800012C[2:2] = 0x00000001U
  4512. // .. ==> MASK : 0x00000004U VAL : 0x00000004U
  4513. // .. USB1_CPU_1XCLKACT = 0x1
  4514. // .. ==> 0XF800012C[3:3] = 0x00000001U
  4515. // .. ==> MASK : 0x00000008U VAL : 0x00000008U
  4516. // .. GEM0_CPU_1XCLKACT = 0x1
  4517. // .. ==> 0XF800012C[6:6] = 0x00000001U
  4518. // .. ==> MASK : 0x00000040U VAL : 0x00000040U
  4519. // .. GEM1_CPU_1XCLKACT = 0x0
  4520. // .. ==> 0XF800012C[7:7] = 0x00000000U
  4521. // .. ==> MASK : 0x00000080U VAL : 0x00000000U
  4522. // .. SDI0_CPU_1XCLKACT = 0x1
  4523. // .. ==> 0XF800012C[10:10] = 0x00000001U
  4524. // .. ==> MASK : 0x00000400U VAL : 0x00000400U
  4525. // .. SDI1_CPU_1XCLKACT = 0x0
  4526. // .. ==> 0XF800012C[11:11] = 0x00000000U
  4527. // .. ==> MASK : 0x00000800U VAL : 0x00000000U
  4528. // .. SPI0_CPU_1XCLKACT = 0x0
  4529. // .. ==> 0XF800012C[14:14] = 0x00000000U
  4530. // .. ==> MASK : 0x00004000U VAL : 0x00000000U
  4531. // .. SPI1_CPU_1XCLKACT = 0x0
  4532. // .. ==> 0XF800012C[15:15] = 0x00000000U
  4533. // .. ==> MASK : 0x00008000U VAL : 0x00000000U
  4534. // .. CAN0_CPU_1XCLKACT = 0x0
  4535. // .. ==> 0XF800012C[16:16] = 0x00000000U
  4536. // .. ==> MASK : 0x00010000U VAL : 0x00000000U
  4537. // .. CAN1_CPU_1XCLKACT = 0x0
  4538. // .. ==> 0XF800012C[17:17] = 0x00000000U
  4539. // .. ==> MASK : 0x00020000U VAL : 0x00000000U
  4540. // .. I2C0_CPU_1XCLKACT = 0x1
  4541. // .. ==> 0XF800012C[18:18] = 0x00000001U
  4542. // .. ==> MASK : 0x00040000U VAL : 0x00040000U
  4543. // .. I2C1_CPU_1XCLKACT = 0x1
  4544. // .. ==> 0XF800012C[19:19] = 0x00000001U
  4545. // .. ==> MASK : 0x00080000U VAL : 0x00080000U
  4546. // .. UART0_CPU_1XCLKACT = 0x0
  4547. // .. ==> 0XF800012C[20:20] = 0x00000000U
  4548. // .. ==> MASK : 0x00100000U VAL : 0x00000000U
  4549. // .. UART1_CPU_1XCLKACT = 0x1
  4550. // .. ==> 0XF800012C[21:21] = 0x00000001U
  4551. // .. ==> MASK : 0x00200000U VAL : 0x00200000U
  4552. // .. GPIO_CPU_1XCLKACT = 0x1
  4553. // .. ==> 0XF800012C[22:22] = 0x00000001U
  4554. // .. ==> MASK : 0x00400000U VAL : 0x00400000U
  4555. // .. LQSPI_CPU_1XCLKACT = 0x1
  4556. // .. ==> 0XF800012C[23:23] = 0x00000001U
  4557. // .. ==> MASK : 0x00800000U VAL : 0x00800000U
  4558. // .. SMC_CPU_1XCLKACT = 0x1
  4559. // .. ==> 0XF800012C[24:24] = 0x00000001U
  4560. // .. ==> MASK : 0x01000000U VAL : 0x01000000U
  4561. // ..
  4562. EMIT_MASKWRITE(0XF800012C, 0x01FFCCCDU ,0x01EC044DU),
  4563. // .. FINISH: CLOCK CONTROL SLCR REGISTERS
  4564. // .. START: THIS SHOULD BE BLANK
  4565. // .. FINISH: THIS SHOULD BE BLANK
  4566. // .. START: LOCK IT BACK
  4567. // .. LOCK_KEY = 0X767B
  4568. // .. ==> 0XF8000004[15:0] = 0x0000767BU
  4569. // .. ==> MASK : 0x0000FFFFU VAL : 0x0000767BU
  4570. // ..
  4571. EMIT_MASKWRITE(0XF8000004, 0x0000FFFFU ,0x0000767BU),
  4572. // .. FINISH: LOCK IT BACK
  4573. // FINISH: top
  4574. //
  4575. EMIT_EXIT(),
  4576. //
  4577. };
  4578. unsigned long ps7_ddr_init_data_2_0[] = {
  4579. // START: top
  4580. // .. START: DDR INITIALIZATION
  4581. // .. .. START: LOCK DDR
  4582. // .. .. reg_ddrc_soft_rstb = 0
  4583. // .. .. ==> 0XF8006000[0:0] = 0x00000000U
  4584. // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
  4585. // .. .. reg_ddrc_powerdown_en = 0x0
  4586. // .. .. ==> 0XF8006000[1:1] = 0x00000000U
  4587. // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
  4588. // .. .. reg_ddrc_data_bus_width = 0x0
  4589. // .. .. ==> 0XF8006000[3:2] = 0x00000000U
  4590. // .. .. ==> MASK : 0x0000000CU VAL : 0x00000000U
  4591. // .. .. reg_ddrc_burst8_refresh = 0x0
  4592. // .. .. ==> 0XF8006000[6:4] = 0x00000000U
  4593. // .. .. ==> MASK : 0x00000070U VAL : 0x00000000U
  4594. // .. .. reg_ddrc_rdwr_idle_gap = 0x1
  4595. // .. .. ==> 0XF8006000[13:7] = 0x00000001U
  4596. // .. .. ==> MASK : 0x00003F80U VAL : 0x00000080U
  4597. // .. .. reg_ddrc_dis_rd_bypass = 0x0
  4598. // .. .. ==> 0XF8006000[14:14] = 0x00000000U
  4599. // .. .. ==> MASK : 0x00004000U VAL : 0x00000000U
  4600. // .. .. reg_ddrc_dis_act_bypass = 0x0
  4601. // .. .. ==> 0XF8006000[15:15] = 0x00000000U
  4602. // .. .. ==> MASK : 0x00008000U VAL : 0x00000000U
  4603. // .. .. reg_ddrc_dis_auto_refresh = 0x0
  4604. // .. .. ==> 0XF8006000[16:16] = 0x00000000U
  4605. // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
  4606. // .. ..
  4607. EMIT_MASKWRITE(0XF8006000, 0x0001FFFFU ,0x00000080U),
  4608. // .. .. FINISH: LOCK DDR
  4609. // .. .. reg_ddrc_t_rfc_nom_x32 = 0x81
  4610. // .. .. ==> 0XF8006004[11:0] = 0x00000081U
  4611. // .. .. ==> MASK : 0x00000FFFU VAL : 0x00000081U
  4612. // .. .. reg_ddrc_active_ranks = 0x1
  4613. // .. .. ==> 0XF8006004[13:12] = 0x00000001U
  4614. // .. .. ==> MASK : 0x00003000U VAL : 0x00001000U
  4615. // .. .. reg_ddrc_addrmap_cs_bit0 = 0x0
  4616. // .. .. ==> 0XF8006004[18:14] = 0x00000000U
  4617. // .. .. ==> MASK : 0x0007C000U VAL : 0x00000000U
  4618. // .. .. reg_ddrc_wr_odt_block = 0x1
  4619. // .. .. ==> 0XF8006004[20:19] = 0x00000001U
  4620. // .. .. ==> MASK : 0x00180000U VAL : 0x00080000U
  4621. // .. .. reg_ddrc_diff_rank_rd_2cycle_gap = 0x0
  4622. // .. .. ==> 0XF8006004[21:21] = 0x00000000U
  4623. // .. .. ==> MASK : 0x00200000U VAL : 0x00000000U
  4624. // .. .. reg_ddrc_addrmap_cs_bit1 = 0x0
  4625. // .. .. ==> 0XF8006004[26:22] = 0x00000000U
  4626. // .. .. ==> MASK : 0x07C00000U VAL : 0x00000000U
  4627. // .. .. reg_ddrc_addrmap_open_bank = 0x0
  4628. // .. .. ==> 0XF8006004[27:27] = 0x00000000U
  4629. // .. .. ==> MASK : 0x08000000U VAL : 0x00000000U
  4630. // .. .. reg_ddrc_addrmap_4bank_ram = 0x0
  4631. // .. .. ==> 0XF8006004[28:28] = 0x00000000U
  4632. // .. .. ==> MASK : 0x10000000U VAL : 0x00000000U
  4633. // .. ..
  4634. EMIT_MASKWRITE(0XF8006004, 0x1FFFFFFFU ,0x00081081U),
  4635. // .. .. reg_ddrc_hpr_min_non_critical_x32 = 0xf
  4636. // .. .. ==> 0XF8006008[10:0] = 0x0000000FU
  4637. // .. .. ==> MASK : 0x000007FFU VAL : 0x0000000FU
  4638. // .. .. reg_ddrc_hpr_max_starve_x32 = 0xf
  4639. // .. .. ==> 0XF8006008[21:11] = 0x0000000FU
  4640. // .. .. ==> MASK : 0x003FF800U VAL : 0x00007800U
  4641. // .. .. reg_ddrc_hpr_xact_run_length = 0xf
  4642. // .. .. ==> 0XF8006008[25:22] = 0x0000000FU
  4643. // .. .. ==> MASK : 0x03C00000U VAL : 0x03C00000U
  4644. // .. ..
  4645. EMIT_MASKWRITE(0XF8006008, 0x03FFFFFFU ,0x03C0780FU),
  4646. // .. .. reg_ddrc_lpr_min_non_critical_x32 = 0x1
  4647. // .. .. ==> 0XF800600C[10:0] = 0x00000001U
  4648. // .. .. ==> MASK : 0x000007FFU VAL : 0x00000001U
  4649. // .. .. reg_ddrc_lpr_max_starve_x32 = 0x2
  4650. // .. .. ==> 0XF800600C[21:11] = 0x00000002U
  4651. // .. .. ==> MASK : 0x003FF800U VAL : 0x00001000U
  4652. // .. .. reg_ddrc_lpr_xact_run_length = 0x8
  4653. // .. .. ==> 0XF800600C[25:22] = 0x00000008U
  4654. // .. .. ==> MASK : 0x03C00000U VAL : 0x02000000U
  4655. // .. ..
  4656. EMIT_MASKWRITE(0XF800600C, 0x03FFFFFFU ,0x02001001U),
  4657. // .. .. reg_ddrc_w_min_non_critical_x32 = 0x1
  4658. // .. .. ==> 0XF8006010[10:0] = 0x00000001U
  4659. // .. .. ==> MASK : 0x000007FFU VAL : 0x00000001U
  4660. // .. .. reg_ddrc_w_xact_run_length = 0x8
  4661. // .. .. ==> 0XF8006010[14:11] = 0x00000008U
  4662. // .. .. ==> MASK : 0x00007800U VAL : 0x00004000U
  4663. // .. .. reg_ddrc_w_max_starve_x32 = 0x2
  4664. // .. .. ==> 0XF8006010[25:15] = 0x00000002U
  4665. // .. .. ==> MASK : 0x03FF8000U VAL : 0x00010000U
  4666. // .. ..
  4667. EMIT_MASKWRITE(0XF8006010, 0x03FFFFFFU ,0x00014001U),
  4668. // .. .. reg_ddrc_t_rc = 0x1a
  4669. // .. .. ==> 0XF8006014[5:0] = 0x0000001AU
  4670. // .. .. ==> MASK : 0x0000003FU VAL : 0x0000001AU
  4671. // .. .. reg_ddrc_t_rfc_min = 0xa0
  4672. // .. .. ==> 0XF8006014[13:6] = 0x000000A0U
  4673. // .. .. ==> MASK : 0x00003FC0U VAL : 0x00002800U
  4674. // .. .. reg_ddrc_post_selfref_gap_x32 = 0x10
  4675. // .. .. ==> 0XF8006014[20:14] = 0x00000010U
  4676. // .. .. ==> MASK : 0x001FC000U VAL : 0x00040000U
  4677. // .. ..
  4678. EMIT_MASKWRITE(0XF8006014, 0x001FFFFFU ,0x0004281AU),
  4679. // .. .. reg_ddrc_wr2pre = 0x12
  4680. // .. .. ==> 0XF8006018[4:0] = 0x00000012U
  4681. // .. .. ==> MASK : 0x0000001FU VAL : 0x00000012U
  4682. // .. .. reg_ddrc_powerdown_to_x32 = 0x6
  4683. // .. .. ==> 0XF8006018[9:5] = 0x00000006U
  4684. // .. .. ==> MASK : 0x000003E0U VAL : 0x000000C0U
  4685. // .. .. reg_ddrc_t_faw = 0x16
  4686. // .. .. ==> 0XF8006018[15:10] = 0x00000016U
  4687. // .. .. ==> MASK : 0x0000FC00U VAL : 0x00005800U
  4688. // .. .. reg_ddrc_t_ras_max = 0x24
  4689. // .. .. ==> 0XF8006018[21:16] = 0x00000024U
  4690. // .. .. ==> MASK : 0x003F0000U VAL : 0x00240000U
  4691. // .. .. reg_ddrc_t_ras_min = 0x13
  4692. // .. .. ==> 0XF8006018[26:22] = 0x00000013U
  4693. // .. .. ==> MASK : 0x07C00000U VAL : 0x04C00000U
  4694. // .. .. reg_ddrc_t_cke = 0x4
  4695. // .. .. ==> 0XF8006018[31:28] = 0x00000004U
  4696. // .. .. ==> MASK : 0xF0000000U VAL : 0x40000000U
  4697. // .. ..
  4698. EMIT_MASKWRITE(0XF8006018, 0xF7FFFFFFU ,0x44E458D2U),
  4699. // .. .. reg_ddrc_write_latency = 0x5
  4700. // .. .. ==> 0XF800601C[4:0] = 0x00000005U
  4701. // .. .. ==> MASK : 0x0000001FU VAL : 0x00000005U
  4702. // .. .. reg_ddrc_rd2wr = 0x7
  4703. // .. .. ==> 0XF800601C[9:5] = 0x00000007U
  4704. // .. .. ==> MASK : 0x000003E0U VAL : 0x000000E0U
  4705. // .. .. reg_ddrc_wr2rd = 0xe
  4706. // .. .. ==> 0XF800601C[14:10] = 0x0000000EU
  4707. // .. .. ==> MASK : 0x00007C00U VAL : 0x00003800U
  4708. // .. .. reg_ddrc_t_xp = 0x4
  4709. // .. .. ==> 0XF800601C[19:15] = 0x00000004U
  4710. // .. .. ==> MASK : 0x000F8000U VAL : 0x00020000U
  4711. // .. .. reg_ddrc_pad_pd = 0x0
  4712. // .. .. ==> 0XF800601C[22:20] = 0x00000000U
  4713. // .. .. ==> MASK : 0x00700000U VAL : 0x00000000U
  4714. // .. .. reg_ddrc_rd2pre = 0x4
  4715. // .. .. ==> 0XF800601C[27:23] = 0x00000004U
  4716. // .. .. ==> MASK : 0x0F800000U VAL : 0x02000000U
  4717. // .. .. reg_ddrc_t_rcd = 0x7
  4718. // .. .. ==> 0XF800601C[31:28] = 0x00000007U
  4719. // .. .. ==> MASK : 0xF0000000U VAL : 0x70000000U
  4720. // .. ..
  4721. EMIT_MASKWRITE(0XF800601C, 0xFFFFFFFFU ,0x720238E5U),
  4722. // .. .. reg_ddrc_t_ccd = 0x4
  4723. // .. .. ==> 0XF8006020[4:2] = 0x00000004U
  4724. // .. .. ==> MASK : 0x0000001CU VAL : 0x00000010U
  4725. // .. .. reg_ddrc_t_rrd = 0x6
  4726. // .. .. ==> 0XF8006020[7:5] = 0x00000006U
  4727. // .. .. ==> MASK : 0x000000E0U VAL : 0x000000C0U
  4728. // .. .. reg_ddrc_refresh_margin = 0x2
  4729. // .. .. ==> 0XF8006020[11:8] = 0x00000002U
  4730. // .. .. ==> MASK : 0x00000F00U VAL : 0x00000200U
  4731. // .. .. reg_ddrc_t_rp = 0x7
  4732. // .. .. ==> 0XF8006020[15:12] = 0x00000007U
  4733. // .. .. ==> MASK : 0x0000F000U VAL : 0x00007000U
  4734. // .. .. reg_ddrc_refresh_to_x32 = 0x8
  4735. // .. .. ==> 0XF8006020[20:16] = 0x00000008U
  4736. // .. .. ==> MASK : 0x001F0000U VAL : 0x00080000U
  4737. // .. .. reg_ddrc_sdram = 0x1
  4738. // .. .. ==> 0XF8006020[21:21] = 0x00000001U
  4739. // .. .. ==> MASK : 0x00200000U VAL : 0x00200000U
  4740. // .. .. reg_ddrc_mobile = 0x0
  4741. // .. .. ==> 0XF8006020[22:22] = 0x00000000U
  4742. // .. .. ==> MASK : 0x00400000U VAL : 0x00000000U
  4743. // .. .. reg_ddrc_clock_stop_en = 0x0
  4744. // .. .. ==> 0XF8006020[23:23] = 0x00000000U
  4745. // .. .. ==> MASK : 0x00800000U VAL : 0x00000000U
  4746. // .. .. reg_ddrc_read_latency = 0x7
  4747. // .. .. ==> 0XF8006020[28:24] = 0x00000007U
  4748. // .. .. ==> MASK : 0x1F000000U VAL : 0x07000000U
  4749. // .. .. reg_phy_mode_ddr1_ddr2 = 0x1
  4750. // .. .. ==> 0XF8006020[29:29] = 0x00000001U
  4751. // .. .. ==> MASK : 0x20000000U VAL : 0x20000000U
  4752. // .. .. reg_ddrc_dis_pad_pd = 0x0
  4753. // .. .. ==> 0XF8006020[30:30] = 0x00000000U
  4754. // .. .. ==> MASK : 0x40000000U VAL : 0x00000000U
  4755. // .. .. reg_ddrc_loopback = 0x0
  4756. // .. .. ==> 0XF8006020[31:31] = 0x00000000U
  4757. // .. .. ==> MASK : 0x80000000U VAL : 0x00000000U
  4758. // .. ..
  4759. EMIT_MASKWRITE(0XF8006020, 0xFFFFFFFCU ,0x272872D0U),
  4760. // .. .. reg_ddrc_en_2t_timing_mode = 0x0
  4761. // .. .. ==> 0XF8006024[0:0] = 0x00000000U
  4762. // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
  4763. // .. .. reg_ddrc_prefer_write = 0x0
  4764. // .. .. ==> 0XF8006024[1:1] = 0x00000000U
  4765. // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
  4766. // .. .. reg_ddrc_max_rank_rd = 0xf
  4767. // .. .. ==> 0XF8006024[5:2] = 0x0000000FU
  4768. // .. .. ==> MASK : 0x0000003CU VAL : 0x0000003CU
  4769. // .. .. reg_ddrc_mr_wr = 0x0
  4770. // .. .. ==> 0XF8006024[6:6] = 0x00000000U
  4771. // .. .. ==> MASK : 0x00000040U VAL : 0x00000000U
  4772. // .. .. reg_ddrc_mr_addr = 0x0
  4773. // .. .. ==> 0XF8006024[8:7] = 0x00000000U
  4774. // .. .. ==> MASK : 0x00000180U VAL : 0x00000000U
  4775. // .. .. reg_ddrc_mr_data = 0x0
  4776. // .. .. ==> 0XF8006024[24:9] = 0x00000000U
  4777. // .. .. ==> MASK : 0x01FFFE00U VAL : 0x00000000U
  4778. // .. .. ddrc_reg_mr_wr_busy = 0x0
  4779. // .. .. ==> 0XF8006024[25:25] = 0x00000000U
  4780. // .. .. ==> MASK : 0x02000000U VAL : 0x00000000U
  4781. // .. .. reg_ddrc_mr_type = 0x0
  4782. // .. .. ==> 0XF8006024[26:26] = 0x00000000U
  4783. // .. .. ==> MASK : 0x04000000U VAL : 0x00000000U
  4784. // .. .. reg_ddrc_mr_rdata_valid = 0x0
  4785. // .. .. ==> 0XF8006024[27:27] = 0x00000000U
  4786. // .. .. ==> MASK : 0x08000000U VAL : 0x00000000U
  4787. // .. ..
  4788. EMIT_MASKWRITE(0XF8006024, 0x0FFFFFFFU ,0x0000003CU),
  4789. // .. .. reg_ddrc_final_wait_x32 = 0x7
  4790. // .. .. ==> 0XF8006028[6:0] = 0x00000007U
  4791. // .. .. ==> MASK : 0x0000007FU VAL : 0x00000007U
  4792. // .. .. reg_ddrc_pre_ocd_x32 = 0x0
  4793. // .. .. ==> 0XF8006028[10:7] = 0x00000000U
  4794. // .. .. ==> MASK : 0x00000780U VAL : 0x00000000U
  4795. // .. .. reg_ddrc_t_mrd = 0x4
  4796. // .. .. ==> 0XF8006028[13:11] = 0x00000004U
  4797. // .. .. ==> MASK : 0x00003800U VAL : 0x00002000U
  4798. // .. ..
  4799. EMIT_MASKWRITE(0XF8006028, 0x00003FFFU ,0x00002007U),
  4800. // .. .. reg_ddrc_emr2 = 0x8
  4801. // .. .. ==> 0XF800602C[15:0] = 0x00000008U
  4802. // .. .. ==> MASK : 0x0000FFFFU VAL : 0x00000008U
  4803. // .. .. reg_ddrc_emr3 = 0x0
  4804. // .. .. ==> 0XF800602C[31:16] = 0x00000000U
  4805. // .. .. ==> MASK : 0xFFFF0000U VAL : 0x00000000U
  4806. // .. ..
  4807. EMIT_MASKWRITE(0XF800602C, 0xFFFFFFFFU ,0x00000008U),
  4808. // .. .. reg_ddrc_mr = 0x930
  4809. // .. .. ==> 0XF8006030[15:0] = 0x00000930U
  4810. // .. .. ==> MASK : 0x0000FFFFU VAL : 0x00000930U
  4811. // .. .. reg_ddrc_emr = 0x4
  4812. // .. .. ==> 0XF8006030[31:16] = 0x00000004U
  4813. // .. .. ==> MASK : 0xFFFF0000U VAL : 0x00040000U
  4814. // .. ..
  4815. EMIT_MASKWRITE(0XF8006030, 0xFFFFFFFFU ,0x00040930U),
  4816. // .. .. reg_ddrc_burst_rdwr = 0x4
  4817. // .. .. ==> 0XF8006034[3:0] = 0x00000004U
  4818. // .. .. ==> MASK : 0x0000000FU VAL : 0x00000004U
  4819. // .. .. reg_ddrc_pre_cke_x1024 = 0x105
  4820. // .. .. ==> 0XF8006034[13:4] = 0x00000105U
  4821. // .. .. ==> MASK : 0x00003FF0U VAL : 0x00001050U
  4822. // .. .. reg_ddrc_post_cke_x1024 = 0x1
  4823. // .. .. ==> 0XF8006034[25:16] = 0x00000001U
  4824. // .. .. ==> MASK : 0x03FF0000U VAL : 0x00010000U
  4825. // .. .. reg_ddrc_burstchop = 0x0
  4826. // .. .. ==> 0XF8006034[28:28] = 0x00000000U
  4827. // .. .. ==> MASK : 0x10000000U VAL : 0x00000000U
  4828. // .. ..
  4829. EMIT_MASKWRITE(0XF8006034, 0x13FF3FFFU ,0x00011054U),
  4830. // .. .. reg_ddrc_force_low_pri_n = 0x0
  4831. // .. .. ==> 0XF8006038[0:0] = 0x00000000U
  4832. // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
  4833. // .. .. reg_ddrc_dis_dq = 0x0
  4834. // .. .. ==> 0XF8006038[1:1] = 0x00000000U
  4835. // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
  4836. // .. .. reg_phy_debug_mode = 0x0
  4837. // .. .. ==> 0XF8006038[6:6] = 0x00000000U
  4838. // .. .. ==> MASK : 0x00000040U VAL : 0x00000000U
  4839. // .. .. reg_phy_wr_level_start = 0x0
  4840. // .. .. ==> 0XF8006038[7:7] = 0x00000000U
  4841. // .. .. ==> MASK : 0x00000080U VAL : 0x00000000U
  4842. // .. .. reg_phy_rd_level_start = 0x0
  4843. // .. .. ==> 0XF8006038[8:8] = 0x00000000U
  4844. // .. .. ==> MASK : 0x00000100U VAL : 0x00000000U
  4845. // .. .. reg_phy_dq0_wait_t = 0x0
  4846. // .. .. ==> 0XF8006038[12:9] = 0x00000000U
  4847. // .. .. ==> MASK : 0x00001E00U VAL : 0x00000000U
  4848. // .. ..
  4849. EMIT_MASKWRITE(0XF8006038, 0x00001FC3U ,0x00000000U),
  4850. // .. .. reg_ddrc_addrmap_bank_b0 = 0x7
  4851. // .. .. ==> 0XF800603C[3:0] = 0x00000007U
  4852. // .. .. ==> MASK : 0x0000000FU VAL : 0x00000007U
  4853. // .. .. reg_ddrc_addrmap_bank_b1 = 0x7
  4854. // .. .. ==> 0XF800603C[7:4] = 0x00000007U
  4855. // .. .. ==> MASK : 0x000000F0U VAL : 0x00000070U
  4856. // .. .. reg_ddrc_addrmap_bank_b2 = 0x7
  4857. // .. .. ==> 0XF800603C[11:8] = 0x00000007U
  4858. // .. .. ==> MASK : 0x00000F00U VAL : 0x00000700U
  4859. // .. .. reg_ddrc_addrmap_col_b5 = 0x0
  4860. // .. .. ==> 0XF800603C[15:12] = 0x00000000U
  4861. // .. .. ==> MASK : 0x0000F000U VAL : 0x00000000U
  4862. // .. .. reg_ddrc_addrmap_col_b6 = 0x0
  4863. // .. .. ==> 0XF800603C[19:16] = 0x00000000U
  4864. // .. .. ==> MASK : 0x000F0000U VAL : 0x00000000U
  4865. // .. ..
  4866. EMIT_MASKWRITE(0XF800603C, 0x000FFFFFU ,0x00000777U),
  4867. // .. .. reg_ddrc_addrmap_col_b2 = 0x0
  4868. // .. .. ==> 0XF8006040[3:0] = 0x00000000U
  4869. // .. .. ==> MASK : 0x0000000FU VAL : 0x00000000U
  4870. // .. .. reg_ddrc_addrmap_col_b3 = 0x0
  4871. // .. .. ==> 0XF8006040[7:4] = 0x00000000U
  4872. // .. .. ==> MASK : 0x000000F0U VAL : 0x00000000U
  4873. // .. .. reg_ddrc_addrmap_col_b4 = 0x0
  4874. // .. .. ==> 0XF8006040[11:8] = 0x00000000U
  4875. // .. .. ==> MASK : 0x00000F00U VAL : 0x00000000U
  4876. // .. .. reg_ddrc_addrmap_col_b7 = 0x0
  4877. // .. .. ==> 0XF8006040[15:12] = 0x00000000U
  4878. // .. .. ==> MASK : 0x0000F000U VAL : 0x00000000U
  4879. // .. .. reg_ddrc_addrmap_col_b8 = 0x0
  4880. // .. .. ==> 0XF8006040[19:16] = 0x00000000U
  4881. // .. .. ==> MASK : 0x000F0000U VAL : 0x00000000U
  4882. // .. .. reg_ddrc_addrmap_col_b9 = 0xf
  4883. // .. .. ==> 0XF8006040[23:20] = 0x0000000FU
  4884. // .. .. ==> MASK : 0x00F00000U VAL : 0x00F00000U
  4885. // .. .. reg_ddrc_addrmap_col_b10 = 0xf
  4886. // .. .. ==> 0XF8006040[27:24] = 0x0000000FU
  4887. // .. .. ==> MASK : 0x0F000000U VAL : 0x0F000000U
  4888. // .. .. reg_ddrc_addrmap_col_b11 = 0xf
  4889. // .. .. ==> 0XF8006040[31:28] = 0x0000000FU
  4890. // .. .. ==> MASK : 0xF0000000U VAL : 0xF0000000U
  4891. // .. ..
  4892. EMIT_MASKWRITE(0XF8006040, 0xFFFFFFFFU ,0xFFF00000U),
  4893. // .. .. reg_ddrc_addrmap_row_b0 = 0x6
  4894. // .. .. ==> 0XF8006044[3:0] = 0x00000006U
  4895. // .. .. ==> MASK : 0x0000000FU VAL : 0x00000006U
  4896. // .. .. reg_ddrc_addrmap_row_b1 = 0x6
  4897. // .. .. ==> 0XF8006044[7:4] = 0x00000006U
  4898. // .. .. ==> MASK : 0x000000F0U VAL : 0x00000060U
  4899. // .. .. reg_ddrc_addrmap_row_b2_11 = 0x6
  4900. // .. .. ==> 0XF8006044[11:8] = 0x00000006U
  4901. // .. .. ==> MASK : 0x00000F00U VAL : 0x00000600U
  4902. // .. .. reg_ddrc_addrmap_row_b12 = 0x6
  4903. // .. .. ==> 0XF8006044[15:12] = 0x00000006U
  4904. // .. .. ==> MASK : 0x0000F000U VAL : 0x00006000U
  4905. // .. .. reg_ddrc_addrmap_row_b13 = 0x6
  4906. // .. .. ==> 0XF8006044[19:16] = 0x00000006U
  4907. // .. .. ==> MASK : 0x000F0000U VAL : 0x00060000U
  4908. // .. .. reg_ddrc_addrmap_row_b14 = 0x6
  4909. // .. .. ==> 0XF8006044[23:20] = 0x00000006U
  4910. // .. .. ==> MASK : 0x00F00000U VAL : 0x00600000U
  4911. // .. .. reg_ddrc_addrmap_row_b15 = 0xf
  4912. // .. .. ==> 0XF8006044[27:24] = 0x0000000FU
  4913. // .. .. ==> MASK : 0x0F000000U VAL : 0x0F000000U
  4914. // .. ..
  4915. EMIT_MASKWRITE(0XF8006044, 0x0FFFFFFFU ,0x0F666666U),
  4916. // .. .. reg_ddrc_rank0_rd_odt = 0x0
  4917. // .. .. ==> 0XF8006048[2:0] = 0x00000000U
  4918. // .. .. ==> MASK : 0x00000007U VAL : 0x00000000U
  4919. // .. .. reg_ddrc_rank0_wr_odt = 0x1
  4920. // .. .. ==> 0XF8006048[5:3] = 0x00000001U
  4921. // .. .. ==> MASK : 0x00000038U VAL : 0x00000008U
  4922. // .. .. reg_ddrc_rank1_rd_odt = 0x1
  4923. // .. .. ==> 0XF8006048[8:6] = 0x00000001U
  4924. // .. .. ==> MASK : 0x000001C0U VAL : 0x00000040U
  4925. // .. .. reg_ddrc_rank1_wr_odt = 0x1
  4926. // .. .. ==> 0XF8006048[11:9] = 0x00000001U
  4927. // .. .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  4928. // .. .. reg_phy_rd_local_odt = 0x0
  4929. // .. .. ==> 0XF8006048[13:12] = 0x00000000U
  4930. // .. .. ==> MASK : 0x00003000U VAL : 0x00000000U
  4931. // .. .. reg_phy_wr_local_odt = 0x3
  4932. // .. .. ==> 0XF8006048[15:14] = 0x00000003U
  4933. // .. .. ==> MASK : 0x0000C000U VAL : 0x0000C000U
  4934. // .. .. reg_phy_idle_local_odt = 0x3
  4935. // .. .. ==> 0XF8006048[17:16] = 0x00000003U
  4936. // .. .. ==> MASK : 0x00030000U VAL : 0x00030000U
  4937. // .. .. reg_ddrc_rank2_rd_odt = 0x0
  4938. // .. .. ==> 0XF8006048[20:18] = 0x00000000U
  4939. // .. .. ==> MASK : 0x001C0000U VAL : 0x00000000U
  4940. // .. .. reg_ddrc_rank2_wr_odt = 0x0
  4941. // .. .. ==> 0XF8006048[23:21] = 0x00000000U
  4942. // .. .. ==> MASK : 0x00E00000U VAL : 0x00000000U
  4943. // .. .. reg_ddrc_rank3_rd_odt = 0x0
  4944. // .. .. ==> 0XF8006048[26:24] = 0x00000000U
  4945. // .. .. ==> MASK : 0x07000000U VAL : 0x00000000U
  4946. // .. .. reg_ddrc_rank3_wr_odt = 0x0
  4947. // .. .. ==> 0XF8006048[29:27] = 0x00000000U
  4948. // .. .. ==> MASK : 0x38000000U VAL : 0x00000000U
  4949. // .. ..
  4950. EMIT_MASKWRITE(0XF8006048, 0x3FFFFFFFU ,0x0003C248U),
  4951. // .. .. reg_phy_rd_cmd_to_data = 0x0
  4952. // .. .. ==> 0XF8006050[3:0] = 0x00000000U
  4953. // .. .. ==> MASK : 0x0000000FU VAL : 0x00000000U
  4954. // .. .. reg_phy_wr_cmd_to_data = 0x0
  4955. // .. .. ==> 0XF8006050[7:4] = 0x00000000U
  4956. // .. .. ==> MASK : 0x000000F0U VAL : 0x00000000U
  4957. // .. .. reg_phy_rdc_we_to_re_delay = 0x8
  4958. // .. .. ==> 0XF8006050[11:8] = 0x00000008U
  4959. // .. .. ==> MASK : 0x00000F00U VAL : 0x00000800U
  4960. // .. .. reg_phy_rdc_fifo_rst_disable = 0x0
  4961. // .. .. ==> 0XF8006050[15:15] = 0x00000000U
  4962. // .. .. ==> MASK : 0x00008000U VAL : 0x00000000U
  4963. // .. .. reg_phy_use_fixed_re = 0x1
  4964. // .. .. ==> 0XF8006050[16:16] = 0x00000001U
  4965. // .. .. ==> MASK : 0x00010000U VAL : 0x00010000U
  4966. // .. .. reg_phy_rdc_fifo_rst_err_cnt_clr = 0x0
  4967. // .. .. ==> 0XF8006050[17:17] = 0x00000000U
  4968. // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
  4969. // .. .. reg_phy_dis_phy_ctrl_rstn = 0x0
  4970. // .. .. ==> 0XF8006050[18:18] = 0x00000000U
  4971. // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
  4972. // .. .. reg_phy_clk_stall_level = 0x0
  4973. // .. .. ==> 0XF8006050[19:19] = 0x00000000U
  4974. // .. .. ==> MASK : 0x00080000U VAL : 0x00000000U
  4975. // .. .. reg_phy_gatelvl_num_of_dq0 = 0x7
  4976. // .. .. ==> 0XF8006050[27:24] = 0x00000007U
  4977. // .. .. ==> MASK : 0x0F000000U VAL : 0x07000000U
  4978. // .. .. reg_phy_wrlvl_num_of_dq0 = 0x7
  4979. // .. .. ==> 0XF8006050[31:28] = 0x00000007U
  4980. // .. .. ==> MASK : 0xF0000000U VAL : 0x70000000U
  4981. // .. ..
  4982. EMIT_MASKWRITE(0XF8006050, 0xFF0F8FFFU ,0x77010800U),
  4983. // .. .. reg_ddrc_dll_calib_to_min_x1024 = 0x1
  4984. // .. .. ==> 0XF8006058[7:0] = 0x00000001U
  4985. // .. .. ==> MASK : 0x000000FFU VAL : 0x00000001U
  4986. // .. .. reg_ddrc_dll_calib_to_max_x1024 = 0x1
  4987. // .. .. ==> 0XF8006058[15:8] = 0x00000001U
  4988. // .. .. ==> MASK : 0x0000FF00U VAL : 0x00000100U
  4989. // .. .. reg_ddrc_dis_dll_calib = 0x0
  4990. // .. .. ==> 0XF8006058[16:16] = 0x00000000U
  4991. // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
  4992. // .. ..
  4993. EMIT_MASKWRITE(0XF8006058, 0x0001FFFFU ,0x00000101U),
  4994. // .. .. reg_ddrc_rd_odt_delay = 0x3
  4995. // .. .. ==> 0XF800605C[3:0] = 0x00000003U
  4996. // .. .. ==> MASK : 0x0000000FU VAL : 0x00000003U
  4997. // .. .. reg_ddrc_wr_odt_delay = 0x0
  4998. // .. .. ==> 0XF800605C[7:4] = 0x00000000U
  4999. // .. .. ==> MASK : 0x000000F0U VAL : 0x00000000U
  5000. // .. .. reg_ddrc_rd_odt_hold = 0x0
  5001. // .. .. ==> 0XF800605C[11:8] = 0x00000000U
  5002. // .. .. ==> MASK : 0x00000F00U VAL : 0x00000000U
  5003. // .. .. reg_ddrc_wr_odt_hold = 0x5
  5004. // .. .. ==> 0XF800605C[15:12] = 0x00000005U
  5005. // .. .. ==> MASK : 0x0000F000U VAL : 0x00005000U
  5006. // .. ..
  5007. EMIT_MASKWRITE(0XF800605C, 0x0000FFFFU ,0x00005003U),
  5008. // .. .. reg_ddrc_pageclose = 0x0
  5009. // .. .. ==> 0XF8006060[0:0] = 0x00000000U
  5010. // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
  5011. // .. .. reg_ddrc_lpr_num_entries = 0x1f
  5012. // .. .. ==> 0XF8006060[6:1] = 0x0000001FU
  5013. // .. .. ==> MASK : 0x0000007EU VAL : 0x0000003EU
  5014. // .. .. reg_ddrc_auto_pre_en = 0x0
  5015. // .. .. ==> 0XF8006060[7:7] = 0x00000000U
  5016. // .. .. ==> MASK : 0x00000080U VAL : 0x00000000U
  5017. // .. .. reg_ddrc_refresh_update_level = 0x0
  5018. // .. .. ==> 0XF8006060[8:8] = 0x00000000U
  5019. // .. .. ==> MASK : 0x00000100U VAL : 0x00000000U
  5020. // .. .. reg_ddrc_dis_wc = 0x0
  5021. // .. .. ==> 0XF8006060[9:9] = 0x00000000U
  5022. // .. .. ==> MASK : 0x00000200U VAL : 0x00000000U
  5023. // .. .. reg_ddrc_dis_collision_page_opt = 0x0
  5024. // .. .. ==> 0XF8006060[10:10] = 0x00000000U
  5025. // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
  5026. // .. .. reg_ddrc_selfref_en = 0x0
  5027. // .. .. ==> 0XF8006060[12:12] = 0x00000000U
  5028. // .. .. ==> MASK : 0x00001000U VAL : 0x00000000U
  5029. // .. ..
  5030. EMIT_MASKWRITE(0XF8006060, 0x000017FFU ,0x0000003EU),
  5031. // .. .. reg_ddrc_go2critical_hysteresis = 0x0
  5032. // .. .. ==> 0XF8006064[12:5] = 0x00000000U
  5033. // .. .. ==> MASK : 0x00001FE0U VAL : 0x00000000U
  5034. // .. .. reg_arb_go2critical_en = 0x1
  5035. // .. .. ==> 0XF8006064[17:17] = 0x00000001U
  5036. // .. .. ==> MASK : 0x00020000U VAL : 0x00020000U
  5037. // .. ..
  5038. EMIT_MASKWRITE(0XF8006064, 0x00021FE0U ,0x00020000U),
  5039. // .. .. reg_ddrc_wrlvl_ww = 0x41
  5040. // .. .. ==> 0XF8006068[7:0] = 0x00000041U
  5041. // .. .. ==> MASK : 0x000000FFU VAL : 0x00000041U
  5042. // .. .. reg_ddrc_rdlvl_rr = 0x41
  5043. // .. .. ==> 0XF8006068[15:8] = 0x00000041U
  5044. // .. .. ==> MASK : 0x0000FF00U VAL : 0x00004100U
  5045. // .. .. reg_ddrc_dfi_t_wlmrd = 0x28
  5046. // .. .. ==> 0XF8006068[25:16] = 0x00000028U
  5047. // .. .. ==> MASK : 0x03FF0000U VAL : 0x00280000U
  5048. // .. ..
  5049. EMIT_MASKWRITE(0XF8006068, 0x03FFFFFFU ,0x00284141U),
  5050. // .. .. dfi_t_ctrlupd_interval_min_x1024 = 0x10
  5051. // .. .. ==> 0XF800606C[7:0] = 0x00000010U
  5052. // .. .. ==> MASK : 0x000000FFU VAL : 0x00000010U
  5053. // .. .. dfi_t_ctrlupd_interval_max_x1024 = 0x16
  5054. // .. .. ==> 0XF800606C[15:8] = 0x00000016U
  5055. // .. .. ==> MASK : 0x0000FF00U VAL : 0x00001600U
  5056. // .. ..
  5057. EMIT_MASKWRITE(0XF800606C, 0x0000FFFFU ,0x00001610U),
  5058. // .. .. reg_ddrc_dfi_t_ctrl_delay = 0x1
  5059. // .. .. ==> 0XF8006078[3:0] = 0x00000001U
  5060. // .. .. ==> MASK : 0x0000000FU VAL : 0x00000001U
  5061. // .. .. reg_ddrc_dfi_t_dram_clk_disable = 0x1
  5062. // .. .. ==> 0XF8006078[7:4] = 0x00000001U
  5063. // .. .. ==> MASK : 0x000000F0U VAL : 0x00000010U
  5064. // .. .. reg_ddrc_dfi_t_dram_clk_enable = 0x1
  5065. // .. .. ==> 0XF8006078[11:8] = 0x00000001U
  5066. // .. .. ==> MASK : 0x00000F00U VAL : 0x00000100U
  5067. // .. .. reg_ddrc_t_cksre = 0x6
  5068. // .. .. ==> 0XF8006078[15:12] = 0x00000006U
  5069. // .. .. ==> MASK : 0x0000F000U VAL : 0x00006000U
  5070. // .. .. reg_ddrc_t_cksrx = 0x6
  5071. // .. .. ==> 0XF8006078[19:16] = 0x00000006U
  5072. // .. .. ==> MASK : 0x000F0000U VAL : 0x00060000U
  5073. // .. .. reg_ddrc_t_ckesr = 0x4
  5074. // .. .. ==> 0XF8006078[25:20] = 0x00000004U
  5075. // .. .. ==> MASK : 0x03F00000U VAL : 0x00400000U
  5076. // .. ..
  5077. EMIT_MASKWRITE(0XF8006078, 0x03FFFFFFU ,0x00466111U),
  5078. // .. .. reg_ddrc_t_ckpde = 0x2
  5079. // .. .. ==> 0XF800607C[3:0] = 0x00000002U
  5080. // .. .. ==> MASK : 0x0000000FU VAL : 0x00000002U
  5081. // .. .. reg_ddrc_t_ckpdx = 0x2
  5082. // .. .. ==> 0XF800607C[7:4] = 0x00000002U
  5083. // .. .. ==> MASK : 0x000000F0U VAL : 0x00000020U
  5084. // .. .. reg_ddrc_t_ckdpde = 0x2
  5085. // .. .. ==> 0XF800607C[11:8] = 0x00000002U
  5086. // .. .. ==> MASK : 0x00000F00U VAL : 0x00000200U
  5087. // .. .. reg_ddrc_t_ckdpdx = 0x2
  5088. // .. .. ==> 0XF800607C[15:12] = 0x00000002U
  5089. // .. .. ==> MASK : 0x0000F000U VAL : 0x00002000U
  5090. // .. .. reg_ddrc_t_ckcsx = 0x3
  5091. // .. .. ==> 0XF800607C[19:16] = 0x00000003U
  5092. // .. .. ==> MASK : 0x000F0000U VAL : 0x00030000U
  5093. // .. ..
  5094. EMIT_MASKWRITE(0XF800607C, 0x000FFFFFU ,0x00032222U),
  5095. // .. .. refresh_timer0_start_value_x32 = 0x0
  5096. // .. .. ==> 0XF80060A0[11:0] = 0x00000000U
  5097. // .. .. ==> MASK : 0x00000FFFU VAL : 0x00000000U
  5098. // .. .. refresh_timer1_start_value_x32 = 0x8
  5099. // .. .. ==> 0XF80060A0[23:12] = 0x00000008U
  5100. // .. .. ==> MASK : 0x00FFF000U VAL : 0x00008000U
  5101. // .. ..
  5102. EMIT_MASKWRITE(0XF80060A0, 0x00FFFFFFU ,0x00008000U),
  5103. // .. .. reg_ddrc_dis_auto_zq = 0x0
  5104. // .. .. ==> 0XF80060A4[0:0] = 0x00000000U
  5105. // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
  5106. // .. .. reg_ddrc_ddr3 = 0x1
  5107. // .. .. ==> 0XF80060A4[1:1] = 0x00000001U
  5108. // .. .. ==> MASK : 0x00000002U VAL : 0x00000002U
  5109. // .. .. reg_ddrc_t_mod = 0x200
  5110. // .. .. ==> 0XF80060A4[11:2] = 0x00000200U
  5111. // .. .. ==> MASK : 0x00000FFCU VAL : 0x00000800U
  5112. // .. .. reg_ddrc_t_zq_long_nop = 0x200
  5113. // .. .. ==> 0XF80060A4[21:12] = 0x00000200U
  5114. // .. .. ==> MASK : 0x003FF000U VAL : 0x00200000U
  5115. // .. .. reg_ddrc_t_zq_short_nop = 0x40
  5116. // .. .. ==> 0XF80060A4[31:22] = 0x00000040U
  5117. // .. .. ==> MASK : 0xFFC00000U VAL : 0x10000000U
  5118. // .. ..
  5119. EMIT_MASKWRITE(0XF80060A4, 0xFFFFFFFFU ,0x10200802U),
  5120. // .. .. t_zq_short_interval_x1024 = 0xcb73
  5121. // .. .. ==> 0XF80060A8[19:0] = 0x0000CB73U
  5122. // .. .. ==> MASK : 0x000FFFFFU VAL : 0x0000CB73U
  5123. // .. .. dram_rstn_x1024 = 0x69
  5124. // .. .. ==> 0XF80060A8[27:20] = 0x00000069U
  5125. // .. .. ==> MASK : 0x0FF00000U VAL : 0x06900000U
  5126. // .. ..
  5127. EMIT_MASKWRITE(0XF80060A8, 0x0FFFFFFFU ,0x0690CB73U),
  5128. // .. .. deeppowerdown_en = 0x0
  5129. // .. .. ==> 0XF80060AC[0:0] = 0x00000000U
  5130. // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
  5131. // .. .. deeppowerdown_to_x1024 = 0xff
  5132. // .. .. ==> 0XF80060AC[8:1] = 0x000000FFU
  5133. // .. .. ==> MASK : 0x000001FEU VAL : 0x000001FEU
  5134. // .. ..
  5135. EMIT_MASKWRITE(0XF80060AC, 0x000001FFU ,0x000001FEU),
  5136. // .. .. dfi_wrlvl_max_x1024 = 0xfff
  5137. // .. .. ==> 0XF80060B0[11:0] = 0x00000FFFU
  5138. // .. .. ==> MASK : 0x00000FFFU VAL : 0x00000FFFU
  5139. // .. .. dfi_rdlvl_max_x1024 = 0xfff
  5140. // .. .. ==> 0XF80060B0[23:12] = 0x00000FFFU
  5141. // .. .. ==> MASK : 0x00FFF000U VAL : 0x00FFF000U
  5142. // .. .. ddrc_reg_twrlvl_max_error = 0x0
  5143. // .. .. ==> 0XF80060B0[24:24] = 0x00000000U
  5144. // .. .. ==> MASK : 0x01000000U VAL : 0x00000000U
  5145. // .. .. ddrc_reg_trdlvl_max_error = 0x0
  5146. // .. .. ==> 0XF80060B0[25:25] = 0x00000000U
  5147. // .. .. ==> MASK : 0x02000000U VAL : 0x00000000U
  5148. // .. .. reg_ddrc_dfi_wr_level_en = 0x1
  5149. // .. .. ==> 0XF80060B0[26:26] = 0x00000001U
  5150. // .. .. ==> MASK : 0x04000000U VAL : 0x04000000U
  5151. // .. .. reg_ddrc_dfi_rd_dqs_gate_level = 0x1
  5152. // .. .. ==> 0XF80060B0[27:27] = 0x00000001U
  5153. // .. .. ==> MASK : 0x08000000U VAL : 0x08000000U
  5154. // .. .. reg_ddrc_dfi_rd_data_eye_train = 0x1
  5155. // .. .. ==> 0XF80060B0[28:28] = 0x00000001U
  5156. // .. .. ==> MASK : 0x10000000U VAL : 0x10000000U
  5157. // .. ..
  5158. EMIT_MASKWRITE(0XF80060B0, 0x1FFFFFFFU ,0x1CFFFFFFU),
  5159. // .. .. reg_ddrc_2t_delay = 0x0
  5160. // .. .. ==> 0XF80060B4[8:0] = 0x00000000U
  5161. // .. .. ==> MASK : 0x000001FFU VAL : 0x00000000U
  5162. // .. .. reg_ddrc_skip_ocd = 0x1
  5163. // .. .. ==> 0XF80060B4[9:9] = 0x00000001U
  5164. // .. .. ==> MASK : 0x00000200U VAL : 0x00000200U
  5165. // .. .. reg_ddrc_dis_pre_bypass = 0x0
  5166. // .. .. ==> 0XF80060B4[10:10] = 0x00000000U
  5167. // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
  5168. // .. ..
  5169. EMIT_MASKWRITE(0XF80060B4, 0x000007FFU ,0x00000200U),
  5170. // .. .. reg_ddrc_dfi_t_rddata_en = 0x6
  5171. // .. .. ==> 0XF80060B8[4:0] = 0x00000006U
  5172. // .. .. ==> MASK : 0x0000001FU VAL : 0x00000006U
  5173. // .. .. reg_ddrc_dfi_t_ctrlup_min = 0x3
  5174. // .. .. ==> 0XF80060B8[14:5] = 0x00000003U
  5175. // .. .. ==> MASK : 0x00007FE0U VAL : 0x00000060U
  5176. // .. .. reg_ddrc_dfi_t_ctrlup_max = 0x40
  5177. // .. .. ==> 0XF80060B8[24:15] = 0x00000040U
  5178. // .. .. ==> MASK : 0x01FF8000U VAL : 0x00200000U
  5179. // .. ..
  5180. EMIT_MASKWRITE(0XF80060B8, 0x01FFFFFFU ,0x00200066U),
  5181. // .. .. START: RESET ECC ERROR
  5182. // .. .. Clear_Uncorrectable_DRAM_ECC_error = 1
  5183. // .. .. ==> 0XF80060C4[0:0] = 0x00000001U
  5184. // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
  5185. // .. .. Clear_Correctable_DRAM_ECC_error = 1
  5186. // .. .. ==> 0XF80060C4[1:1] = 0x00000001U
  5187. // .. .. ==> MASK : 0x00000002U VAL : 0x00000002U
  5188. // .. ..
  5189. EMIT_MASKWRITE(0XF80060C4, 0x00000003U ,0x00000003U),
  5190. // .. .. FINISH: RESET ECC ERROR
  5191. // .. .. Clear_Uncorrectable_DRAM_ECC_error = 0x0
  5192. // .. .. ==> 0XF80060C4[0:0] = 0x00000000U
  5193. // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
  5194. // .. .. Clear_Correctable_DRAM_ECC_error = 0x0
  5195. // .. .. ==> 0XF80060C4[1:1] = 0x00000000U
  5196. // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
  5197. // .. ..
  5198. EMIT_MASKWRITE(0XF80060C4, 0x00000003U ,0x00000000U),
  5199. // .. .. CORR_ECC_LOG_VALID = 0x0
  5200. // .. .. ==> 0XF80060C8[0:0] = 0x00000000U
  5201. // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
  5202. // .. .. ECC_CORRECTED_BIT_NUM = 0x0
  5203. // .. .. ==> 0XF80060C8[7:1] = 0x00000000U
  5204. // .. .. ==> MASK : 0x000000FEU VAL : 0x00000000U
  5205. // .. ..
  5206. EMIT_MASKWRITE(0XF80060C8, 0x000000FFU ,0x00000000U),
  5207. // .. .. UNCORR_ECC_LOG_VALID = 0x0
  5208. // .. .. ==> 0XF80060DC[0:0] = 0x00000000U
  5209. // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
  5210. // .. ..
  5211. EMIT_MASKWRITE(0XF80060DC, 0x00000001U ,0x00000000U),
  5212. // .. .. STAT_NUM_CORR_ERR = 0x0
  5213. // .. .. ==> 0XF80060F0[15:8] = 0x00000000U
  5214. // .. .. ==> MASK : 0x0000FF00U VAL : 0x00000000U
  5215. // .. .. STAT_NUM_UNCORR_ERR = 0x0
  5216. // .. .. ==> 0XF80060F0[7:0] = 0x00000000U
  5217. // .. .. ==> MASK : 0x000000FFU VAL : 0x00000000U
  5218. // .. ..
  5219. EMIT_MASKWRITE(0XF80060F0, 0x0000FFFFU ,0x00000000U),
  5220. // .. .. reg_ddrc_ecc_mode = 0x0
  5221. // .. .. ==> 0XF80060F4[2:0] = 0x00000000U
  5222. // .. .. ==> MASK : 0x00000007U VAL : 0x00000000U
  5223. // .. .. reg_ddrc_dis_scrub = 0x1
  5224. // .. .. ==> 0XF80060F4[3:3] = 0x00000001U
  5225. // .. .. ==> MASK : 0x00000008U VAL : 0x00000008U
  5226. // .. ..
  5227. EMIT_MASKWRITE(0XF80060F4, 0x0000000FU ,0x00000008U),
  5228. // .. .. reg_phy_dif_on = 0x0
  5229. // .. .. ==> 0XF8006114[3:0] = 0x00000000U
  5230. // .. .. ==> MASK : 0x0000000FU VAL : 0x00000000U
  5231. // .. .. reg_phy_dif_off = 0x0
  5232. // .. .. ==> 0XF8006114[7:4] = 0x00000000U
  5233. // .. .. ==> MASK : 0x000000F0U VAL : 0x00000000U
  5234. // .. ..
  5235. EMIT_MASKWRITE(0XF8006114, 0x000000FFU ,0x00000000U),
  5236. // .. .. reg_phy_data_slice_in_use = 0x1
  5237. // .. .. ==> 0XF8006118[0:0] = 0x00000001U
  5238. // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
  5239. // .. .. reg_phy_rdlvl_inc_mode = 0x0
  5240. // .. .. ==> 0XF8006118[1:1] = 0x00000000U
  5241. // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
  5242. // .. .. reg_phy_gatelvl_inc_mode = 0x0
  5243. // .. .. ==> 0XF8006118[2:2] = 0x00000000U
  5244. // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
  5245. // .. .. reg_phy_wrlvl_inc_mode = 0x0
  5246. // .. .. ==> 0XF8006118[3:3] = 0x00000000U
  5247. // .. .. ==> MASK : 0x00000008U VAL : 0x00000000U
  5248. // .. .. reg_phy_board_lpbk_tx = 0x0
  5249. // .. .. ==> 0XF8006118[4:4] = 0x00000000U
  5250. // .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
  5251. // .. .. reg_phy_board_lpbk_rx = 0x0
  5252. // .. .. ==> 0XF8006118[5:5] = 0x00000000U
  5253. // .. .. ==> MASK : 0x00000020U VAL : 0x00000000U
  5254. // .. .. reg_phy_bist_shift_dq = 0x0
  5255. // .. .. ==> 0XF8006118[14:6] = 0x00000000U
  5256. // .. .. ==> MASK : 0x00007FC0U VAL : 0x00000000U
  5257. // .. .. reg_phy_bist_err_clr = 0x0
  5258. // .. .. ==> 0XF8006118[23:15] = 0x00000000U
  5259. // .. .. ==> MASK : 0x00FF8000U VAL : 0x00000000U
  5260. // .. .. reg_phy_dq_offset = 0x40
  5261. // .. .. ==> 0XF8006118[30:24] = 0x00000040U
  5262. // .. .. ==> MASK : 0x7F000000U VAL : 0x40000000U
  5263. // .. ..
  5264. EMIT_MASKWRITE(0XF8006118, 0x7FFFFFFFU ,0x40000001U),
  5265. // .. .. reg_phy_data_slice_in_use = 0x1
  5266. // .. .. ==> 0XF800611C[0:0] = 0x00000001U
  5267. // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
  5268. // .. .. reg_phy_rdlvl_inc_mode = 0x0
  5269. // .. .. ==> 0XF800611C[1:1] = 0x00000000U
  5270. // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
  5271. // .. .. reg_phy_gatelvl_inc_mode = 0x0
  5272. // .. .. ==> 0XF800611C[2:2] = 0x00000000U
  5273. // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
  5274. // .. .. reg_phy_wrlvl_inc_mode = 0x0
  5275. // .. .. ==> 0XF800611C[3:3] = 0x00000000U
  5276. // .. .. ==> MASK : 0x00000008U VAL : 0x00000000U
  5277. // .. .. reg_phy_board_lpbk_tx = 0x0
  5278. // .. .. ==> 0XF800611C[4:4] = 0x00000000U
  5279. // .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
  5280. // .. .. reg_phy_board_lpbk_rx = 0x0
  5281. // .. .. ==> 0XF800611C[5:5] = 0x00000000U
  5282. // .. .. ==> MASK : 0x00000020U VAL : 0x00000000U
  5283. // .. .. reg_phy_bist_shift_dq = 0x0
  5284. // .. .. ==> 0XF800611C[14:6] = 0x00000000U
  5285. // .. .. ==> MASK : 0x00007FC0U VAL : 0x00000000U
  5286. // .. .. reg_phy_bist_err_clr = 0x0
  5287. // .. .. ==> 0XF800611C[23:15] = 0x00000000U
  5288. // .. .. ==> MASK : 0x00FF8000U VAL : 0x00000000U
  5289. // .. .. reg_phy_dq_offset = 0x40
  5290. // .. .. ==> 0XF800611C[30:24] = 0x00000040U
  5291. // .. .. ==> MASK : 0x7F000000U VAL : 0x40000000U
  5292. // .. ..
  5293. EMIT_MASKWRITE(0XF800611C, 0x7FFFFFFFU ,0x40000001U),
  5294. // .. .. reg_phy_data_slice_in_use = 0x1
  5295. // .. .. ==> 0XF8006120[0:0] = 0x00000001U
  5296. // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
  5297. // .. .. reg_phy_rdlvl_inc_mode = 0x0
  5298. // .. .. ==> 0XF8006120[1:1] = 0x00000000U
  5299. // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
  5300. // .. .. reg_phy_gatelvl_inc_mode = 0x0
  5301. // .. .. ==> 0XF8006120[2:2] = 0x00000000U
  5302. // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
  5303. // .. .. reg_phy_wrlvl_inc_mode = 0x0
  5304. // .. .. ==> 0XF8006120[3:3] = 0x00000000U
  5305. // .. .. ==> MASK : 0x00000008U VAL : 0x00000000U
  5306. // .. .. reg_phy_board_lpbk_tx = 0x0
  5307. // .. .. ==> 0XF8006120[4:4] = 0x00000000U
  5308. // .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
  5309. // .. .. reg_phy_board_lpbk_rx = 0x0
  5310. // .. .. ==> 0XF8006120[5:5] = 0x00000000U
  5311. // .. .. ==> MASK : 0x00000020U VAL : 0x00000000U
  5312. // .. .. reg_phy_bist_shift_dq = 0x0
  5313. // .. .. ==> 0XF8006120[14:6] = 0x00000000U
  5314. // .. .. ==> MASK : 0x00007FC0U VAL : 0x00000000U
  5315. // .. .. reg_phy_bist_err_clr = 0x0
  5316. // .. .. ==> 0XF8006120[23:15] = 0x00000000U
  5317. // .. .. ==> MASK : 0x00FF8000U VAL : 0x00000000U
  5318. // .. .. reg_phy_dq_offset = 0x40
  5319. // .. .. ==> 0XF8006120[30:24] = 0x00000040U
  5320. // .. .. ==> MASK : 0x7F000000U VAL : 0x40000000U
  5321. // .. .. reg_phy_data_slice_in_use = 0x1
  5322. // .. .. ==> 0XF8006120[0:0] = 0x00000001U
  5323. // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
  5324. // .. .. reg_phy_rdlvl_inc_mode = 0x0
  5325. // .. .. ==> 0XF8006120[1:1] = 0x00000000U
  5326. // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
  5327. // .. .. reg_phy_gatelvl_inc_mode = 0x0
  5328. // .. .. ==> 0XF8006120[2:2] = 0x00000000U
  5329. // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
  5330. // .. .. reg_phy_wrlvl_inc_mode = 0x0
  5331. // .. .. ==> 0XF8006120[3:3] = 0x00000000U
  5332. // .. .. ==> MASK : 0x00000008U VAL : 0x00000000U
  5333. // .. .. reg_phy_board_lpbk_tx = 0x0
  5334. // .. .. ==> 0XF8006120[4:4] = 0x00000000U
  5335. // .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
  5336. // .. .. reg_phy_board_lpbk_rx = 0x0
  5337. // .. .. ==> 0XF8006120[5:5] = 0x00000000U
  5338. // .. .. ==> MASK : 0x00000020U VAL : 0x00000000U
  5339. // .. .. reg_phy_bist_shift_dq = 0x0
  5340. // .. .. ==> 0XF8006120[14:6] = 0x00000000U
  5341. // .. .. ==> MASK : 0x00007FC0U VAL : 0x00000000U
  5342. // .. .. reg_phy_bist_err_clr = 0x0
  5343. // .. .. ==> 0XF8006120[23:15] = 0x00000000U
  5344. // .. .. ==> MASK : 0x00FF8000U VAL : 0x00000000U
  5345. // .. .. reg_phy_dq_offset = 0x40
  5346. // .. .. ==> 0XF8006120[30:24] = 0x00000040U
  5347. // .. .. ==> MASK : 0x7F000000U VAL : 0x40000000U
  5348. // .. ..
  5349. EMIT_MASKWRITE(0XF8006120, 0x7FFFFFFFU ,0x40000001U),
  5350. // .. .. reg_phy_data_slice_in_use = 0x1
  5351. // .. .. ==> 0XF8006124[0:0] = 0x00000001U
  5352. // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
  5353. // .. .. reg_phy_rdlvl_inc_mode = 0x0
  5354. // .. .. ==> 0XF8006124[1:1] = 0x00000000U
  5355. // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
  5356. // .. .. reg_phy_gatelvl_inc_mode = 0x0
  5357. // .. .. ==> 0XF8006124[2:2] = 0x00000000U
  5358. // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
  5359. // .. .. reg_phy_wrlvl_inc_mode = 0x0
  5360. // .. .. ==> 0XF8006124[3:3] = 0x00000000U
  5361. // .. .. ==> MASK : 0x00000008U VAL : 0x00000000U
  5362. // .. .. reg_phy_board_lpbk_tx = 0x0
  5363. // .. .. ==> 0XF8006124[4:4] = 0x00000000U
  5364. // .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
  5365. // .. .. reg_phy_board_lpbk_rx = 0x0
  5366. // .. .. ==> 0XF8006124[5:5] = 0x00000000U
  5367. // .. .. ==> MASK : 0x00000020U VAL : 0x00000000U
  5368. // .. .. reg_phy_bist_shift_dq = 0x0
  5369. // .. .. ==> 0XF8006124[14:6] = 0x00000000U
  5370. // .. .. ==> MASK : 0x00007FC0U VAL : 0x00000000U
  5371. // .. .. reg_phy_bist_err_clr = 0x0
  5372. // .. .. ==> 0XF8006124[23:15] = 0x00000000U
  5373. // .. .. ==> MASK : 0x00FF8000U VAL : 0x00000000U
  5374. // .. .. reg_phy_dq_offset = 0x40
  5375. // .. .. ==> 0XF8006124[30:24] = 0x00000040U
  5376. // .. .. ==> MASK : 0x7F000000U VAL : 0x40000000U
  5377. // .. ..
  5378. EMIT_MASKWRITE(0XF8006124, 0x7FFFFFFFU ,0x40000001U),
  5379. // .. .. reg_phy_wrlvl_init_ratio = 0x0
  5380. // .. .. ==> 0XF800612C[9:0] = 0x00000000U
  5381. // .. .. ==> MASK : 0x000003FFU VAL : 0x00000000U
  5382. // .. .. reg_phy_gatelvl_init_ratio = 0xb0
  5383. // .. .. ==> 0XF800612C[19:10] = 0x000000B0U
  5384. // .. .. ==> MASK : 0x000FFC00U VAL : 0x0002C000U
  5385. // .. ..
  5386. EMIT_MASKWRITE(0XF800612C, 0x000FFFFFU ,0x0002C000U),
  5387. // .. .. reg_phy_wrlvl_init_ratio = 0x0
  5388. // .. .. ==> 0XF8006130[9:0] = 0x00000000U
  5389. // .. .. ==> MASK : 0x000003FFU VAL : 0x00000000U
  5390. // .. .. reg_phy_gatelvl_init_ratio = 0xb1
  5391. // .. .. ==> 0XF8006130[19:10] = 0x000000B1U
  5392. // .. .. ==> MASK : 0x000FFC00U VAL : 0x0002C400U
  5393. // .. ..
  5394. EMIT_MASKWRITE(0XF8006130, 0x000FFFFFU ,0x0002C400U),
  5395. // .. .. reg_phy_wrlvl_init_ratio = 0x3
  5396. // .. .. ==> 0XF8006134[9:0] = 0x00000003U
  5397. // .. .. ==> MASK : 0x000003FFU VAL : 0x00000003U
  5398. // .. .. reg_phy_gatelvl_init_ratio = 0xbc
  5399. // .. .. ==> 0XF8006134[19:10] = 0x000000BCU
  5400. // .. .. ==> MASK : 0x000FFC00U VAL : 0x0002F000U
  5401. // .. ..
  5402. EMIT_MASKWRITE(0XF8006134, 0x000FFFFFU ,0x0002F003U),
  5403. // .. .. reg_phy_wrlvl_init_ratio = 0x3
  5404. // .. .. ==> 0XF8006138[9:0] = 0x00000003U
  5405. // .. .. ==> MASK : 0x000003FFU VAL : 0x00000003U
  5406. // .. .. reg_phy_gatelvl_init_ratio = 0xbb
  5407. // .. .. ==> 0XF8006138[19:10] = 0x000000BBU
  5408. // .. .. ==> MASK : 0x000FFC00U VAL : 0x0002EC00U
  5409. // .. ..
  5410. EMIT_MASKWRITE(0XF8006138, 0x000FFFFFU ,0x0002EC03U),
  5411. // .. .. reg_phy_rd_dqs_slave_ratio = 0x35
  5412. // .. .. ==> 0XF8006140[9:0] = 0x00000035U
  5413. // .. .. ==> MASK : 0x000003FFU VAL : 0x00000035U
  5414. // .. .. reg_phy_rd_dqs_slave_force = 0x0
  5415. // .. .. ==> 0XF8006140[10:10] = 0x00000000U
  5416. // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
  5417. // .. .. reg_phy_rd_dqs_slave_delay = 0x0
  5418. // .. .. ==> 0XF8006140[19:11] = 0x00000000U
  5419. // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
  5420. // .. ..
  5421. EMIT_MASKWRITE(0XF8006140, 0x000FFFFFU ,0x00000035U),
  5422. // .. .. reg_phy_rd_dqs_slave_ratio = 0x35
  5423. // .. .. ==> 0XF8006144[9:0] = 0x00000035U
  5424. // .. .. ==> MASK : 0x000003FFU VAL : 0x00000035U
  5425. // .. .. reg_phy_rd_dqs_slave_force = 0x0
  5426. // .. .. ==> 0XF8006144[10:10] = 0x00000000U
  5427. // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
  5428. // .. .. reg_phy_rd_dqs_slave_delay = 0x0
  5429. // .. .. ==> 0XF8006144[19:11] = 0x00000000U
  5430. // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
  5431. // .. ..
  5432. EMIT_MASKWRITE(0XF8006144, 0x000FFFFFU ,0x00000035U),
  5433. // .. .. reg_phy_rd_dqs_slave_ratio = 0x35
  5434. // .. .. ==> 0XF8006148[9:0] = 0x00000035U
  5435. // .. .. ==> MASK : 0x000003FFU VAL : 0x00000035U
  5436. // .. .. reg_phy_rd_dqs_slave_force = 0x0
  5437. // .. .. ==> 0XF8006148[10:10] = 0x00000000U
  5438. // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
  5439. // .. .. reg_phy_rd_dqs_slave_delay = 0x0
  5440. // .. .. ==> 0XF8006148[19:11] = 0x00000000U
  5441. // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
  5442. // .. ..
  5443. EMIT_MASKWRITE(0XF8006148, 0x000FFFFFU ,0x00000035U),
  5444. // .. .. reg_phy_rd_dqs_slave_ratio = 0x35
  5445. // .. .. ==> 0XF800614C[9:0] = 0x00000035U
  5446. // .. .. ==> MASK : 0x000003FFU VAL : 0x00000035U
  5447. // .. .. reg_phy_rd_dqs_slave_force = 0x0
  5448. // .. .. ==> 0XF800614C[10:10] = 0x00000000U
  5449. // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
  5450. // .. .. reg_phy_rd_dqs_slave_delay = 0x0
  5451. // .. .. ==> 0XF800614C[19:11] = 0x00000000U
  5452. // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
  5453. // .. ..
  5454. EMIT_MASKWRITE(0XF800614C, 0x000FFFFFU ,0x00000035U),
  5455. // .. .. reg_phy_wr_dqs_slave_ratio = 0x77
  5456. // .. .. ==> 0XF8006154[9:0] = 0x00000077U
  5457. // .. .. ==> MASK : 0x000003FFU VAL : 0x00000077U
  5458. // .. .. reg_phy_wr_dqs_slave_force = 0x0
  5459. // .. .. ==> 0XF8006154[10:10] = 0x00000000U
  5460. // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
  5461. // .. .. reg_phy_wr_dqs_slave_delay = 0x0
  5462. // .. .. ==> 0XF8006154[19:11] = 0x00000000U
  5463. // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
  5464. // .. ..
  5465. EMIT_MASKWRITE(0XF8006154, 0x000FFFFFU ,0x00000077U),
  5466. // .. .. reg_phy_wr_dqs_slave_ratio = 0x77
  5467. // .. .. ==> 0XF8006158[9:0] = 0x00000077U
  5468. // .. .. ==> MASK : 0x000003FFU VAL : 0x00000077U
  5469. // .. .. reg_phy_wr_dqs_slave_force = 0x0
  5470. // .. .. ==> 0XF8006158[10:10] = 0x00000000U
  5471. // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
  5472. // .. .. reg_phy_wr_dqs_slave_delay = 0x0
  5473. // .. .. ==> 0XF8006158[19:11] = 0x00000000U
  5474. // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
  5475. // .. ..
  5476. EMIT_MASKWRITE(0XF8006158, 0x000FFFFFU ,0x00000077U),
  5477. // .. .. reg_phy_wr_dqs_slave_ratio = 0x83
  5478. // .. .. ==> 0XF800615C[9:0] = 0x00000083U
  5479. // .. .. ==> MASK : 0x000003FFU VAL : 0x00000083U
  5480. // .. .. reg_phy_wr_dqs_slave_force = 0x0
  5481. // .. .. ==> 0XF800615C[10:10] = 0x00000000U
  5482. // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
  5483. // .. .. reg_phy_wr_dqs_slave_delay = 0x0
  5484. // .. .. ==> 0XF800615C[19:11] = 0x00000000U
  5485. // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
  5486. // .. ..
  5487. EMIT_MASKWRITE(0XF800615C, 0x000FFFFFU ,0x00000083U),
  5488. // .. .. reg_phy_wr_dqs_slave_ratio = 0x83
  5489. // .. .. ==> 0XF8006160[9:0] = 0x00000083U
  5490. // .. .. ==> MASK : 0x000003FFU VAL : 0x00000083U
  5491. // .. .. reg_phy_wr_dqs_slave_force = 0x0
  5492. // .. .. ==> 0XF8006160[10:10] = 0x00000000U
  5493. // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
  5494. // .. .. reg_phy_wr_dqs_slave_delay = 0x0
  5495. // .. .. ==> 0XF8006160[19:11] = 0x00000000U
  5496. // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
  5497. // .. ..
  5498. EMIT_MASKWRITE(0XF8006160, 0x000FFFFFU ,0x00000083U),
  5499. // .. .. reg_phy_fifo_we_slave_ratio = 0x105
  5500. // .. .. ==> 0XF8006168[10:0] = 0x00000105U
  5501. // .. .. ==> MASK : 0x000007FFU VAL : 0x00000105U
  5502. // .. .. reg_phy_fifo_we_in_force = 0x0
  5503. // .. .. ==> 0XF8006168[11:11] = 0x00000000U
  5504. // .. .. ==> MASK : 0x00000800U VAL : 0x00000000U
  5505. // .. .. reg_phy_fifo_we_in_delay = 0x0
  5506. // .. .. ==> 0XF8006168[20:12] = 0x00000000U
  5507. // .. .. ==> MASK : 0x001FF000U VAL : 0x00000000U
  5508. // .. ..
  5509. EMIT_MASKWRITE(0XF8006168, 0x001FFFFFU ,0x00000105U),
  5510. // .. .. reg_phy_fifo_we_slave_ratio = 0x106
  5511. // .. .. ==> 0XF800616C[10:0] = 0x00000106U
  5512. // .. .. ==> MASK : 0x000007FFU VAL : 0x00000106U
  5513. // .. .. reg_phy_fifo_we_in_force = 0x0
  5514. // .. .. ==> 0XF800616C[11:11] = 0x00000000U
  5515. // .. .. ==> MASK : 0x00000800U VAL : 0x00000000U
  5516. // .. .. reg_phy_fifo_we_in_delay = 0x0
  5517. // .. .. ==> 0XF800616C[20:12] = 0x00000000U
  5518. // .. .. ==> MASK : 0x001FF000U VAL : 0x00000000U
  5519. // .. ..
  5520. EMIT_MASKWRITE(0XF800616C, 0x001FFFFFU ,0x00000106U),
  5521. // .. .. reg_phy_fifo_we_slave_ratio = 0x111
  5522. // .. .. ==> 0XF8006170[10:0] = 0x00000111U
  5523. // .. .. ==> MASK : 0x000007FFU VAL : 0x00000111U
  5524. // .. .. reg_phy_fifo_we_in_force = 0x0
  5525. // .. .. ==> 0XF8006170[11:11] = 0x00000000U
  5526. // .. .. ==> MASK : 0x00000800U VAL : 0x00000000U
  5527. // .. .. reg_phy_fifo_we_in_delay = 0x0
  5528. // .. .. ==> 0XF8006170[20:12] = 0x00000000U
  5529. // .. .. ==> MASK : 0x001FF000U VAL : 0x00000000U
  5530. // .. ..
  5531. EMIT_MASKWRITE(0XF8006170, 0x001FFFFFU ,0x00000111U),
  5532. // .. .. reg_phy_fifo_we_slave_ratio = 0x110
  5533. // .. .. ==> 0XF8006174[10:0] = 0x00000110U
  5534. // .. .. ==> MASK : 0x000007FFU VAL : 0x00000110U
  5535. // .. .. reg_phy_fifo_we_in_force = 0x0
  5536. // .. .. ==> 0XF8006174[11:11] = 0x00000000U
  5537. // .. .. ==> MASK : 0x00000800U VAL : 0x00000000U
  5538. // .. .. reg_phy_fifo_we_in_delay = 0x0
  5539. // .. .. ==> 0XF8006174[20:12] = 0x00000000U
  5540. // .. .. ==> MASK : 0x001FF000U VAL : 0x00000000U
  5541. // .. ..
  5542. EMIT_MASKWRITE(0XF8006174, 0x001FFFFFU ,0x00000110U),
  5543. // .. .. reg_phy_wr_data_slave_ratio = 0xb7
  5544. // .. .. ==> 0XF800617C[9:0] = 0x000000B7U
  5545. // .. .. ==> MASK : 0x000003FFU VAL : 0x000000B7U
  5546. // .. .. reg_phy_wr_data_slave_force = 0x0
  5547. // .. .. ==> 0XF800617C[10:10] = 0x00000000U
  5548. // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
  5549. // .. .. reg_phy_wr_data_slave_delay = 0x0
  5550. // .. .. ==> 0XF800617C[19:11] = 0x00000000U
  5551. // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
  5552. // .. ..
  5553. EMIT_MASKWRITE(0XF800617C, 0x000FFFFFU ,0x000000B7U),
  5554. // .. .. reg_phy_wr_data_slave_ratio = 0xb7
  5555. // .. .. ==> 0XF8006180[9:0] = 0x000000B7U
  5556. // .. .. ==> MASK : 0x000003FFU VAL : 0x000000B7U
  5557. // .. .. reg_phy_wr_data_slave_force = 0x0
  5558. // .. .. ==> 0XF8006180[10:10] = 0x00000000U
  5559. // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
  5560. // .. .. reg_phy_wr_data_slave_delay = 0x0
  5561. // .. .. ==> 0XF8006180[19:11] = 0x00000000U
  5562. // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
  5563. // .. ..
  5564. EMIT_MASKWRITE(0XF8006180, 0x000FFFFFU ,0x000000B7U),
  5565. // .. .. reg_phy_wr_data_slave_ratio = 0xc3
  5566. // .. .. ==> 0XF8006184[9:0] = 0x000000C3U
  5567. // .. .. ==> MASK : 0x000003FFU VAL : 0x000000C3U
  5568. // .. .. reg_phy_wr_data_slave_force = 0x0
  5569. // .. .. ==> 0XF8006184[10:10] = 0x00000000U
  5570. // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
  5571. // .. .. reg_phy_wr_data_slave_delay = 0x0
  5572. // .. .. ==> 0XF8006184[19:11] = 0x00000000U
  5573. // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
  5574. // .. ..
  5575. EMIT_MASKWRITE(0XF8006184, 0x000FFFFFU ,0x000000C3U),
  5576. // .. .. reg_phy_wr_data_slave_ratio = 0xc3
  5577. // .. .. ==> 0XF8006188[9:0] = 0x000000C3U
  5578. // .. .. ==> MASK : 0x000003FFU VAL : 0x000000C3U
  5579. // .. .. reg_phy_wr_data_slave_force = 0x0
  5580. // .. .. ==> 0XF8006188[10:10] = 0x00000000U
  5581. // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
  5582. // .. .. reg_phy_wr_data_slave_delay = 0x0
  5583. // .. .. ==> 0XF8006188[19:11] = 0x00000000U
  5584. // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
  5585. // .. ..
  5586. EMIT_MASKWRITE(0XF8006188, 0x000FFFFFU ,0x000000C3U),
  5587. // .. .. reg_phy_loopback = 0x0
  5588. // .. .. ==> 0XF8006190[0:0] = 0x00000000U
  5589. // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
  5590. // .. .. reg_phy_bl2 = 0x0
  5591. // .. .. ==> 0XF8006190[1:1] = 0x00000000U
  5592. // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
  5593. // .. .. reg_phy_at_spd_atpg = 0x0
  5594. // .. .. ==> 0XF8006190[2:2] = 0x00000000U
  5595. // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
  5596. // .. .. reg_phy_bist_enable = 0x0
  5597. // .. .. ==> 0XF8006190[3:3] = 0x00000000U
  5598. // .. .. ==> MASK : 0x00000008U VAL : 0x00000000U
  5599. // .. .. reg_phy_bist_force_err = 0x0
  5600. // .. .. ==> 0XF8006190[4:4] = 0x00000000U
  5601. // .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
  5602. // .. .. reg_phy_bist_mode = 0x0
  5603. // .. .. ==> 0XF8006190[6:5] = 0x00000000U
  5604. // .. .. ==> MASK : 0x00000060U VAL : 0x00000000U
  5605. // .. .. reg_phy_invert_clkout = 0x1
  5606. // .. .. ==> 0XF8006190[7:7] = 0x00000001U
  5607. // .. .. ==> MASK : 0x00000080U VAL : 0x00000080U
  5608. // .. .. reg_phy_all_dq_mpr_rd_resp = 0x0
  5609. // .. .. ==> 0XF8006190[8:8] = 0x00000000U
  5610. // .. .. ==> MASK : 0x00000100U VAL : 0x00000000U
  5611. // .. .. reg_phy_sel_logic = 0x0
  5612. // .. .. ==> 0XF8006190[9:9] = 0x00000000U
  5613. // .. .. ==> MASK : 0x00000200U VAL : 0x00000000U
  5614. // .. .. reg_phy_ctrl_slave_ratio = 0x100
  5615. // .. .. ==> 0XF8006190[19:10] = 0x00000100U
  5616. // .. .. ==> MASK : 0x000FFC00U VAL : 0x00040000U
  5617. // .. .. reg_phy_ctrl_slave_force = 0x0
  5618. // .. .. ==> 0XF8006190[20:20] = 0x00000000U
  5619. // .. .. ==> MASK : 0x00100000U VAL : 0x00000000U
  5620. // .. .. reg_phy_ctrl_slave_delay = 0x0
  5621. // .. .. ==> 0XF8006190[27:21] = 0x00000000U
  5622. // .. .. ==> MASK : 0x0FE00000U VAL : 0x00000000U
  5623. // .. .. reg_phy_use_rank0_delays = 0x1
  5624. // .. .. ==> 0XF8006190[28:28] = 0x00000001U
  5625. // .. .. ==> MASK : 0x10000000U VAL : 0x10000000U
  5626. // .. .. reg_phy_lpddr = 0x0
  5627. // .. .. ==> 0XF8006190[29:29] = 0x00000000U
  5628. // .. .. ==> MASK : 0x20000000U VAL : 0x00000000U
  5629. // .. .. reg_phy_cmd_latency = 0x0
  5630. // .. .. ==> 0XF8006190[30:30] = 0x00000000U
  5631. // .. .. ==> MASK : 0x40000000U VAL : 0x00000000U
  5632. // .. .. reg_phy_int_lpbk = 0x0
  5633. // .. .. ==> 0XF8006190[31:31] = 0x00000000U
  5634. // .. .. ==> MASK : 0x80000000U VAL : 0x00000000U
  5635. // .. ..
  5636. EMIT_MASKWRITE(0XF8006190, 0xFFFFFFFFU ,0x10040080U),
  5637. // .. .. reg_phy_wr_rl_delay = 0x2
  5638. // .. .. ==> 0XF8006194[4:0] = 0x00000002U
  5639. // .. .. ==> MASK : 0x0000001FU VAL : 0x00000002U
  5640. // .. .. reg_phy_rd_rl_delay = 0x4
  5641. // .. .. ==> 0XF8006194[9:5] = 0x00000004U
  5642. // .. .. ==> MASK : 0x000003E0U VAL : 0x00000080U
  5643. // .. .. reg_phy_dll_lock_diff = 0xf
  5644. // .. .. ==> 0XF8006194[13:10] = 0x0000000FU
  5645. // .. .. ==> MASK : 0x00003C00U VAL : 0x00003C00U
  5646. // .. .. reg_phy_use_wr_level = 0x1
  5647. // .. .. ==> 0XF8006194[14:14] = 0x00000001U
  5648. // .. .. ==> MASK : 0x00004000U VAL : 0x00004000U
  5649. // .. .. reg_phy_use_rd_dqs_gate_level = 0x1
  5650. // .. .. ==> 0XF8006194[15:15] = 0x00000001U
  5651. // .. .. ==> MASK : 0x00008000U VAL : 0x00008000U
  5652. // .. .. reg_phy_use_rd_data_eye_level = 0x1
  5653. // .. .. ==> 0XF8006194[16:16] = 0x00000001U
  5654. // .. .. ==> MASK : 0x00010000U VAL : 0x00010000U
  5655. // .. .. reg_phy_dis_calib_rst = 0x0
  5656. // .. .. ==> 0XF8006194[17:17] = 0x00000000U
  5657. // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
  5658. // .. .. reg_phy_ctrl_slave_delay = 0x0
  5659. // .. .. ==> 0XF8006194[19:18] = 0x00000000U
  5660. // .. .. ==> MASK : 0x000C0000U VAL : 0x00000000U
  5661. // .. ..
  5662. EMIT_MASKWRITE(0XF8006194, 0x000FFFFFU ,0x0001FC82U),
  5663. // .. .. reg_arb_page_addr_mask = 0x0
  5664. // .. .. ==> 0XF8006204[31:0] = 0x00000000U
  5665. // .. .. ==> MASK : 0xFFFFFFFFU VAL : 0x00000000U
  5666. // .. ..
  5667. EMIT_MASKWRITE(0XF8006204, 0xFFFFFFFFU ,0x00000000U),
  5668. // .. .. reg_arb_pri_wr_portn = 0x3ff
  5669. // .. .. ==> 0XF8006208[9:0] = 0x000003FFU
  5670. // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
  5671. // .. .. reg_arb_disable_aging_wr_portn = 0x0
  5672. // .. .. ==> 0XF8006208[16:16] = 0x00000000U
  5673. // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
  5674. // .. .. reg_arb_disable_urgent_wr_portn = 0x0
  5675. // .. .. ==> 0XF8006208[17:17] = 0x00000000U
  5676. // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
  5677. // .. .. reg_arb_dis_page_match_wr_portn = 0x0
  5678. // .. .. ==> 0XF8006208[18:18] = 0x00000000U
  5679. // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
  5680. // .. .. reg_arb_dis_rmw_portn = 0x1
  5681. // .. .. ==> 0XF8006208[19:19] = 0x00000001U
  5682. // .. .. ==> MASK : 0x00080000U VAL : 0x00080000U
  5683. // .. ..
  5684. EMIT_MASKWRITE(0XF8006208, 0x000F03FFU ,0x000803FFU),
  5685. // .. .. reg_arb_pri_wr_portn = 0x3ff
  5686. // .. .. ==> 0XF800620C[9:0] = 0x000003FFU
  5687. // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
  5688. // .. .. reg_arb_disable_aging_wr_portn = 0x0
  5689. // .. .. ==> 0XF800620C[16:16] = 0x00000000U
  5690. // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
  5691. // .. .. reg_arb_disable_urgent_wr_portn = 0x0
  5692. // .. .. ==> 0XF800620C[17:17] = 0x00000000U
  5693. // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
  5694. // .. .. reg_arb_dis_page_match_wr_portn = 0x0
  5695. // .. .. ==> 0XF800620C[18:18] = 0x00000000U
  5696. // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
  5697. // .. .. reg_arb_dis_rmw_portn = 0x1
  5698. // .. .. ==> 0XF800620C[19:19] = 0x00000001U
  5699. // .. .. ==> MASK : 0x00080000U VAL : 0x00080000U
  5700. // .. ..
  5701. EMIT_MASKWRITE(0XF800620C, 0x000F03FFU ,0x000803FFU),
  5702. // .. .. reg_arb_pri_wr_portn = 0x3ff
  5703. // .. .. ==> 0XF8006210[9:0] = 0x000003FFU
  5704. // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
  5705. // .. .. reg_arb_disable_aging_wr_portn = 0x0
  5706. // .. .. ==> 0XF8006210[16:16] = 0x00000000U
  5707. // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
  5708. // .. .. reg_arb_disable_urgent_wr_portn = 0x0
  5709. // .. .. ==> 0XF8006210[17:17] = 0x00000000U
  5710. // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
  5711. // .. .. reg_arb_dis_page_match_wr_portn = 0x0
  5712. // .. .. ==> 0XF8006210[18:18] = 0x00000000U
  5713. // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
  5714. // .. .. reg_arb_dis_rmw_portn = 0x1
  5715. // .. .. ==> 0XF8006210[19:19] = 0x00000001U
  5716. // .. .. ==> MASK : 0x00080000U VAL : 0x00080000U
  5717. // .. ..
  5718. EMIT_MASKWRITE(0XF8006210, 0x000F03FFU ,0x000803FFU),
  5719. // .. .. reg_arb_pri_wr_portn = 0x3ff
  5720. // .. .. ==> 0XF8006214[9:0] = 0x000003FFU
  5721. // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
  5722. // .. .. reg_arb_disable_aging_wr_portn = 0x0
  5723. // .. .. ==> 0XF8006214[16:16] = 0x00000000U
  5724. // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
  5725. // .. .. reg_arb_disable_urgent_wr_portn = 0x0
  5726. // .. .. ==> 0XF8006214[17:17] = 0x00000000U
  5727. // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
  5728. // .. .. reg_arb_dis_page_match_wr_portn = 0x0
  5729. // .. .. ==> 0XF8006214[18:18] = 0x00000000U
  5730. // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
  5731. // .. .. reg_arb_dis_rmw_portn = 0x1
  5732. // .. .. ==> 0XF8006214[19:19] = 0x00000001U
  5733. // .. .. ==> MASK : 0x00080000U VAL : 0x00080000U
  5734. // .. ..
  5735. EMIT_MASKWRITE(0XF8006214, 0x000F03FFU ,0x000803FFU),
  5736. // .. .. reg_arb_pri_rd_portn = 0x3ff
  5737. // .. .. ==> 0XF8006218[9:0] = 0x000003FFU
  5738. // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
  5739. // .. .. reg_arb_disable_aging_rd_portn = 0x0
  5740. // .. .. ==> 0XF8006218[16:16] = 0x00000000U
  5741. // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
  5742. // .. .. reg_arb_disable_urgent_rd_portn = 0x0
  5743. // .. .. ==> 0XF8006218[17:17] = 0x00000000U
  5744. // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
  5745. // .. .. reg_arb_dis_page_match_rd_portn = 0x0
  5746. // .. .. ==> 0XF8006218[18:18] = 0x00000000U
  5747. // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
  5748. // .. .. reg_arb_set_hpr_rd_portn = 0x0
  5749. // .. .. ==> 0XF8006218[19:19] = 0x00000000U
  5750. // .. .. ==> MASK : 0x00080000U VAL : 0x00000000U
  5751. // .. ..
  5752. EMIT_MASKWRITE(0XF8006218, 0x000F03FFU ,0x000003FFU),
  5753. // .. .. reg_arb_pri_rd_portn = 0x3ff
  5754. // .. .. ==> 0XF800621C[9:0] = 0x000003FFU
  5755. // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
  5756. // .. .. reg_arb_disable_aging_rd_portn = 0x0
  5757. // .. .. ==> 0XF800621C[16:16] = 0x00000000U
  5758. // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
  5759. // .. .. reg_arb_disable_urgent_rd_portn = 0x0
  5760. // .. .. ==> 0XF800621C[17:17] = 0x00000000U
  5761. // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
  5762. // .. .. reg_arb_dis_page_match_rd_portn = 0x0
  5763. // .. .. ==> 0XF800621C[18:18] = 0x00000000U
  5764. // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
  5765. // .. .. reg_arb_set_hpr_rd_portn = 0x0
  5766. // .. .. ==> 0XF800621C[19:19] = 0x00000000U
  5767. // .. .. ==> MASK : 0x00080000U VAL : 0x00000000U
  5768. // .. ..
  5769. EMIT_MASKWRITE(0XF800621C, 0x000F03FFU ,0x000003FFU),
  5770. // .. .. reg_arb_pri_rd_portn = 0x3ff
  5771. // .. .. ==> 0XF8006220[9:0] = 0x000003FFU
  5772. // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
  5773. // .. .. reg_arb_disable_aging_rd_portn = 0x0
  5774. // .. .. ==> 0XF8006220[16:16] = 0x00000000U
  5775. // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
  5776. // .. .. reg_arb_disable_urgent_rd_portn = 0x0
  5777. // .. .. ==> 0XF8006220[17:17] = 0x00000000U
  5778. // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
  5779. // .. .. reg_arb_dis_page_match_rd_portn = 0x0
  5780. // .. .. ==> 0XF8006220[18:18] = 0x00000000U
  5781. // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
  5782. // .. .. reg_arb_set_hpr_rd_portn = 0x0
  5783. // .. .. ==> 0XF8006220[19:19] = 0x00000000U
  5784. // .. .. ==> MASK : 0x00080000U VAL : 0x00000000U
  5785. // .. ..
  5786. EMIT_MASKWRITE(0XF8006220, 0x000F03FFU ,0x000003FFU),
  5787. // .. .. reg_arb_pri_rd_portn = 0x3ff
  5788. // .. .. ==> 0XF8006224[9:0] = 0x000003FFU
  5789. // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
  5790. // .. .. reg_arb_disable_aging_rd_portn = 0x0
  5791. // .. .. ==> 0XF8006224[16:16] = 0x00000000U
  5792. // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
  5793. // .. .. reg_arb_disable_urgent_rd_portn = 0x0
  5794. // .. .. ==> 0XF8006224[17:17] = 0x00000000U
  5795. // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
  5796. // .. .. reg_arb_dis_page_match_rd_portn = 0x0
  5797. // .. .. ==> 0XF8006224[18:18] = 0x00000000U
  5798. // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
  5799. // .. .. reg_arb_set_hpr_rd_portn = 0x0
  5800. // .. .. ==> 0XF8006224[19:19] = 0x00000000U
  5801. // .. .. ==> MASK : 0x00080000U VAL : 0x00000000U
  5802. // .. ..
  5803. EMIT_MASKWRITE(0XF8006224, 0x000F03FFU ,0x000003FFU),
  5804. // .. .. reg_ddrc_lpddr2 = 0x0
  5805. // .. .. ==> 0XF80062A8[0:0] = 0x00000000U
  5806. // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
  5807. // .. .. reg_ddrc_per_bank_refresh = 0x0
  5808. // .. .. ==> 0XF80062A8[1:1] = 0x00000000U
  5809. // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
  5810. // .. .. reg_ddrc_derate_enable = 0x0
  5811. // .. .. ==> 0XF80062A8[2:2] = 0x00000000U
  5812. // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
  5813. // .. .. reg_ddrc_mr4_margin = 0x0
  5814. // .. .. ==> 0XF80062A8[11:4] = 0x00000000U
  5815. // .. .. ==> MASK : 0x00000FF0U VAL : 0x00000000U
  5816. // .. ..
  5817. EMIT_MASKWRITE(0XF80062A8, 0x00000FF7U ,0x00000000U),
  5818. // .. .. reg_ddrc_mr4_read_interval = 0x0
  5819. // .. .. ==> 0XF80062AC[31:0] = 0x00000000U
  5820. // .. .. ==> MASK : 0xFFFFFFFFU VAL : 0x00000000U
  5821. // .. ..
  5822. EMIT_MASKWRITE(0XF80062AC, 0xFFFFFFFFU ,0x00000000U),
  5823. // .. .. reg_ddrc_min_stable_clock_x1 = 0x5
  5824. // .. .. ==> 0XF80062B0[3:0] = 0x00000005U
  5825. // .. .. ==> MASK : 0x0000000FU VAL : 0x00000005U
  5826. // .. .. reg_ddrc_idle_after_reset_x32 = 0x12
  5827. // .. .. ==> 0XF80062B0[11:4] = 0x00000012U
  5828. // .. .. ==> MASK : 0x00000FF0U VAL : 0x00000120U
  5829. // .. .. reg_ddrc_t_mrw = 0x5
  5830. // .. .. ==> 0XF80062B0[21:12] = 0x00000005U
  5831. // .. .. ==> MASK : 0x003FF000U VAL : 0x00005000U
  5832. // .. ..
  5833. EMIT_MASKWRITE(0XF80062B0, 0x003FFFFFU ,0x00005125U),
  5834. // .. .. reg_ddrc_max_auto_init_x1024 = 0xa8
  5835. // .. .. ==> 0XF80062B4[7:0] = 0x000000A8U
  5836. // .. .. ==> MASK : 0x000000FFU VAL : 0x000000A8U
  5837. // .. .. reg_ddrc_dev_zqinit_x32 = 0x12
  5838. // .. .. ==> 0XF80062B4[17:8] = 0x00000012U
  5839. // .. .. ==> MASK : 0x0003FF00U VAL : 0x00001200U
  5840. // .. ..
  5841. EMIT_MASKWRITE(0XF80062B4, 0x0003FFFFU ,0x000012A8U),
  5842. // .. .. START: POLL ON DCI STATUS
  5843. // .. .. DONE = 1
  5844. // .. .. ==> 0XF8000B74[13:13] = 0x00000001U
  5845. // .. .. ==> MASK : 0x00002000U VAL : 0x00002000U
  5846. // .. ..
  5847. EMIT_MASKPOLL(0XF8000B74, 0x00002000U),
  5848. // .. .. FINISH: POLL ON DCI STATUS
  5849. // .. .. START: UNLOCK DDR
  5850. // .. .. reg_ddrc_soft_rstb = 0x1
  5851. // .. .. ==> 0XF8006000[0:0] = 0x00000001U
  5852. // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
  5853. // .. .. reg_ddrc_powerdown_en = 0x0
  5854. // .. .. ==> 0XF8006000[1:1] = 0x00000000U
  5855. // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
  5856. // .. .. reg_ddrc_data_bus_width = 0x0
  5857. // .. .. ==> 0XF8006000[3:2] = 0x00000000U
  5858. // .. .. ==> MASK : 0x0000000CU VAL : 0x00000000U
  5859. // .. .. reg_ddrc_burst8_refresh = 0x0
  5860. // .. .. ==> 0XF8006000[6:4] = 0x00000000U
  5861. // .. .. ==> MASK : 0x00000070U VAL : 0x00000000U
  5862. // .. .. reg_ddrc_rdwr_idle_gap = 1
  5863. // .. .. ==> 0XF8006000[13:7] = 0x00000001U
  5864. // .. .. ==> MASK : 0x00003F80U VAL : 0x00000080U
  5865. // .. .. reg_ddrc_dis_rd_bypass = 0x0
  5866. // .. .. ==> 0XF8006000[14:14] = 0x00000000U
  5867. // .. .. ==> MASK : 0x00004000U VAL : 0x00000000U
  5868. // .. .. reg_ddrc_dis_act_bypass = 0x0
  5869. // .. .. ==> 0XF8006000[15:15] = 0x00000000U
  5870. // .. .. ==> MASK : 0x00008000U VAL : 0x00000000U
  5871. // .. .. reg_ddrc_dis_auto_refresh = 0x0
  5872. // .. .. ==> 0XF8006000[16:16] = 0x00000000U
  5873. // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
  5874. // .. ..
  5875. EMIT_MASKWRITE(0XF8006000, 0x0001FFFFU ,0x00000081U),
  5876. // .. .. FINISH: UNLOCK DDR
  5877. // .. .. START: CHECK DDR STATUS
  5878. // .. .. ddrc_reg_operating_mode = 1
  5879. // .. .. ==> 0XF8006054[2:0] = 0x00000001U
  5880. // .. .. ==> MASK : 0x00000007U VAL : 0x00000001U
  5881. // .. ..
  5882. EMIT_MASKPOLL(0XF8006054, 0x00000007U),
  5883. // .. .. FINISH: CHECK DDR STATUS
  5884. // .. FINISH: DDR INITIALIZATION
  5885. // FINISH: top
  5886. //
  5887. EMIT_EXIT(),
  5888. //
  5889. };
  5890. unsigned long ps7_mio_init_data_2_0[] = {
  5891. // START: top
  5892. // .. START: SLCR SETTINGS
  5893. // .. UNLOCK_KEY = 0XDF0D
  5894. // .. ==> 0XF8000008[15:0] = 0x0000DF0DU
  5895. // .. ==> MASK : 0x0000FFFFU VAL : 0x0000DF0DU
  5896. // ..
  5897. EMIT_MASKWRITE(0XF8000008, 0x0000FFFFU ,0x0000DF0DU),
  5898. // .. FINISH: SLCR SETTINGS
  5899. // .. START: OCM REMAPPING
  5900. // .. FINISH: OCM REMAPPING
  5901. // .. START: DDRIOB SETTINGS
  5902. // .. INP_POWER = 0x0
  5903. // .. ==> 0XF8000B40[0:0] = 0x00000000U
  5904. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  5905. // .. INP_TYPE = 0x0
  5906. // .. ==> 0XF8000B40[2:1] = 0x00000000U
  5907. // .. ==> MASK : 0x00000006U VAL : 0x00000000U
  5908. // .. DCI_UPDATE = 0x0
  5909. // .. ==> 0XF8000B40[3:3] = 0x00000000U
  5910. // .. ==> MASK : 0x00000008U VAL : 0x00000000U
  5911. // .. TERM_EN = 0x0
  5912. // .. ==> 0XF8000B40[4:4] = 0x00000000U
  5913. // .. ==> MASK : 0x00000010U VAL : 0x00000000U
  5914. // .. DCR_TYPE = 0x0
  5915. // .. ==> 0XF8000B40[6:5] = 0x00000000U
  5916. // .. ==> MASK : 0x00000060U VAL : 0x00000000U
  5917. // .. IBUF_DISABLE_MODE = 0x0
  5918. // .. ==> 0XF8000B40[7:7] = 0x00000000U
  5919. // .. ==> MASK : 0x00000080U VAL : 0x00000000U
  5920. // .. TERM_DISABLE_MODE = 0x0
  5921. // .. ==> 0XF8000B40[8:8] = 0x00000000U
  5922. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  5923. // .. OUTPUT_EN = 0x3
  5924. // .. ==> 0XF8000B40[10:9] = 0x00000003U
  5925. // .. ==> MASK : 0x00000600U VAL : 0x00000600U
  5926. // .. PULLUP_EN = 0x0
  5927. // .. ==> 0XF8000B40[11:11] = 0x00000000U
  5928. // .. ==> MASK : 0x00000800U VAL : 0x00000000U
  5929. // ..
  5930. EMIT_MASKWRITE(0XF8000B40, 0x00000FFFU ,0x00000600U),
  5931. // .. INP_POWER = 0x0
  5932. // .. ==> 0XF8000B44[0:0] = 0x00000000U
  5933. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  5934. // .. INP_TYPE = 0x0
  5935. // .. ==> 0XF8000B44[2:1] = 0x00000000U
  5936. // .. ==> MASK : 0x00000006U VAL : 0x00000000U
  5937. // .. DCI_UPDATE = 0x0
  5938. // .. ==> 0XF8000B44[3:3] = 0x00000000U
  5939. // .. ==> MASK : 0x00000008U VAL : 0x00000000U
  5940. // .. TERM_EN = 0x0
  5941. // .. ==> 0XF8000B44[4:4] = 0x00000000U
  5942. // .. ==> MASK : 0x00000010U VAL : 0x00000000U
  5943. // .. DCR_TYPE = 0x0
  5944. // .. ==> 0XF8000B44[6:5] = 0x00000000U
  5945. // .. ==> MASK : 0x00000060U VAL : 0x00000000U
  5946. // .. IBUF_DISABLE_MODE = 0x0
  5947. // .. ==> 0XF8000B44[7:7] = 0x00000000U
  5948. // .. ==> MASK : 0x00000080U VAL : 0x00000000U
  5949. // .. TERM_DISABLE_MODE = 0x0
  5950. // .. ==> 0XF8000B44[8:8] = 0x00000000U
  5951. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  5952. // .. OUTPUT_EN = 0x3
  5953. // .. ==> 0XF8000B44[10:9] = 0x00000003U
  5954. // .. ==> MASK : 0x00000600U VAL : 0x00000600U
  5955. // .. PULLUP_EN = 0x0
  5956. // .. ==> 0XF8000B44[11:11] = 0x00000000U
  5957. // .. ==> MASK : 0x00000800U VAL : 0x00000000U
  5958. // ..
  5959. EMIT_MASKWRITE(0XF8000B44, 0x00000FFFU ,0x00000600U),
  5960. // .. INP_POWER = 0x0
  5961. // .. ==> 0XF8000B48[0:0] = 0x00000000U
  5962. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  5963. // .. INP_TYPE = 0x1
  5964. // .. ==> 0XF8000B48[2:1] = 0x00000001U
  5965. // .. ==> MASK : 0x00000006U VAL : 0x00000002U
  5966. // .. DCI_UPDATE = 0x0
  5967. // .. ==> 0XF8000B48[3:3] = 0x00000000U
  5968. // .. ==> MASK : 0x00000008U VAL : 0x00000000U
  5969. // .. TERM_EN = 0x1
  5970. // .. ==> 0XF8000B48[4:4] = 0x00000001U
  5971. // .. ==> MASK : 0x00000010U VAL : 0x00000010U
  5972. // .. DCR_TYPE = 0x3
  5973. // .. ==> 0XF8000B48[6:5] = 0x00000003U
  5974. // .. ==> MASK : 0x00000060U VAL : 0x00000060U
  5975. // .. IBUF_DISABLE_MODE = 0
  5976. // .. ==> 0XF8000B48[7:7] = 0x00000000U
  5977. // .. ==> MASK : 0x00000080U VAL : 0x00000000U
  5978. // .. TERM_DISABLE_MODE = 0
  5979. // .. ==> 0XF8000B48[8:8] = 0x00000000U
  5980. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  5981. // .. OUTPUT_EN = 0x3
  5982. // .. ==> 0XF8000B48[10:9] = 0x00000003U
  5983. // .. ==> MASK : 0x00000600U VAL : 0x00000600U
  5984. // .. PULLUP_EN = 0x0
  5985. // .. ==> 0XF8000B48[11:11] = 0x00000000U
  5986. // .. ==> MASK : 0x00000800U VAL : 0x00000000U
  5987. // ..
  5988. EMIT_MASKWRITE(0XF8000B48, 0x00000FFFU ,0x00000672U),
  5989. // .. INP_POWER = 0x0
  5990. // .. ==> 0XF8000B4C[0:0] = 0x00000000U
  5991. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  5992. // .. INP_TYPE = 0x1
  5993. // .. ==> 0XF8000B4C[2:1] = 0x00000001U
  5994. // .. ==> MASK : 0x00000006U VAL : 0x00000002U
  5995. // .. DCI_UPDATE = 0x0
  5996. // .. ==> 0XF8000B4C[3:3] = 0x00000000U
  5997. // .. ==> MASK : 0x00000008U VAL : 0x00000000U
  5998. // .. TERM_EN = 0x1
  5999. // .. ==> 0XF8000B4C[4:4] = 0x00000001U
  6000. // .. ==> MASK : 0x00000010U VAL : 0x00000010U
  6001. // .. DCR_TYPE = 0x3
  6002. // .. ==> 0XF8000B4C[6:5] = 0x00000003U
  6003. // .. ==> MASK : 0x00000060U VAL : 0x00000060U
  6004. // .. IBUF_DISABLE_MODE = 0
  6005. // .. ==> 0XF8000B4C[7:7] = 0x00000000U
  6006. // .. ==> MASK : 0x00000080U VAL : 0x00000000U
  6007. // .. TERM_DISABLE_MODE = 0
  6008. // .. ==> 0XF8000B4C[8:8] = 0x00000000U
  6009. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  6010. // .. OUTPUT_EN = 0x3
  6011. // .. ==> 0XF8000B4C[10:9] = 0x00000003U
  6012. // .. ==> MASK : 0x00000600U VAL : 0x00000600U
  6013. // .. PULLUP_EN = 0x0
  6014. // .. ==> 0XF8000B4C[11:11] = 0x00000000U
  6015. // .. ==> MASK : 0x00000800U VAL : 0x00000000U
  6016. // ..
  6017. EMIT_MASKWRITE(0XF8000B4C, 0x00000FFFU ,0x00000672U),
  6018. // .. INP_POWER = 0x0
  6019. // .. ==> 0XF8000B50[0:0] = 0x00000000U
  6020. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  6021. // .. INP_TYPE = 0x2
  6022. // .. ==> 0XF8000B50[2:1] = 0x00000002U
  6023. // .. ==> MASK : 0x00000006U VAL : 0x00000004U
  6024. // .. DCI_UPDATE = 0x0
  6025. // .. ==> 0XF8000B50[3:3] = 0x00000000U
  6026. // .. ==> MASK : 0x00000008U VAL : 0x00000000U
  6027. // .. TERM_EN = 0x1
  6028. // .. ==> 0XF8000B50[4:4] = 0x00000001U
  6029. // .. ==> MASK : 0x00000010U VAL : 0x00000010U
  6030. // .. DCR_TYPE = 0x3
  6031. // .. ==> 0XF8000B50[6:5] = 0x00000003U
  6032. // .. ==> MASK : 0x00000060U VAL : 0x00000060U
  6033. // .. IBUF_DISABLE_MODE = 0
  6034. // .. ==> 0XF8000B50[7:7] = 0x00000000U
  6035. // .. ==> MASK : 0x00000080U VAL : 0x00000000U
  6036. // .. TERM_DISABLE_MODE = 0
  6037. // .. ==> 0XF8000B50[8:8] = 0x00000000U
  6038. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  6039. // .. OUTPUT_EN = 0x3
  6040. // .. ==> 0XF8000B50[10:9] = 0x00000003U
  6041. // .. ==> MASK : 0x00000600U VAL : 0x00000600U
  6042. // .. PULLUP_EN = 0x0
  6043. // .. ==> 0XF8000B50[11:11] = 0x00000000U
  6044. // .. ==> MASK : 0x00000800U VAL : 0x00000000U
  6045. // ..
  6046. EMIT_MASKWRITE(0XF8000B50, 0x00000FFFU ,0x00000674U),
  6047. // .. INP_POWER = 0x0
  6048. // .. ==> 0XF8000B54[0:0] = 0x00000000U
  6049. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  6050. // .. INP_TYPE = 0x2
  6051. // .. ==> 0XF8000B54[2:1] = 0x00000002U
  6052. // .. ==> MASK : 0x00000006U VAL : 0x00000004U
  6053. // .. DCI_UPDATE = 0x0
  6054. // .. ==> 0XF8000B54[3:3] = 0x00000000U
  6055. // .. ==> MASK : 0x00000008U VAL : 0x00000000U
  6056. // .. TERM_EN = 0x1
  6057. // .. ==> 0XF8000B54[4:4] = 0x00000001U
  6058. // .. ==> MASK : 0x00000010U VAL : 0x00000010U
  6059. // .. DCR_TYPE = 0x3
  6060. // .. ==> 0XF8000B54[6:5] = 0x00000003U
  6061. // .. ==> MASK : 0x00000060U VAL : 0x00000060U
  6062. // .. IBUF_DISABLE_MODE = 0
  6063. // .. ==> 0XF8000B54[7:7] = 0x00000000U
  6064. // .. ==> MASK : 0x00000080U VAL : 0x00000000U
  6065. // .. TERM_DISABLE_MODE = 0
  6066. // .. ==> 0XF8000B54[8:8] = 0x00000000U
  6067. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  6068. // .. OUTPUT_EN = 0x3
  6069. // .. ==> 0XF8000B54[10:9] = 0x00000003U
  6070. // .. ==> MASK : 0x00000600U VAL : 0x00000600U
  6071. // .. PULLUP_EN = 0x0
  6072. // .. ==> 0XF8000B54[11:11] = 0x00000000U
  6073. // .. ==> MASK : 0x00000800U VAL : 0x00000000U
  6074. // ..
  6075. EMIT_MASKWRITE(0XF8000B54, 0x00000FFFU ,0x00000674U),
  6076. // .. INP_POWER = 0x0
  6077. // .. ==> 0XF8000B58[0:0] = 0x00000000U
  6078. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  6079. // .. INP_TYPE = 0x0
  6080. // .. ==> 0XF8000B58[2:1] = 0x00000000U
  6081. // .. ==> MASK : 0x00000006U VAL : 0x00000000U
  6082. // .. DCI_UPDATE = 0x0
  6083. // .. ==> 0XF8000B58[3:3] = 0x00000000U
  6084. // .. ==> MASK : 0x00000008U VAL : 0x00000000U
  6085. // .. TERM_EN = 0x0
  6086. // .. ==> 0XF8000B58[4:4] = 0x00000000U
  6087. // .. ==> MASK : 0x00000010U VAL : 0x00000000U
  6088. // .. DCR_TYPE = 0x0
  6089. // .. ==> 0XF8000B58[6:5] = 0x00000000U
  6090. // .. ==> MASK : 0x00000060U VAL : 0x00000000U
  6091. // .. IBUF_DISABLE_MODE = 0x0
  6092. // .. ==> 0XF8000B58[7:7] = 0x00000000U
  6093. // .. ==> MASK : 0x00000080U VAL : 0x00000000U
  6094. // .. TERM_DISABLE_MODE = 0x0
  6095. // .. ==> 0XF8000B58[8:8] = 0x00000000U
  6096. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  6097. // .. OUTPUT_EN = 0x3
  6098. // .. ==> 0XF8000B58[10:9] = 0x00000003U
  6099. // .. ==> MASK : 0x00000600U VAL : 0x00000600U
  6100. // .. PULLUP_EN = 0x0
  6101. // .. ==> 0XF8000B58[11:11] = 0x00000000U
  6102. // .. ==> MASK : 0x00000800U VAL : 0x00000000U
  6103. // ..
  6104. EMIT_MASKWRITE(0XF8000B58, 0x00000FFFU ,0x00000600U),
  6105. // .. DRIVE_P = 0x1c
  6106. // .. ==> 0XF8000B5C[6:0] = 0x0000001CU
  6107. // .. ==> MASK : 0x0000007FU VAL : 0x0000001CU
  6108. // .. DRIVE_N = 0xc
  6109. // .. ==> 0XF8000B5C[13:7] = 0x0000000CU
  6110. // .. ==> MASK : 0x00003F80U VAL : 0x00000600U
  6111. // .. SLEW_P = 0x3
  6112. // .. ==> 0XF8000B5C[18:14] = 0x00000003U
  6113. // .. ==> MASK : 0x0007C000U VAL : 0x0000C000U
  6114. // .. SLEW_N = 0x3
  6115. // .. ==> 0XF8000B5C[23:19] = 0x00000003U
  6116. // .. ==> MASK : 0x00F80000U VAL : 0x00180000U
  6117. // .. GTL = 0x0
  6118. // .. ==> 0XF8000B5C[26:24] = 0x00000000U
  6119. // .. ==> MASK : 0x07000000U VAL : 0x00000000U
  6120. // .. RTERM = 0x0
  6121. // .. ==> 0XF8000B5C[31:27] = 0x00000000U
  6122. // .. ==> MASK : 0xF8000000U VAL : 0x00000000U
  6123. // ..
  6124. EMIT_MASKWRITE(0XF8000B5C, 0xFFFFFFFFU ,0x0018C61CU),
  6125. // .. DRIVE_P = 0x1c
  6126. // .. ==> 0XF8000B60[6:0] = 0x0000001CU
  6127. // .. ==> MASK : 0x0000007FU VAL : 0x0000001CU
  6128. // .. DRIVE_N = 0xc
  6129. // .. ==> 0XF8000B60[13:7] = 0x0000000CU
  6130. // .. ==> MASK : 0x00003F80U VAL : 0x00000600U
  6131. // .. SLEW_P = 0x6
  6132. // .. ==> 0XF8000B60[18:14] = 0x00000006U
  6133. // .. ==> MASK : 0x0007C000U VAL : 0x00018000U
  6134. // .. SLEW_N = 0x1f
  6135. // .. ==> 0XF8000B60[23:19] = 0x0000001FU
  6136. // .. ==> MASK : 0x00F80000U VAL : 0x00F80000U
  6137. // .. GTL = 0x0
  6138. // .. ==> 0XF8000B60[26:24] = 0x00000000U
  6139. // .. ==> MASK : 0x07000000U VAL : 0x00000000U
  6140. // .. RTERM = 0x0
  6141. // .. ==> 0XF8000B60[31:27] = 0x00000000U
  6142. // .. ==> MASK : 0xF8000000U VAL : 0x00000000U
  6143. // ..
  6144. EMIT_MASKWRITE(0XF8000B60, 0xFFFFFFFFU ,0x00F9861CU),
  6145. // .. DRIVE_P = 0x1c
  6146. // .. ==> 0XF8000B64[6:0] = 0x0000001CU
  6147. // .. ==> MASK : 0x0000007FU VAL : 0x0000001CU
  6148. // .. DRIVE_N = 0xc
  6149. // .. ==> 0XF8000B64[13:7] = 0x0000000CU
  6150. // .. ==> MASK : 0x00003F80U VAL : 0x00000600U
  6151. // .. SLEW_P = 0x6
  6152. // .. ==> 0XF8000B64[18:14] = 0x00000006U
  6153. // .. ==> MASK : 0x0007C000U VAL : 0x00018000U
  6154. // .. SLEW_N = 0x1f
  6155. // .. ==> 0XF8000B64[23:19] = 0x0000001FU
  6156. // .. ==> MASK : 0x00F80000U VAL : 0x00F80000U
  6157. // .. GTL = 0x0
  6158. // .. ==> 0XF8000B64[26:24] = 0x00000000U
  6159. // .. ==> MASK : 0x07000000U VAL : 0x00000000U
  6160. // .. RTERM = 0x0
  6161. // .. ==> 0XF8000B64[31:27] = 0x00000000U
  6162. // .. ==> MASK : 0xF8000000U VAL : 0x00000000U
  6163. // ..
  6164. EMIT_MASKWRITE(0XF8000B64, 0xFFFFFFFFU ,0x00F9861CU),
  6165. // .. DRIVE_P = 0x1c
  6166. // .. ==> 0XF8000B68[6:0] = 0x0000001CU
  6167. // .. ==> MASK : 0x0000007FU VAL : 0x0000001CU
  6168. // .. DRIVE_N = 0xc
  6169. // .. ==> 0XF8000B68[13:7] = 0x0000000CU
  6170. // .. ==> MASK : 0x00003F80U VAL : 0x00000600U
  6171. // .. SLEW_P = 0x6
  6172. // .. ==> 0XF8000B68[18:14] = 0x00000006U
  6173. // .. ==> MASK : 0x0007C000U VAL : 0x00018000U
  6174. // .. SLEW_N = 0x1f
  6175. // .. ==> 0XF8000B68[23:19] = 0x0000001FU
  6176. // .. ==> MASK : 0x00F80000U VAL : 0x00F80000U
  6177. // .. GTL = 0x0
  6178. // .. ==> 0XF8000B68[26:24] = 0x00000000U
  6179. // .. ==> MASK : 0x07000000U VAL : 0x00000000U
  6180. // .. RTERM = 0x0
  6181. // .. ==> 0XF8000B68[31:27] = 0x00000000U
  6182. // .. ==> MASK : 0xF8000000U VAL : 0x00000000U
  6183. // ..
  6184. EMIT_MASKWRITE(0XF8000B68, 0xFFFFFFFFU ,0x00F9861CU),
  6185. // .. VREF_INT_EN = 0x1
  6186. // .. ==> 0XF8000B6C[0:0] = 0x00000001U
  6187. // .. ==> MASK : 0x00000001U VAL : 0x00000001U
  6188. // .. VREF_SEL = 0x4
  6189. // .. ==> 0XF8000B6C[4:1] = 0x00000004U
  6190. // .. ==> MASK : 0x0000001EU VAL : 0x00000008U
  6191. // .. VREF_EXT_EN = 0x0
  6192. // .. ==> 0XF8000B6C[6:5] = 0x00000000U
  6193. // .. ==> MASK : 0x00000060U VAL : 0x00000000U
  6194. // .. VREF_PULLUP_EN = 0x0
  6195. // .. ==> 0XF8000B6C[8:7] = 0x00000000U
  6196. // .. ==> MASK : 0x00000180U VAL : 0x00000000U
  6197. // .. REFIO_EN = 0x1
  6198. // .. ==> 0XF8000B6C[9:9] = 0x00000001U
  6199. // .. ==> MASK : 0x00000200U VAL : 0x00000200U
  6200. // .. REFIO_TEST = 0x3
  6201. // .. ==> 0XF8000B6C[11:10] = 0x00000003U
  6202. // .. ==> MASK : 0x00000C00U VAL : 0x00000C00U
  6203. // .. REFIO_PULLUP_EN = 0x0
  6204. // .. ==> 0XF8000B6C[12:12] = 0x00000000U
  6205. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  6206. // .. DRST_B_PULLUP_EN = 0x0
  6207. // .. ==> 0XF8000B6C[13:13] = 0x00000000U
  6208. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  6209. // .. CKE_PULLUP_EN = 0x0
  6210. // .. ==> 0XF8000B6C[14:14] = 0x00000000U
  6211. // .. ==> MASK : 0x00004000U VAL : 0x00000000U
  6212. // ..
  6213. EMIT_MASKWRITE(0XF8000B6C, 0x00007FFFU ,0x00000E09U),
  6214. // .. .. START: ASSERT RESET
  6215. // .. .. RESET = 1
  6216. // .. .. ==> 0XF8000B70[0:0] = 0x00000001U
  6217. // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
  6218. // .. .. VRN_OUT = 0x1
  6219. // .. .. ==> 0XF8000B70[5:5] = 0x00000001U
  6220. // .. .. ==> MASK : 0x00000020U VAL : 0x00000020U
  6221. // .. ..
  6222. EMIT_MASKWRITE(0XF8000B70, 0x00000021U ,0x00000021U),
  6223. // .. .. FINISH: ASSERT RESET
  6224. // .. .. START: DEASSERT RESET
  6225. // .. .. RESET = 0
  6226. // .. .. ==> 0XF8000B70[0:0] = 0x00000000U
  6227. // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
  6228. // .. .. VRN_OUT = 0x1
  6229. // .. .. ==> 0XF8000B70[5:5] = 0x00000001U
  6230. // .. .. ==> MASK : 0x00000020U VAL : 0x00000020U
  6231. // .. ..
  6232. EMIT_MASKWRITE(0XF8000B70, 0x00000021U ,0x00000020U),
  6233. // .. .. FINISH: DEASSERT RESET
  6234. // .. .. RESET = 0x1
  6235. // .. .. ==> 0XF8000B70[0:0] = 0x00000001U
  6236. // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
  6237. // .. .. ENABLE = 0x1
  6238. // .. .. ==> 0XF8000B70[1:1] = 0x00000001U
  6239. // .. .. ==> MASK : 0x00000002U VAL : 0x00000002U
  6240. // .. .. VRP_TRI = 0x0
  6241. // .. .. ==> 0XF8000B70[2:2] = 0x00000000U
  6242. // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
  6243. // .. .. VRN_TRI = 0x0
  6244. // .. .. ==> 0XF8000B70[3:3] = 0x00000000U
  6245. // .. .. ==> MASK : 0x00000008U VAL : 0x00000000U
  6246. // .. .. VRP_OUT = 0x0
  6247. // .. .. ==> 0XF8000B70[4:4] = 0x00000000U
  6248. // .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
  6249. // .. .. VRN_OUT = 0x1
  6250. // .. .. ==> 0XF8000B70[5:5] = 0x00000001U
  6251. // .. .. ==> MASK : 0x00000020U VAL : 0x00000020U
  6252. // .. .. NREF_OPT1 = 0x0
  6253. // .. .. ==> 0XF8000B70[7:6] = 0x00000000U
  6254. // .. .. ==> MASK : 0x000000C0U VAL : 0x00000000U
  6255. // .. .. NREF_OPT2 = 0x0
  6256. // .. .. ==> 0XF8000B70[10:8] = 0x00000000U
  6257. // .. .. ==> MASK : 0x00000700U VAL : 0x00000000U
  6258. // .. .. NREF_OPT4 = 0x1
  6259. // .. .. ==> 0XF8000B70[13:11] = 0x00000001U
  6260. // .. .. ==> MASK : 0x00003800U VAL : 0x00000800U
  6261. // .. .. PREF_OPT1 = 0x0
  6262. // .. .. ==> 0XF8000B70[16:14] = 0x00000000U
  6263. // .. .. ==> MASK : 0x0001C000U VAL : 0x00000000U
  6264. // .. .. PREF_OPT2 = 0x0
  6265. // .. .. ==> 0XF8000B70[19:17] = 0x00000000U
  6266. // .. .. ==> MASK : 0x000E0000U VAL : 0x00000000U
  6267. // .. .. UPDATE_CONTROL = 0x0
  6268. // .. .. ==> 0XF8000B70[20:20] = 0x00000000U
  6269. // .. .. ==> MASK : 0x00100000U VAL : 0x00000000U
  6270. // .. .. INIT_COMPLETE = 0x0
  6271. // .. .. ==> 0XF8000B70[21:21] = 0x00000000U
  6272. // .. .. ==> MASK : 0x00200000U VAL : 0x00000000U
  6273. // .. .. TST_CLK = 0x0
  6274. // .. .. ==> 0XF8000B70[22:22] = 0x00000000U
  6275. // .. .. ==> MASK : 0x00400000U VAL : 0x00000000U
  6276. // .. .. TST_HLN = 0x0
  6277. // .. .. ==> 0XF8000B70[23:23] = 0x00000000U
  6278. // .. .. ==> MASK : 0x00800000U VAL : 0x00000000U
  6279. // .. .. TST_HLP = 0x0
  6280. // .. .. ==> 0XF8000B70[24:24] = 0x00000000U
  6281. // .. .. ==> MASK : 0x01000000U VAL : 0x00000000U
  6282. // .. .. TST_RST = 0x0
  6283. // .. .. ==> 0XF8000B70[25:25] = 0x00000000U
  6284. // .. .. ==> MASK : 0x02000000U VAL : 0x00000000U
  6285. // .. .. INT_DCI_EN = 0x0
  6286. // .. .. ==> 0XF8000B70[26:26] = 0x00000000U
  6287. // .. .. ==> MASK : 0x04000000U VAL : 0x00000000U
  6288. // .. ..
  6289. EMIT_MASKWRITE(0XF8000B70, 0x07FFFFFFU ,0x00000823U),
  6290. // .. FINISH: DDRIOB SETTINGS
  6291. // .. START: MIO PROGRAMMING
  6292. // .. TRI_ENABLE = 0
  6293. // .. ==> 0XF8000700[0:0] = 0x00000000U
  6294. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  6295. // .. L0_SEL = 0
  6296. // .. ==> 0XF8000700[1:1] = 0x00000000U
  6297. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  6298. // .. L1_SEL = 0
  6299. // .. ==> 0XF8000700[2:2] = 0x00000000U
  6300. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  6301. // .. L2_SEL = 0
  6302. // .. ==> 0XF8000700[4:3] = 0x00000000U
  6303. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  6304. // .. L3_SEL = 0
  6305. // .. ==> 0XF8000700[7:5] = 0x00000000U
  6306. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  6307. // .. Speed = 0
  6308. // .. ==> 0XF8000700[8:8] = 0x00000000U
  6309. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  6310. // .. IO_Type = 3
  6311. // .. ==> 0XF8000700[11:9] = 0x00000003U
  6312. // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
  6313. // .. PULLUP = 0
  6314. // .. ==> 0XF8000700[12:12] = 0x00000000U
  6315. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  6316. // .. DisableRcvr = 0
  6317. // .. ==> 0XF8000700[13:13] = 0x00000000U
  6318. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  6319. // ..
  6320. EMIT_MASKWRITE(0XF8000700, 0x00003FFFU ,0x00000600U),
  6321. // .. TRI_ENABLE = 0
  6322. // .. ==> 0XF8000704[0:0] = 0x00000000U
  6323. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  6324. // .. L0_SEL = 1
  6325. // .. ==> 0XF8000704[1:1] = 0x00000001U
  6326. // .. ==> MASK : 0x00000002U VAL : 0x00000002U
  6327. // .. L1_SEL = 0
  6328. // .. ==> 0XF8000704[2:2] = 0x00000000U
  6329. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  6330. // .. L2_SEL = 0
  6331. // .. ==> 0XF8000704[4:3] = 0x00000000U
  6332. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  6333. // .. L3_SEL = 0
  6334. // .. ==> 0XF8000704[7:5] = 0x00000000U
  6335. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  6336. // .. Speed = 0
  6337. // .. ==> 0XF8000704[8:8] = 0x00000000U
  6338. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  6339. // .. IO_Type = 3
  6340. // .. ==> 0XF8000704[11:9] = 0x00000003U
  6341. // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
  6342. // .. PULLUP = 0
  6343. // .. ==> 0XF8000704[12:12] = 0x00000000U
  6344. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  6345. // .. DisableRcvr = 0
  6346. // .. ==> 0XF8000704[13:13] = 0x00000000U
  6347. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  6348. // ..
  6349. EMIT_MASKWRITE(0XF8000704, 0x00003FFFU ,0x00000602U),
  6350. // .. TRI_ENABLE = 0
  6351. // .. ==> 0XF8000708[0:0] = 0x00000000U
  6352. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  6353. // .. L0_SEL = 1
  6354. // .. ==> 0XF8000708[1:1] = 0x00000001U
  6355. // .. ==> MASK : 0x00000002U VAL : 0x00000002U
  6356. // .. L1_SEL = 0
  6357. // .. ==> 0XF8000708[2:2] = 0x00000000U
  6358. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  6359. // .. L2_SEL = 0
  6360. // .. ==> 0XF8000708[4:3] = 0x00000000U
  6361. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  6362. // .. L3_SEL = 0
  6363. // .. ==> 0XF8000708[7:5] = 0x00000000U
  6364. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  6365. // .. Speed = 0
  6366. // .. ==> 0XF8000708[8:8] = 0x00000000U
  6367. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  6368. // .. IO_Type = 3
  6369. // .. ==> 0XF8000708[11:9] = 0x00000003U
  6370. // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
  6371. // .. PULLUP = 0
  6372. // .. ==> 0XF8000708[12:12] = 0x00000000U
  6373. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  6374. // .. DisableRcvr = 0
  6375. // .. ==> 0XF8000708[13:13] = 0x00000000U
  6376. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  6377. // ..
  6378. EMIT_MASKWRITE(0XF8000708, 0x00003FFFU ,0x00000602U),
  6379. // .. TRI_ENABLE = 0
  6380. // .. ==> 0XF800070C[0:0] = 0x00000000U
  6381. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  6382. // .. L0_SEL = 1
  6383. // .. ==> 0XF800070C[1:1] = 0x00000001U
  6384. // .. ==> MASK : 0x00000002U VAL : 0x00000002U
  6385. // .. L1_SEL = 0
  6386. // .. ==> 0XF800070C[2:2] = 0x00000000U
  6387. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  6388. // .. L2_SEL = 0
  6389. // .. ==> 0XF800070C[4:3] = 0x00000000U
  6390. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  6391. // .. L3_SEL = 0
  6392. // .. ==> 0XF800070C[7:5] = 0x00000000U
  6393. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  6394. // .. Speed = 0
  6395. // .. ==> 0XF800070C[8:8] = 0x00000000U
  6396. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  6397. // .. IO_Type = 3
  6398. // .. ==> 0XF800070C[11:9] = 0x00000003U
  6399. // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
  6400. // .. PULLUP = 0
  6401. // .. ==> 0XF800070C[12:12] = 0x00000000U
  6402. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  6403. // .. DisableRcvr = 0
  6404. // .. ==> 0XF800070C[13:13] = 0x00000000U
  6405. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  6406. // ..
  6407. EMIT_MASKWRITE(0XF800070C, 0x00003FFFU ,0x00000602U),
  6408. // .. TRI_ENABLE = 0
  6409. // .. ==> 0XF8000710[0:0] = 0x00000000U
  6410. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  6411. // .. L0_SEL = 1
  6412. // .. ==> 0XF8000710[1:1] = 0x00000001U
  6413. // .. ==> MASK : 0x00000002U VAL : 0x00000002U
  6414. // .. L1_SEL = 0
  6415. // .. ==> 0XF8000710[2:2] = 0x00000000U
  6416. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  6417. // .. L2_SEL = 0
  6418. // .. ==> 0XF8000710[4:3] = 0x00000000U
  6419. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  6420. // .. L3_SEL = 0
  6421. // .. ==> 0XF8000710[7:5] = 0x00000000U
  6422. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  6423. // .. Speed = 0
  6424. // .. ==> 0XF8000710[8:8] = 0x00000000U
  6425. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  6426. // .. IO_Type = 3
  6427. // .. ==> 0XF8000710[11:9] = 0x00000003U
  6428. // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
  6429. // .. PULLUP = 0
  6430. // .. ==> 0XF8000710[12:12] = 0x00000000U
  6431. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  6432. // .. DisableRcvr = 0
  6433. // .. ==> 0XF8000710[13:13] = 0x00000000U
  6434. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  6435. // ..
  6436. EMIT_MASKWRITE(0XF8000710, 0x00003FFFU ,0x00000602U),
  6437. // .. TRI_ENABLE = 0
  6438. // .. ==> 0XF8000714[0:0] = 0x00000000U
  6439. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  6440. // .. L0_SEL = 1
  6441. // .. ==> 0XF8000714[1:1] = 0x00000001U
  6442. // .. ==> MASK : 0x00000002U VAL : 0x00000002U
  6443. // .. L1_SEL = 0
  6444. // .. ==> 0XF8000714[2:2] = 0x00000000U
  6445. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  6446. // .. L2_SEL = 0
  6447. // .. ==> 0XF8000714[4:3] = 0x00000000U
  6448. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  6449. // .. L3_SEL = 0
  6450. // .. ==> 0XF8000714[7:5] = 0x00000000U
  6451. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  6452. // .. Speed = 0
  6453. // .. ==> 0XF8000714[8:8] = 0x00000000U
  6454. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  6455. // .. IO_Type = 3
  6456. // .. ==> 0XF8000714[11:9] = 0x00000003U
  6457. // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
  6458. // .. PULLUP = 0
  6459. // .. ==> 0XF8000714[12:12] = 0x00000000U
  6460. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  6461. // .. DisableRcvr = 0
  6462. // .. ==> 0XF8000714[13:13] = 0x00000000U
  6463. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  6464. // ..
  6465. EMIT_MASKWRITE(0XF8000714, 0x00003FFFU ,0x00000602U),
  6466. // .. TRI_ENABLE = 0
  6467. // .. ==> 0XF8000718[0:0] = 0x00000000U
  6468. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  6469. // .. L0_SEL = 1
  6470. // .. ==> 0XF8000718[1:1] = 0x00000001U
  6471. // .. ==> MASK : 0x00000002U VAL : 0x00000002U
  6472. // .. L1_SEL = 0
  6473. // .. ==> 0XF8000718[2:2] = 0x00000000U
  6474. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  6475. // .. L2_SEL = 0
  6476. // .. ==> 0XF8000718[4:3] = 0x00000000U
  6477. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  6478. // .. L3_SEL = 0
  6479. // .. ==> 0XF8000718[7:5] = 0x00000000U
  6480. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  6481. // .. Speed = 0
  6482. // .. ==> 0XF8000718[8:8] = 0x00000000U
  6483. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  6484. // .. IO_Type = 3
  6485. // .. ==> 0XF8000718[11:9] = 0x00000003U
  6486. // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
  6487. // .. PULLUP = 0
  6488. // .. ==> 0XF8000718[12:12] = 0x00000000U
  6489. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  6490. // .. DisableRcvr = 0
  6491. // .. ==> 0XF8000718[13:13] = 0x00000000U
  6492. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  6493. // ..
  6494. EMIT_MASKWRITE(0XF8000718, 0x00003FFFU ,0x00000602U),
  6495. // .. TRI_ENABLE = 0
  6496. // .. ==> 0XF800071C[0:0] = 0x00000000U
  6497. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  6498. // .. L0_SEL = 0
  6499. // .. ==> 0XF800071C[1:1] = 0x00000000U
  6500. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  6501. // .. L1_SEL = 0
  6502. // .. ==> 0XF800071C[2:2] = 0x00000000U
  6503. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  6504. // .. L2_SEL = 0
  6505. // .. ==> 0XF800071C[4:3] = 0x00000000U
  6506. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  6507. // .. L3_SEL = 0
  6508. // .. ==> 0XF800071C[7:5] = 0x00000000U
  6509. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  6510. // .. Speed = 0
  6511. // .. ==> 0XF800071C[8:8] = 0x00000000U
  6512. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  6513. // .. IO_Type = 3
  6514. // .. ==> 0XF800071C[11:9] = 0x00000003U
  6515. // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
  6516. // .. PULLUP = 0
  6517. // .. ==> 0XF800071C[12:12] = 0x00000000U
  6518. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  6519. // .. DisableRcvr = 0
  6520. // .. ==> 0XF800071C[13:13] = 0x00000000U
  6521. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  6522. // ..
  6523. EMIT_MASKWRITE(0XF800071C, 0x00003FFFU ,0x00000600U),
  6524. // .. TRI_ENABLE = 0
  6525. // .. ==> 0XF8000720[0:0] = 0x00000000U
  6526. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  6527. // .. L0_SEL = 1
  6528. // .. ==> 0XF8000720[1:1] = 0x00000001U
  6529. // .. ==> MASK : 0x00000002U VAL : 0x00000002U
  6530. // .. L1_SEL = 0
  6531. // .. ==> 0XF8000720[2:2] = 0x00000000U
  6532. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  6533. // .. L2_SEL = 0
  6534. // .. ==> 0XF8000720[4:3] = 0x00000000U
  6535. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  6536. // .. L3_SEL = 0
  6537. // .. ==> 0XF8000720[7:5] = 0x00000000U
  6538. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  6539. // .. Speed = 0
  6540. // .. ==> 0XF8000720[8:8] = 0x00000000U
  6541. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  6542. // .. IO_Type = 3
  6543. // .. ==> 0XF8000720[11:9] = 0x00000003U
  6544. // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
  6545. // .. PULLUP = 0
  6546. // .. ==> 0XF8000720[12:12] = 0x00000000U
  6547. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  6548. // .. DisableRcvr = 0
  6549. // .. ==> 0XF8000720[13:13] = 0x00000000U
  6550. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  6551. // ..
  6552. EMIT_MASKWRITE(0XF8000720, 0x00003FFFU ,0x00000602U),
  6553. // .. TRI_ENABLE = 0
  6554. // .. ==> 0XF8000724[0:0] = 0x00000000U
  6555. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  6556. // .. L0_SEL = 0
  6557. // .. ==> 0XF8000724[1:1] = 0x00000000U
  6558. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  6559. // .. L1_SEL = 0
  6560. // .. ==> 0XF8000724[2:2] = 0x00000000U
  6561. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  6562. // .. L2_SEL = 0
  6563. // .. ==> 0XF8000724[4:3] = 0x00000000U
  6564. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  6565. // .. L3_SEL = 0
  6566. // .. ==> 0XF8000724[7:5] = 0x00000000U
  6567. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  6568. // .. Speed = 0
  6569. // .. ==> 0XF8000724[8:8] = 0x00000000U
  6570. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  6571. // .. IO_Type = 3
  6572. // .. ==> 0XF8000724[11:9] = 0x00000003U
  6573. // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
  6574. // .. PULLUP = 0
  6575. // .. ==> 0XF8000724[12:12] = 0x00000000U
  6576. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  6577. // .. DisableRcvr = 0
  6578. // .. ==> 0XF8000724[13:13] = 0x00000000U
  6579. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  6580. // ..
  6581. EMIT_MASKWRITE(0XF8000724, 0x00003FFFU ,0x00000600U),
  6582. // .. TRI_ENABLE = 0
  6583. // .. ==> 0XF8000728[0:0] = 0x00000000U
  6584. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  6585. // .. L0_SEL = 0
  6586. // .. ==> 0XF8000728[1:1] = 0x00000000U
  6587. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  6588. // .. L1_SEL = 0
  6589. // .. ==> 0XF8000728[2:2] = 0x00000000U
  6590. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  6591. // .. L2_SEL = 0
  6592. // .. ==> 0XF8000728[4:3] = 0x00000000U
  6593. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  6594. // .. L3_SEL = 0
  6595. // .. ==> 0XF8000728[7:5] = 0x00000000U
  6596. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  6597. // .. Speed = 0
  6598. // .. ==> 0XF8000728[8:8] = 0x00000000U
  6599. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  6600. // .. IO_Type = 3
  6601. // .. ==> 0XF8000728[11:9] = 0x00000003U
  6602. // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
  6603. // .. PULLUP = 0
  6604. // .. ==> 0XF8000728[12:12] = 0x00000000U
  6605. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  6606. // .. DisableRcvr = 0
  6607. // .. ==> 0XF8000728[13:13] = 0x00000000U
  6608. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  6609. // ..
  6610. EMIT_MASKWRITE(0XF8000728, 0x00003FFFU ,0x00000600U),
  6611. // .. TRI_ENABLE = 0
  6612. // .. ==> 0XF800072C[0:0] = 0x00000000U
  6613. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  6614. // .. L0_SEL = 0
  6615. // .. ==> 0XF800072C[1:1] = 0x00000000U
  6616. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  6617. // .. L1_SEL = 0
  6618. // .. ==> 0XF800072C[2:2] = 0x00000000U
  6619. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  6620. // .. L2_SEL = 0
  6621. // .. ==> 0XF800072C[4:3] = 0x00000000U
  6622. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  6623. // .. L3_SEL = 0
  6624. // .. ==> 0XF800072C[7:5] = 0x00000000U
  6625. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  6626. // .. Speed = 0
  6627. // .. ==> 0XF800072C[8:8] = 0x00000000U
  6628. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  6629. // .. IO_Type = 3
  6630. // .. ==> 0XF800072C[11:9] = 0x00000003U
  6631. // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
  6632. // .. PULLUP = 0
  6633. // .. ==> 0XF800072C[12:12] = 0x00000000U
  6634. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  6635. // .. DisableRcvr = 0
  6636. // .. ==> 0XF800072C[13:13] = 0x00000000U
  6637. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  6638. // ..
  6639. EMIT_MASKWRITE(0XF800072C, 0x00003FFFU ,0x00000600U),
  6640. // .. TRI_ENABLE = 0
  6641. // .. ==> 0XF8000730[0:0] = 0x00000000U
  6642. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  6643. // .. L0_SEL = 0
  6644. // .. ==> 0XF8000730[1:1] = 0x00000000U
  6645. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  6646. // .. L1_SEL = 0
  6647. // .. ==> 0XF8000730[2:2] = 0x00000000U
  6648. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  6649. // .. L2_SEL = 0
  6650. // .. ==> 0XF8000730[4:3] = 0x00000000U
  6651. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  6652. // .. L3_SEL = 0
  6653. // .. ==> 0XF8000730[7:5] = 0x00000000U
  6654. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  6655. // .. Speed = 0
  6656. // .. ==> 0XF8000730[8:8] = 0x00000000U
  6657. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  6658. // .. IO_Type = 3
  6659. // .. ==> 0XF8000730[11:9] = 0x00000003U
  6660. // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
  6661. // .. PULLUP = 0
  6662. // .. ==> 0XF8000730[12:12] = 0x00000000U
  6663. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  6664. // .. DisableRcvr = 0
  6665. // .. ==> 0XF8000730[13:13] = 0x00000000U
  6666. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  6667. // ..
  6668. EMIT_MASKWRITE(0XF8000730, 0x00003FFFU ,0x00000600U),
  6669. // .. TRI_ENABLE = 0
  6670. // .. ==> 0XF8000734[0:0] = 0x00000000U
  6671. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  6672. // .. L0_SEL = 0
  6673. // .. ==> 0XF8000734[1:1] = 0x00000000U
  6674. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  6675. // .. L1_SEL = 0
  6676. // .. ==> 0XF8000734[2:2] = 0x00000000U
  6677. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  6678. // .. L2_SEL = 0
  6679. // .. ==> 0XF8000734[4:3] = 0x00000000U
  6680. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  6681. // .. L3_SEL = 0
  6682. // .. ==> 0XF8000734[7:5] = 0x00000000U
  6683. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  6684. // .. Speed = 0
  6685. // .. ==> 0XF8000734[8:8] = 0x00000000U
  6686. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  6687. // .. IO_Type = 3
  6688. // .. ==> 0XF8000734[11:9] = 0x00000003U
  6689. // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
  6690. // .. PULLUP = 0
  6691. // .. ==> 0XF8000734[12:12] = 0x00000000U
  6692. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  6693. // .. DisableRcvr = 0
  6694. // .. ==> 0XF8000734[13:13] = 0x00000000U
  6695. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  6696. // ..
  6697. EMIT_MASKWRITE(0XF8000734, 0x00003FFFU ,0x00000600U),
  6698. // .. TRI_ENABLE = 0
  6699. // .. ==> 0XF8000738[0:0] = 0x00000000U
  6700. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  6701. // .. L0_SEL = 0
  6702. // .. ==> 0XF8000738[1:1] = 0x00000000U
  6703. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  6704. // .. L1_SEL = 0
  6705. // .. ==> 0XF8000738[2:2] = 0x00000000U
  6706. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  6707. // .. L2_SEL = 0
  6708. // .. ==> 0XF8000738[4:3] = 0x00000000U
  6709. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  6710. // .. L3_SEL = 0
  6711. // .. ==> 0XF8000738[7:5] = 0x00000000U
  6712. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  6713. // .. Speed = 0
  6714. // .. ==> 0XF8000738[8:8] = 0x00000000U
  6715. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  6716. // .. IO_Type = 3
  6717. // .. ==> 0XF8000738[11:9] = 0x00000003U
  6718. // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
  6719. // .. PULLUP = 0
  6720. // .. ==> 0XF8000738[12:12] = 0x00000000U
  6721. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  6722. // .. DisableRcvr = 0
  6723. // .. ==> 0XF8000738[13:13] = 0x00000000U
  6724. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  6725. // ..
  6726. EMIT_MASKWRITE(0XF8000738, 0x00003FFFU ,0x00000600U),
  6727. // .. TRI_ENABLE = 0
  6728. // .. ==> 0XF800073C[0:0] = 0x00000000U
  6729. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  6730. // .. L0_SEL = 0
  6731. // .. ==> 0XF800073C[1:1] = 0x00000000U
  6732. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  6733. // .. L1_SEL = 0
  6734. // .. ==> 0XF800073C[2:2] = 0x00000000U
  6735. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  6736. // .. L2_SEL = 0
  6737. // .. ==> 0XF800073C[4:3] = 0x00000000U
  6738. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  6739. // .. L3_SEL = 0
  6740. // .. ==> 0XF800073C[7:5] = 0x00000000U
  6741. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  6742. // .. Speed = 0
  6743. // .. ==> 0XF800073C[8:8] = 0x00000000U
  6744. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  6745. // .. IO_Type = 3
  6746. // .. ==> 0XF800073C[11:9] = 0x00000003U
  6747. // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
  6748. // .. PULLUP = 0
  6749. // .. ==> 0XF800073C[12:12] = 0x00000000U
  6750. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  6751. // .. DisableRcvr = 0
  6752. // .. ==> 0XF800073C[13:13] = 0x00000000U
  6753. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  6754. // ..
  6755. EMIT_MASKWRITE(0XF800073C, 0x00003FFFU ,0x00000600U),
  6756. // .. TRI_ENABLE = 0
  6757. // .. ==> 0XF8000740[0:0] = 0x00000000U
  6758. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  6759. // .. L0_SEL = 1
  6760. // .. ==> 0XF8000740[1:1] = 0x00000001U
  6761. // .. ==> MASK : 0x00000002U VAL : 0x00000002U
  6762. // .. L1_SEL = 0
  6763. // .. ==> 0XF8000740[2:2] = 0x00000000U
  6764. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  6765. // .. L2_SEL = 0
  6766. // .. ==> 0XF8000740[4:3] = 0x00000000U
  6767. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  6768. // .. L3_SEL = 0
  6769. // .. ==> 0XF8000740[7:5] = 0x00000000U
  6770. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  6771. // .. Speed = 0
  6772. // .. ==> 0XF8000740[8:8] = 0x00000000U
  6773. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  6774. // .. IO_Type = 1
  6775. // .. ==> 0XF8000740[11:9] = 0x00000001U
  6776. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  6777. // .. PULLUP = 0
  6778. // .. ==> 0XF8000740[12:12] = 0x00000000U
  6779. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  6780. // .. DisableRcvr = 0
  6781. // .. ==> 0XF8000740[13:13] = 0x00000000U
  6782. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  6783. // ..
  6784. EMIT_MASKWRITE(0XF8000740, 0x00003FFFU ,0x00000202U),
  6785. // .. TRI_ENABLE = 0
  6786. // .. ==> 0XF8000744[0:0] = 0x00000000U
  6787. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  6788. // .. L0_SEL = 1
  6789. // .. ==> 0XF8000744[1:1] = 0x00000001U
  6790. // .. ==> MASK : 0x00000002U VAL : 0x00000002U
  6791. // .. L1_SEL = 0
  6792. // .. ==> 0XF8000744[2:2] = 0x00000000U
  6793. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  6794. // .. L2_SEL = 0
  6795. // .. ==> 0XF8000744[4:3] = 0x00000000U
  6796. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  6797. // .. L3_SEL = 0
  6798. // .. ==> 0XF8000744[7:5] = 0x00000000U
  6799. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  6800. // .. Speed = 0
  6801. // .. ==> 0XF8000744[8:8] = 0x00000000U
  6802. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  6803. // .. IO_Type = 1
  6804. // .. ==> 0XF8000744[11:9] = 0x00000001U
  6805. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  6806. // .. PULLUP = 0
  6807. // .. ==> 0XF8000744[12:12] = 0x00000000U
  6808. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  6809. // .. DisableRcvr = 0
  6810. // .. ==> 0XF8000744[13:13] = 0x00000000U
  6811. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  6812. // ..
  6813. EMIT_MASKWRITE(0XF8000744, 0x00003FFFU ,0x00000202U),
  6814. // .. TRI_ENABLE = 0
  6815. // .. ==> 0XF8000748[0:0] = 0x00000000U
  6816. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  6817. // .. L0_SEL = 1
  6818. // .. ==> 0XF8000748[1:1] = 0x00000001U
  6819. // .. ==> MASK : 0x00000002U VAL : 0x00000002U
  6820. // .. L1_SEL = 0
  6821. // .. ==> 0XF8000748[2:2] = 0x00000000U
  6822. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  6823. // .. L2_SEL = 0
  6824. // .. ==> 0XF8000748[4:3] = 0x00000000U
  6825. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  6826. // .. L3_SEL = 0
  6827. // .. ==> 0XF8000748[7:5] = 0x00000000U
  6828. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  6829. // .. Speed = 0
  6830. // .. ==> 0XF8000748[8:8] = 0x00000000U
  6831. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  6832. // .. IO_Type = 1
  6833. // .. ==> 0XF8000748[11:9] = 0x00000001U
  6834. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  6835. // .. PULLUP = 0
  6836. // .. ==> 0XF8000748[12:12] = 0x00000000U
  6837. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  6838. // .. DisableRcvr = 0
  6839. // .. ==> 0XF8000748[13:13] = 0x00000000U
  6840. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  6841. // ..
  6842. EMIT_MASKWRITE(0XF8000748, 0x00003FFFU ,0x00000202U),
  6843. // .. TRI_ENABLE = 0
  6844. // .. ==> 0XF800074C[0:0] = 0x00000000U
  6845. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  6846. // .. L0_SEL = 1
  6847. // .. ==> 0XF800074C[1:1] = 0x00000001U
  6848. // .. ==> MASK : 0x00000002U VAL : 0x00000002U
  6849. // .. L1_SEL = 0
  6850. // .. ==> 0XF800074C[2:2] = 0x00000000U
  6851. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  6852. // .. L2_SEL = 0
  6853. // .. ==> 0XF800074C[4:3] = 0x00000000U
  6854. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  6855. // .. L3_SEL = 0
  6856. // .. ==> 0XF800074C[7:5] = 0x00000000U
  6857. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  6858. // .. Speed = 0
  6859. // .. ==> 0XF800074C[8:8] = 0x00000000U
  6860. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  6861. // .. IO_Type = 1
  6862. // .. ==> 0XF800074C[11:9] = 0x00000001U
  6863. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  6864. // .. PULLUP = 0
  6865. // .. ==> 0XF800074C[12:12] = 0x00000000U
  6866. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  6867. // .. DisableRcvr = 0
  6868. // .. ==> 0XF800074C[13:13] = 0x00000000U
  6869. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  6870. // ..
  6871. EMIT_MASKWRITE(0XF800074C, 0x00003FFFU ,0x00000202U),
  6872. // .. TRI_ENABLE = 0
  6873. // .. ==> 0XF8000750[0:0] = 0x00000000U
  6874. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  6875. // .. L0_SEL = 1
  6876. // .. ==> 0XF8000750[1:1] = 0x00000001U
  6877. // .. ==> MASK : 0x00000002U VAL : 0x00000002U
  6878. // .. L1_SEL = 0
  6879. // .. ==> 0XF8000750[2:2] = 0x00000000U
  6880. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  6881. // .. L2_SEL = 0
  6882. // .. ==> 0XF8000750[4:3] = 0x00000000U
  6883. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  6884. // .. L3_SEL = 0
  6885. // .. ==> 0XF8000750[7:5] = 0x00000000U
  6886. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  6887. // .. Speed = 0
  6888. // .. ==> 0XF8000750[8:8] = 0x00000000U
  6889. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  6890. // .. IO_Type = 1
  6891. // .. ==> 0XF8000750[11:9] = 0x00000001U
  6892. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  6893. // .. PULLUP = 0
  6894. // .. ==> 0XF8000750[12:12] = 0x00000000U
  6895. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  6896. // .. DisableRcvr = 0
  6897. // .. ==> 0XF8000750[13:13] = 0x00000000U
  6898. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  6899. // ..
  6900. EMIT_MASKWRITE(0XF8000750, 0x00003FFFU ,0x00000202U),
  6901. // .. TRI_ENABLE = 0
  6902. // .. ==> 0XF8000754[0:0] = 0x00000000U
  6903. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  6904. // .. L0_SEL = 1
  6905. // .. ==> 0XF8000754[1:1] = 0x00000001U
  6906. // .. ==> MASK : 0x00000002U VAL : 0x00000002U
  6907. // .. L1_SEL = 0
  6908. // .. ==> 0XF8000754[2:2] = 0x00000000U
  6909. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  6910. // .. L2_SEL = 0
  6911. // .. ==> 0XF8000754[4:3] = 0x00000000U
  6912. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  6913. // .. L3_SEL = 0
  6914. // .. ==> 0XF8000754[7:5] = 0x00000000U
  6915. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  6916. // .. Speed = 0
  6917. // .. ==> 0XF8000754[8:8] = 0x00000000U
  6918. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  6919. // .. IO_Type = 1
  6920. // .. ==> 0XF8000754[11:9] = 0x00000001U
  6921. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  6922. // .. PULLUP = 0
  6923. // .. ==> 0XF8000754[12:12] = 0x00000000U
  6924. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  6925. // .. DisableRcvr = 0
  6926. // .. ==> 0XF8000754[13:13] = 0x00000000U
  6927. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  6928. // ..
  6929. EMIT_MASKWRITE(0XF8000754, 0x00003FFFU ,0x00000202U),
  6930. // .. TRI_ENABLE = 1
  6931. // .. ==> 0XF8000758[0:0] = 0x00000001U
  6932. // .. ==> MASK : 0x00000001U VAL : 0x00000001U
  6933. // .. L0_SEL = 1
  6934. // .. ==> 0XF8000758[1:1] = 0x00000001U
  6935. // .. ==> MASK : 0x00000002U VAL : 0x00000002U
  6936. // .. L1_SEL = 0
  6937. // .. ==> 0XF8000758[2:2] = 0x00000000U
  6938. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  6939. // .. L2_SEL = 0
  6940. // .. ==> 0XF8000758[4:3] = 0x00000000U
  6941. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  6942. // .. L3_SEL = 0
  6943. // .. ==> 0XF8000758[7:5] = 0x00000000U
  6944. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  6945. // .. Speed = 0
  6946. // .. ==> 0XF8000758[8:8] = 0x00000000U
  6947. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  6948. // .. IO_Type = 1
  6949. // .. ==> 0XF8000758[11:9] = 0x00000001U
  6950. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  6951. // .. PULLUP = 0
  6952. // .. ==> 0XF8000758[12:12] = 0x00000000U
  6953. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  6954. // .. DisableRcvr = 0
  6955. // .. ==> 0XF8000758[13:13] = 0x00000000U
  6956. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  6957. // ..
  6958. EMIT_MASKWRITE(0XF8000758, 0x00003FFFU ,0x00000203U),
  6959. // .. TRI_ENABLE = 1
  6960. // .. ==> 0XF800075C[0:0] = 0x00000001U
  6961. // .. ==> MASK : 0x00000001U VAL : 0x00000001U
  6962. // .. L0_SEL = 1
  6963. // .. ==> 0XF800075C[1:1] = 0x00000001U
  6964. // .. ==> MASK : 0x00000002U VAL : 0x00000002U
  6965. // .. L1_SEL = 0
  6966. // .. ==> 0XF800075C[2:2] = 0x00000000U
  6967. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  6968. // .. L2_SEL = 0
  6969. // .. ==> 0XF800075C[4:3] = 0x00000000U
  6970. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  6971. // .. L3_SEL = 0
  6972. // .. ==> 0XF800075C[7:5] = 0x00000000U
  6973. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  6974. // .. Speed = 0
  6975. // .. ==> 0XF800075C[8:8] = 0x00000000U
  6976. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  6977. // .. IO_Type = 1
  6978. // .. ==> 0XF800075C[11:9] = 0x00000001U
  6979. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  6980. // .. PULLUP = 0
  6981. // .. ==> 0XF800075C[12:12] = 0x00000000U
  6982. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  6983. // .. DisableRcvr = 0
  6984. // .. ==> 0XF800075C[13:13] = 0x00000000U
  6985. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  6986. // ..
  6987. EMIT_MASKWRITE(0XF800075C, 0x00003FFFU ,0x00000203U),
  6988. // .. TRI_ENABLE = 1
  6989. // .. ==> 0XF8000760[0:0] = 0x00000001U
  6990. // .. ==> MASK : 0x00000001U VAL : 0x00000001U
  6991. // .. L0_SEL = 1
  6992. // .. ==> 0XF8000760[1:1] = 0x00000001U
  6993. // .. ==> MASK : 0x00000002U VAL : 0x00000002U
  6994. // .. L1_SEL = 0
  6995. // .. ==> 0XF8000760[2:2] = 0x00000000U
  6996. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  6997. // .. L2_SEL = 0
  6998. // .. ==> 0XF8000760[4:3] = 0x00000000U
  6999. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  7000. // .. L3_SEL = 0
  7001. // .. ==> 0XF8000760[7:5] = 0x00000000U
  7002. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  7003. // .. Speed = 0
  7004. // .. ==> 0XF8000760[8:8] = 0x00000000U
  7005. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  7006. // .. IO_Type = 1
  7007. // .. ==> 0XF8000760[11:9] = 0x00000001U
  7008. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  7009. // .. PULLUP = 0
  7010. // .. ==> 0XF8000760[12:12] = 0x00000000U
  7011. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  7012. // .. DisableRcvr = 0
  7013. // .. ==> 0XF8000760[13:13] = 0x00000000U
  7014. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  7015. // ..
  7016. EMIT_MASKWRITE(0XF8000760, 0x00003FFFU ,0x00000203U),
  7017. // .. TRI_ENABLE = 1
  7018. // .. ==> 0XF8000764[0:0] = 0x00000001U
  7019. // .. ==> MASK : 0x00000001U VAL : 0x00000001U
  7020. // .. L0_SEL = 1
  7021. // .. ==> 0XF8000764[1:1] = 0x00000001U
  7022. // .. ==> MASK : 0x00000002U VAL : 0x00000002U
  7023. // .. L1_SEL = 0
  7024. // .. ==> 0XF8000764[2:2] = 0x00000000U
  7025. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  7026. // .. L2_SEL = 0
  7027. // .. ==> 0XF8000764[4:3] = 0x00000000U
  7028. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  7029. // .. L3_SEL = 0
  7030. // .. ==> 0XF8000764[7:5] = 0x00000000U
  7031. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  7032. // .. Speed = 0
  7033. // .. ==> 0XF8000764[8:8] = 0x00000000U
  7034. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  7035. // .. IO_Type = 1
  7036. // .. ==> 0XF8000764[11:9] = 0x00000001U
  7037. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  7038. // .. PULLUP = 0
  7039. // .. ==> 0XF8000764[12:12] = 0x00000000U
  7040. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  7041. // .. DisableRcvr = 0
  7042. // .. ==> 0XF8000764[13:13] = 0x00000000U
  7043. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  7044. // ..
  7045. EMIT_MASKWRITE(0XF8000764, 0x00003FFFU ,0x00000203U),
  7046. // .. TRI_ENABLE = 1
  7047. // .. ==> 0XF8000768[0:0] = 0x00000001U
  7048. // .. ==> MASK : 0x00000001U VAL : 0x00000001U
  7049. // .. L0_SEL = 1
  7050. // .. ==> 0XF8000768[1:1] = 0x00000001U
  7051. // .. ==> MASK : 0x00000002U VAL : 0x00000002U
  7052. // .. L1_SEL = 0
  7053. // .. ==> 0XF8000768[2:2] = 0x00000000U
  7054. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  7055. // .. L2_SEL = 0
  7056. // .. ==> 0XF8000768[4:3] = 0x00000000U
  7057. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  7058. // .. L3_SEL = 0
  7059. // .. ==> 0XF8000768[7:5] = 0x00000000U
  7060. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  7061. // .. Speed = 0
  7062. // .. ==> 0XF8000768[8:8] = 0x00000000U
  7063. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  7064. // .. IO_Type = 1
  7065. // .. ==> 0XF8000768[11:9] = 0x00000001U
  7066. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  7067. // .. PULLUP = 0
  7068. // .. ==> 0XF8000768[12:12] = 0x00000000U
  7069. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  7070. // .. DisableRcvr = 0
  7071. // .. ==> 0XF8000768[13:13] = 0x00000000U
  7072. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  7073. // ..
  7074. EMIT_MASKWRITE(0XF8000768, 0x00003FFFU ,0x00000203U),
  7075. // .. TRI_ENABLE = 1
  7076. // .. ==> 0XF800076C[0:0] = 0x00000001U
  7077. // .. ==> MASK : 0x00000001U VAL : 0x00000001U
  7078. // .. L0_SEL = 1
  7079. // .. ==> 0XF800076C[1:1] = 0x00000001U
  7080. // .. ==> MASK : 0x00000002U VAL : 0x00000002U
  7081. // .. L1_SEL = 0
  7082. // .. ==> 0XF800076C[2:2] = 0x00000000U
  7083. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  7084. // .. L2_SEL = 0
  7085. // .. ==> 0XF800076C[4:3] = 0x00000000U
  7086. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  7087. // .. L3_SEL = 0
  7088. // .. ==> 0XF800076C[7:5] = 0x00000000U
  7089. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  7090. // .. Speed = 0
  7091. // .. ==> 0XF800076C[8:8] = 0x00000000U
  7092. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  7093. // .. IO_Type = 1
  7094. // .. ==> 0XF800076C[11:9] = 0x00000001U
  7095. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  7096. // .. PULLUP = 0
  7097. // .. ==> 0XF800076C[12:12] = 0x00000000U
  7098. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  7099. // .. DisableRcvr = 0
  7100. // .. ==> 0XF800076C[13:13] = 0x00000000U
  7101. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  7102. // ..
  7103. EMIT_MASKWRITE(0XF800076C, 0x00003FFFU ,0x00000203U),
  7104. // .. TRI_ENABLE = 0
  7105. // .. ==> 0XF8000770[0:0] = 0x00000000U
  7106. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  7107. // .. L0_SEL = 0
  7108. // .. ==> 0XF8000770[1:1] = 0x00000000U
  7109. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  7110. // .. L1_SEL = 1
  7111. // .. ==> 0XF8000770[2:2] = 0x00000001U
  7112. // .. ==> MASK : 0x00000004U VAL : 0x00000004U
  7113. // .. L2_SEL = 0
  7114. // .. ==> 0XF8000770[4:3] = 0x00000000U
  7115. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  7116. // .. L3_SEL = 0
  7117. // .. ==> 0XF8000770[7:5] = 0x00000000U
  7118. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  7119. // .. Speed = 0
  7120. // .. ==> 0XF8000770[8:8] = 0x00000000U
  7121. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  7122. // .. IO_Type = 1
  7123. // .. ==> 0XF8000770[11:9] = 0x00000001U
  7124. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  7125. // .. PULLUP = 0
  7126. // .. ==> 0XF8000770[12:12] = 0x00000000U
  7127. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  7128. // .. DisableRcvr = 0
  7129. // .. ==> 0XF8000770[13:13] = 0x00000000U
  7130. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  7131. // ..
  7132. EMIT_MASKWRITE(0XF8000770, 0x00003FFFU ,0x00000204U),
  7133. // .. TRI_ENABLE = 1
  7134. // .. ==> 0XF8000774[0:0] = 0x00000001U
  7135. // .. ==> MASK : 0x00000001U VAL : 0x00000001U
  7136. // .. L0_SEL = 0
  7137. // .. ==> 0XF8000774[1:1] = 0x00000000U
  7138. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  7139. // .. L1_SEL = 1
  7140. // .. ==> 0XF8000774[2:2] = 0x00000001U
  7141. // .. ==> MASK : 0x00000004U VAL : 0x00000004U
  7142. // .. L2_SEL = 0
  7143. // .. ==> 0XF8000774[4:3] = 0x00000000U
  7144. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  7145. // .. L3_SEL = 0
  7146. // .. ==> 0XF8000774[7:5] = 0x00000000U
  7147. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  7148. // .. Speed = 0
  7149. // .. ==> 0XF8000774[8:8] = 0x00000000U
  7150. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  7151. // .. IO_Type = 1
  7152. // .. ==> 0XF8000774[11:9] = 0x00000001U
  7153. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  7154. // .. PULLUP = 0
  7155. // .. ==> 0XF8000774[12:12] = 0x00000000U
  7156. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  7157. // .. DisableRcvr = 0
  7158. // .. ==> 0XF8000774[13:13] = 0x00000000U
  7159. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  7160. // ..
  7161. EMIT_MASKWRITE(0XF8000774, 0x00003FFFU ,0x00000205U),
  7162. // .. TRI_ENABLE = 0
  7163. // .. ==> 0XF8000778[0:0] = 0x00000000U
  7164. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  7165. // .. L0_SEL = 0
  7166. // .. ==> 0XF8000778[1:1] = 0x00000000U
  7167. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  7168. // .. L1_SEL = 1
  7169. // .. ==> 0XF8000778[2:2] = 0x00000001U
  7170. // .. ==> MASK : 0x00000004U VAL : 0x00000004U
  7171. // .. L2_SEL = 0
  7172. // .. ==> 0XF8000778[4:3] = 0x00000000U
  7173. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  7174. // .. L3_SEL = 0
  7175. // .. ==> 0XF8000778[7:5] = 0x00000000U
  7176. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  7177. // .. Speed = 0
  7178. // .. ==> 0XF8000778[8:8] = 0x00000000U
  7179. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  7180. // .. IO_Type = 1
  7181. // .. ==> 0XF8000778[11:9] = 0x00000001U
  7182. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  7183. // .. PULLUP = 0
  7184. // .. ==> 0XF8000778[12:12] = 0x00000000U
  7185. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  7186. // .. DisableRcvr = 0
  7187. // .. ==> 0XF8000778[13:13] = 0x00000000U
  7188. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  7189. // ..
  7190. EMIT_MASKWRITE(0XF8000778, 0x00003FFFU ,0x00000204U),
  7191. // .. TRI_ENABLE = 1
  7192. // .. ==> 0XF800077C[0:0] = 0x00000001U
  7193. // .. ==> MASK : 0x00000001U VAL : 0x00000001U
  7194. // .. L0_SEL = 0
  7195. // .. ==> 0XF800077C[1:1] = 0x00000000U
  7196. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  7197. // .. L1_SEL = 1
  7198. // .. ==> 0XF800077C[2:2] = 0x00000001U
  7199. // .. ==> MASK : 0x00000004U VAL : 0x00000004U
  7200. // .. L2_SEL = 0
  7201. // .. ==> 0XF800077C[4:3] = 0x00000000U
  7202. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  7203. // .. L3_SEL = 0
  7204. // .. ==> 0XF800077C[7:5] = 0x00000000U
  7205. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  7206. // .. Speed = 0
  7207. // .. ==> 0XF800077C[8:8] = 0x00000000U
  7208. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  7209. // .. IO_Type = 1
  7210. // .. ==> 0XF800077C[11:9] = 0x00000001U
  7211. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  7212. // .. PULLUP = 0
  7213. // .. ==> 0XF800077C[12:12] = 0x00000000U
  7214. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  7215. // .. DisableRcvr = 0
  7216. // .. ==> 0XF800077C[13:13] = 0x00000000U
  7217. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  7218. // ..
  7219. EMIT_MASKWRITE(0XF800077C, 0x00003FFFU ,0x00000205U),
  7220. // .. TRI_ENABLE = 0
  7221. // .. ==> 0XF8000780[0:0] = 0x00000000U
  7222. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  7223. // .. L0_SEL = 0
  7224. // .. ==> 0XF8000780[1:1] = 0x00000000U
  7225. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  7226. // .. L1_SEL = 1
  7227. // .. ==> 0XF8000780[2:2] = 0x00000001U
  7228. // .. ==> MASK : 0x00000004U VAL : 0x00000004U
  7229. // .. L2_SEL = 0
  7230. // .. ==> 0XF8000780[4:3] = 0x00000000U
  7231. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  7232. // .. L3_SEL = 0
  7233. // .. ==> 0XF8000780[7:5] = 0x00000000U
  7234. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  7235. // .. Speed = 0
  7236. // .. ==> 0XF8000780[8:8] = 0x00000000U
  7237. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  7238. // .. IO_Type = 1
  7239. // .. ==> 0XF8000780[11:9] = 0x00000001U
  7240. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  7241. // .. PULLUP = 0
  7242. // .. ==> 0XF8000780[12:12] = 0x00000000U
  7243. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  7244. // .. DisableRcvr = 0
  7245. // .. ==> 0XF8000780[13:13] = 0x00000000U
  7246. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  7247. // ..
  7248. EMIT_MASKWRITE(0XF8000780, 0x00003FFFU ,0x00000204U),
  7249. // .. TRI_ENABLE = 0
  7250. // .. ==> 0XF8000784[0:0] = 0x00000000U
  7251. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  7252. // .. L0_SEL = 0
  7253. // .. ==> 0XF8000784[1:1] = 0x00000000U
  7254. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  7255. // .. L1_SEL = 1
  7256. // .. ==> 0XF8000784[2:2] = 0x00000001U
  7257. // .. ==> MASK : 0x00000004U VAL : 0x00000004U
  7258. // .. L2_SEL = 0
  7259. // .. ==> 0XF8000784[4:3] = 0x00000000U
  7260. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  7261. // .. L3_SEL = 0
  7262. // .. ==> 0XF8000784[7:5] = 0x00000000U
  7263. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  7264. // .. Speed = 0
  7265. // .. ==> 0XF8000784[8:8] = 0x00000000U
  7266. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  7267. // .. IO_Type = 1
  7268. // .. ==> 0XF8000784[11:9] = 0x00000001U
  7269. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  7270. // .. PULLUP = 0
  7271. // .. ==> 0XF8000784[12:12] = 0x00000000U
  7272. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  7273. // .. DisableRcvr = 0
  7274. // .. ==> 0XF8000784[13:13] = 0x00000000U
  7275. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  7276. // ..
  7277. EMIT_MASKWRITE(0XF8000784, 0x00003FFFU ,0x00000204U),
  7278. // .. TRI_ENABLE = 0
  7279. // .. ==> 0XF8000788[0:0] = 0x00000000U
  7280. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  7281. // .. L0_SEL = 0
  7282. // .. ==> 0XF8000788[1:1] = 0x00000000U
  7283. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  7284. // .. L1_SEL = 1
  7285. // .. ==> 0XF8000788[2:2] = 0x00000001U
  7286. // .. ==> MASK : 0x00000004U VAL : 0x00000004U
  7287. // .. L2_SEL = 0
  7288. // .. ==> 0XF8000788[4:3] = 0x00000000U
  7289. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  7290. // .. L3_SEL = 0
  7291. // .. ==> 0XF8000788[7:5] = 0x00000000U
  7292. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  7293. // .. Speed = 0
  7294. // .. ==> 0XF8000788[8:8] = 0x00000000U
  7295. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  7296. // .. IO_Type = 1
  7297. // .. ==> 0XF8000788[11:9] = 0x00000001U
  7298. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  7299. // .. PULLUP = 0
  7300. // .. ==> 0XF8000788[12:12] = 0x00000000U
  7301. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  7302. // .. DisableRcvr = 0
  7303. // .. ==> 0XF8000788[13:13] = 0x00000000U
  7304. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  7305. // ..
  7306. EMIT_MASKWRITE(0XF8000788, 0x00003FFFU ,0x00000204U),
  7307. // .. TRI_ENABLE = 0
  7308. // .. ==> 0XF800078C[0:0] = 0x00000000U
  7309. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  7310. // .. L0_SEL = 0
  7311. // .. ==> 0XF800078C[1:1] = 0x00000000U
  7312. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  7313. // .. L1_SEL = 1
  7314. // .. ==> 0XF800078C[2:2] = 0x00000001U
  7315. // .. ==> MASK : 0x00000004U VAL : 0x00000004U
  7316. // .. L2_SEL = 0
  7317. // .. ==> 0XF800078C[4:3] = 0x00000000U
  7318. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  7319. // .. L3_SEL = 0
  7320. // .. ==> 0XF800078C[7:5] = 0x00000000U
  7321. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  7322. // .. Speed = 0
  7323. // .. ==> 0XF800078C[8:8] = 0x00000000U
  7324. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  7325. // .. IO_Type = 1
  7326. // .. ==> 0XF800078C[11:9] = 0x00000001U
  7327. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  7328. // .. PULLUP = 0
  7329. // .. ==> 0XF800078C[12:12] = 0x00000000U
  7330. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  7331. // .. DisableRcvr = 0
  7332. // .. ==> 0XF800078C[13:13] = 0x00000000U
  7333. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  7334. // ..
  7335. EMIT_MASKWRITE(0XF800078C, 0x00003FFFU ,0x00000204U),
  7336. // .. TRI_ENABLE = 1
  7337. // .. ==> 0XF8000790[0:0] = 0x00000001U
  7338. // .. ==> MASK : 0x00000001U VAL : 0x00000001U
  7339. // .. L0_SEL = 0
  7340. // .. ==> 0XF8000790[1:1] = 0x00000000U
  7341. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  7342. // .. L1_SEL = 1
  7343. // .. ==> 0XF8000790[2:2] = 0x00000001U
  7344. // .. ==> MASK : 0x00000004U VAL : 0x00000004U
  7345. // .. L2_SEL = 0
  7346. // .. ==> 0XF8000790[4:3] = 0x00000000U
  7347. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  7348. // .. L3_SEL = 0
  7349. // .. ==> 0XF8000790[7:5] = 0x00000000U
  7350. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  7351. // .. Speed = 0
  7352. // .. ==> 0XF8000790[8:8] = 0x00000000U
  7353. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  7354. // .. IO_Type = 1
  7355. // .. ==> 0XF8000790[11:9] = 0x00000001U
  7356. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  7357. // .. PULLUP = 0
  7358. // .. ==> 0XF8000790[12:12] = 0x00000000U
  7359. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  7360. // .. DisableRcvr = 0
  7361. // .. ==> 0XF8000790[13:13] = 0x00000000U
  7362. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  7363. // ..
  7364. EMIT_MASKWRITE(0XF8000790, 0x00003FFFU ,0x00000205U),
  7365. // .. TRI_ENABLE = 0
  7366. // .. ==> 0XF8000794[0:0] = 0x00000000U
  7367. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  7368. // .. L0_SEL = 0
  7369. // .. ==> 0XF8000794[1:1] = 0x00000000U
  7370. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  7371. // .. L1_SEL = 1
  7372. // .. ==> 0XF8000794[2:2] = 0x00000001U
  7373. // .. ==> MASK : 0x00000004U VAL : 0x00000004U
  7374. // .. L2_SEL = 0
  7375. // .. ==> 0XF8000794[4:3] = 0x00000000U
  7376. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  7377. // .. L3_SEL = 0
  7378. // .. ==> 0XF8000794[7:5] = 0x00000000U
  7379. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  7380. // .. Speed = 0
  7381. // .. ==> 0XF8000794[8:8] = 0x00000000U
  7382. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  7383. // .. IO_Type = 1
  7384. // .. ==> 0XF8000794[11:9] = 0x00000001U
  7385. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  7386. // .. PULLUP = 0
  7387. // .. ==> 0XF8000794[12:12] = 0x00000000U
  7388. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  7389. // .. DisableRcvr = 0
  7390. // .. ==> 0XF8000794[13:13] = 0x00000000U
  7391. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  7392. // ..
  7393. EMIT_MASKWRITE(0XF8000794, 0x00003FFFU ,0x00000204U),
  7394. // .. TRI_ENABLE = 0
  7395. // .. ==> 0XF8000798[0:0] = 0x00000000U
  7396. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  7397. // .. L0_SEL = 0
  7398. // .. ==> 0XF8000798[1:1] = 0x00000000U
  7399. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  7400. // .. L1_SEL = 1
  7401. // .. ==> 0XF8000798[2:2] = 0x00000001U
  7402. // .. ==> MASK : 0x00000004U VAL : 0x00000004U
  7403. // .. L2_SEL = 0
  7404. // .. ==> 0XF8000798[4:3] = 0x00000000U
  7405. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  7406. // .. L3_SEL = 0
  7407. // .. ==> 0XF8000798[7:5] = 0x00000000U
  7408. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  7409. // .. Speed = 0
  7410. // .. ==> 0XF8000798[8:8] = 0x00000000U
  7411. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  7412. // .. IO_Type = 1
  7413. // .. ==> 0XF8000798[11:9] = 0x00000001U
  7414. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  7415. // .. PULLUP = 0
  7416. // .. ==> 0XF8000798[12:12] = 0x00000000U
  7417. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  7418. // .. DisableRcvr = 0
  7419. // .. ==> 0XF8000798[13:13] = 0x00000000U
  7420. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  7421. // ..
  7422. EMIT_MASKWRITE(0XF8000798, 0x00003FFFU ,0x00000204U),
  7423. // .. TRI_ENABLE = 0
  7424. // .. ==> 0XF800079C[0:0] = 0x00000000U
  7425. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  7426. // .. L0_SEL = 0
  7427. // .. ==> 0XF800079C[1:1] = 0x00000000U
  7428. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  7429. // .. L1_SEL = 1
  7430. // .. ==> 0XF800079C[2:2] = 0x00000001U
  7431. // .. ==> MASK : 0x00000004U VAL : 0x00000004U
  7432. // .. L2_SEL = 0
  7433. // .. ==> 0XF800079C[4:3] = 0x00000000U
  7434. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  7435. // .. L3_SEL = 0
  7436. // .. ==> 0XF800079C[7:5] = 0x00000000U
  7437. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  7438. // .. Speed = 0
  7439. // .. ==> 0XF800079C[8:8] = 0x00000000U
  7440. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  7441. // .. IO_Type = 1
  7442. // .. ==> 0XF800079C[11:9] = 0x00000001U
  7443. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  7444. // .. PULLUP = 0
  7445. // .. ==> 0XF800079C[12:12] = 0x00000000U
  7446. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  7447. // .. DisableRcvr = 0
  7448. // .. ==> 0XF800079C[13:13] = 0x00000000U
  7449. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  7450. // ..
  7451. EMIT_MASKWRITE(0XF800079C, 0x00003FFFU ,0x00000204U),
  7452. // .. TRI_ENABLE = 0
  7453. // .. ==> 0XF80007A0[0:0] = 0x00000000U
  7454. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  7455. // .. L0_SEL = 0
  7456. // .. ==> 0XF80007A0[1:1] = 0x00000000U
  7457. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  7458. // .. L1_SEL = 0
  7459. // .. ==> 0XF80007A0[2:2] = 0x00000000U
  7460. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  7461. // .. L2_SEL = 0
  7462. // .. ==> 0XF80007A0[4:3] = 0x00000000U
  7463. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  7464. // .. L3_SEL = 4
  7465. // .. ==> 0XF80007A0[7:5] = 0x00000004U
  7466. // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
  7467. // .. Speed = 0
  7468. // .. ==> 0XF80007A0[8:8] = 0x00000000U
  7469. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  7470. // .. IO_Type = 1
  7471. // .. ==> 0XF80007A0[11:9] = 0x00000001U
  7472. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  7473. // .. PULLUP = 0
  7474. // .. ==> 0XF80007A0[12:12] = 0x00000000U
  7475. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  7476. // .. DisableRcvr = 0
  7477. // .. ==> 0XF80007A0[13:13] = 0x00000000U
  7478. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  7479. // ..
  7480. EMIT_MASKWRITE(0XF80007A0, 0x00003FFFU ,0x00000280U),
  7481. // .. TRI_ENABLE = 0
  7482. // .. ==> 0XF80007A4[0:0] = 0x00000000U
  7483. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  7484. // .. L0_SEL = 0
  7485. // .. ==> 0XF80007A4[1:1] = 0x00000000U
  7486. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  7487. // .. L1_SEL = 0
  7488. // .. ==> 0XF80007A4[2:2] = 0x00000000U
  7489. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  7490. // .. L2_SEL = 0
  7491. // .. ==> 0XF80007A4[4:3] = 0x00000000U
  7492. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  7493. // .. L3_SEL = 4
  7494. // .. ==> 0XF80007A4[7:5] = 0x00000004U
  7495. // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
  7496. // .. Speed = 0
  7497. // .. ==> 0XF80007A4[8:8] = 0x00000000U
  7498. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  7499. // .. IO_Type = 1
  7500. // .. ==> 0XF80007A4[11:9] = 0x00000001U
  7501. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  7502. // .. PULLUP = 0
  7503. // .. ==> 0XF80007A4[12:12] = 0x00000000U
  7504. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  7505. // .. DisableRcvr = 0
  7506. // .. ==> 0XF80007A4[13:13] = 0x00000000U
  7507. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  7508. // ..
  7509. EMIT_MASKWRITE(0XF80007A4, 0x00003FFFU ,0x00000280U),
  7510. // .. TRI_ENABLE = 0
  7511. // .. ==> 0XF80007A8[0:0] = 0x00000000U
  7512. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  7513. // .. L0_SEL = 0
  7514. // .. ==> 0XF80007A8[1:1] = 0x00000000U
  7515. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  7516. // .. L1_SEL = 0
  7517. // .. ==> 0XF80007A8[2:2] = 0x00000000U
  7518. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  7519. // .. L2_SEL = 0
  7520. // .. ==> 0XF80007A8[4:3] = 0x00000000U
  7521. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  7522. // .. L3_SEL = 4
  7523. // .. ==> 0XF80007A8[7:5] = 0x00000004U
  7524. // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
  7525. // .. Speed = 0
  7526. // .. ==> 0XF80007A8[8:8] = 0x00000000U
  7527. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  7528. // .. IO_Type = 1
  7529. // .. ==> 0XF80007A8[11:9] = 0x00000001U
  7530. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  7531. // .. PULLUP = 0
  7532. // .. ==> 0XF80007A8[12:12] = 0x00000000U
  7533. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  7534. // .. DisableRcvr = 0
  7535. // .. ==> 0XF80007A8[13:13] = 0x00000000U
  7536. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  7537. // ..
  7538. EMIT_MASKWRITE(0XF80007A8, 0x00003FFFU ,0x00000280U),
  7539. // .. TRI_ENABLE = 0
  7540. // .. ==> 0XF80007AC[0:0] = 0x00000000U
  7541. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  7542. // .. L0_SEL = 0
  7543. // .. ==> 0XF80007AC[1:1] = 0x00000000U
  7544. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  7545. // .. L1_SEL = 0
  7546. // .. ==> 0XF80007AC[2:2] = 0x00000000U
  7547. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  7548. // .. L2_SEL = 0
  7549. // .. ==> 0XF80007AC[4:3] = 0x00000000U
  7550. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  7551. // .. L3_SEL = 4
  7552. // .. ==> 0XF80007AC[7:5] = 0x00000004U
  7553. // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
  7554. // .. Speed = 0
  7555. // .. ==> 0XF80007AC[8:8] = 0x00000000U
  7556. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  7557. // .. IO_Type = 1
  7558. // .. ==> 0XF80007AC[11:9] = 0x00000001U
  7559. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  7560. // .. PULLUP = 0
  7561. // .. ==> 0XF80007AC[12:12] = 0x00000000U
  7562. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  7563. // .. DisableRcvr = 0
  7564. // .. ==> 0XF80007AC[13:13] = 0x00000000U
  7565. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  7566. // ..
  7567. EMIT_MASKWRITE(0XF80007AC, 0x00003FFFU ,0x00000280U),
  7568. // .. TRI_ENABLE = 0
  7569. // .. ==> 0XF80007B0[0:0] = 0x00000000U
  7570. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  7571. // .. L0_SEL = 0
  7572. // .. ==> 0XF80007B0[1:1] = 0x00000000U
  7573. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  7574. // .. L1_SEL = 0
  7575. // .. ==> 0XF80007B0[2:2] = 0x00000000U
  7576. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  7577. // .. L2_SEL = 0
  7578. // .. ==> 0XF80007B0[4:3] = 0x00000000U
  7579. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  7580. // .. L3_SEL = 4
  7581. // .. ==> 0XF80007B0[7:5] = 0x00000004U
  7582. // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
  7583. // .. Speed = 0
  7584. // .. ==> 0XF80007B0[8:8] = 0x00000000U
  7585. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  7586. // .. IO_Type = 1
  7587. // .. ==> 0XF80007B0[11:9] = 0x00000001U
  7588. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  7589. // .. PULLUP = 0
  7590. // .. ==> 0XF80007B0[12:12] = 0x00000000U
  7591. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  7592. // .. DisableRcvr = 0
  7593. // .. ==> 0XF80007B0[13:13] = 0x00000000U
  7594. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  7595. // ..
  7596. EMIT_MASKWRITE(0XF80007B0, 0x00003FFFU ,0x00000280U),
  7597. // .. TRI_ENABLE = 0
  7598. // .. ==> 0XF80007B4[0:0] = 0x00000000U
  7599. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  7600. // .. L0_SEL = 0
  7601. // .. ==> 0XF80007B4[1:1] = 0x00000000U
  7602. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  7603. // .. L1_SEL = 0
  7604. // .. ==> 0XF80007B4[2:2] = 0x00000000U
  7605. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  7606. // .. L2_SEL = 0
  7607. // .. ==> 0XF80007B4[4:3] = 0x00000000U
  7608. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  7609. // .. L3_SEL = 4
  7610. // .. ==> 0XF80007B4[7:5] = 0x00000004U
  7611. // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
  7612. // .. Speed = 0
  7613. // .. ==> 0XF80007B4[8:8] = 0x00000000U
  7614. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  7615. // .. IO_Type = 1
  7616. // .. ==> 0XF80007B4[11:9] = 0x00000001U
  7617. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  7618. // .. PULLUP = 0
  7619. // .. ==> 0XF80007B4[12:12] = 0x00000000U
  7620. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  7621. // .. DisableRcvr = 0
  7622. // .. ==> 0XF80007B4[13:13] = 0x00000000U
  7623. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  7624. // ..
  7625. EMIT_MASKWRITE(0XF80007B4, 0x00003FFFU ,0x00000280U),
  7626. // .. TRI_ENABLE = 1
  7627. // .. ==> 0XF80007B8[0:0] = 0x00000001U
  7628. // .. ==> MASK : 0x00000001U VAL : 0x00000001U
  7629. // .. Speed = 0
  7630. // .. ==> 0XF80007B8[8:8] = 0x00000000U
  7631. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  7632. // .. IO_Type = 1
  7633. // .. ==> 0XF80007B8[11:9] = 0x00000001U
  7634. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  7635. // .. PULLUP = 0
  7636. // .. ==> 0XF80007B8[12:12] = 0x00000000U
  7637. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  7638. // .. DisableRcvr = 0
  7639. // .. ==> 0XF80007B8[13:13] = 0x00000000U
  7640. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  7641. // ..
  7642. EMIT_MASKWRITE(0XF80007B8, 0x00003F01U ,0x00000201U),
  7643. // .. TRI_ENABLE = 0
  7644. // .. ==> 0XF80007BC[0:0] = 0x00000000U
  7645. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  7646. // .. L0_SEL = 0
  7647. // .. ==> 0XF80007BC[1:1] = 0x00000000U
  7648. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  7649. // .. L1_SEL = 0
  7650. // .. ==> 0XF80007BC[2:2] = 0x00000000U
  7651. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  7652. // .. L2_SEL = 0
  7653. // .. ==> 0XF80007BC[4:3] = 0x00000000U
  7654. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  7655. // .. L3_SEL = 0
  7656. // .. ==> 0XF80007BC[7:5] = 0x00000000U
  7657. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  7658. // .. Speed = 0
  7659. // .. ==> 0XF80007BC[8:8] = 0x00000000U
  7660. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  7661. // .. IO_Type = 1
  7662. // .. ==> 0XF80007BC[11:9] = 0x00000001U
  7663. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  7664. // .. PULLUP = 0
  7665. // .. ==> 0XF80007BC[12:12] = 0x00000000U
  7666. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  7667. // .. DisableRcvr = 0
  7668. // .. ==> 0XF80007BC[13:13] = 0x00000000U
  7669. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  7670. // ..
  7671. EMIT_MASKWRITE(0XF80007BC, 0x00003FFFU ,0x00000200U),
  7672. // .. TRI_ENABLE = 0
  7673. // .. ==> 0XF80007C0[0:0] = 0x00000000U
  7674. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  7675. // .. L0_SEL = 0
  7676. // .. ==> 0XF80007C0[1:1] = 0x00000000U
  7677. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  7678. // .. L1_SEL = 0
  7679. // .. ==> 0XF80007C0[2:2] = 0x00000000U
  7680. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  7681. // .. L2_SEL = 0
  7682. // .. ==> 0XF80007C0[4:3] = 0x00000000U
  7683. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  7684. // .. L3_SEL = 7
  7685. // .. ==> 0XF80007C0[7:5] = 0x00000007U
  7686. // .. ==> MASK : 0x000000E0U VAL : 0x000000E0U
  7687. // .. Speed = 0
  7688. // .. ==> 0XF80007C0[8:8] = 0x00000000U
  7689. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  7690. // .. IO_Type = 1
  7691. // .. ==> 0XF80007C0[11:9] = 0x00000001U
  7692. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  7693. // .. PULLUP = 0
  7694. // .. ==> 0XF80007C0[12:12] = 0x00000000U
  7695. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  7696. // .. DisableRcvr = 0
  7697. // .. ==> 0XF80007C0[13:13] = 0x00000000U
  7698. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  7699. // ..
  7700. EMIT_MASKWRITE(0XF80007C0, 0x00003FFFU ,0x000002E0U),
  7701. // .. TRI_ENABLE = 1
  7702. // .. ==> 0XF80007C4[0:0] = 0x00000001U
  7703. // .. ==> MASK : 0x00000001U VAL : 0x00000001U
  7704. // .. L0_SEL = 0
  7705. // .. ==> 0XF80007C4[1:1] = 0x00000000U
  7706. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  7707. // .. L1_SEL = 0
  7708. // .. ==> 0XF80007C4[2:2] = 0x00000000U
  7709. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  7710. // .. L2_SEL = 0
  7711. // .. ==> 0XF80007C4[4:3] = 0x00000000U
  7712. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  7713. // .. L3_SEL = 7
  7714. // .. ==> 0XF80007C4[7:5] = 0x00000007U
  7715. // .. ==> MASK : 0x000000E0U VAL : 0x000000E0U
  7716. // .. Speed = 0
  7717. // .. ==> 0XF80007C4[8:8] = 0x00000000U
  7718. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  7719. // .. IO_Type = 1
  7720. // .. ==> 0XF80007C4[11:9] = 0x00000001U
  7721. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  7722. // .. PULLUP = 0
  7723. // .. ==> 0XF80007C4[12:12] = 0x00000000U
  7724. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  7725. // .. DisableRcvr = 0
  7726. // .. ==> 0XF80007C4[13:13] = 0x00000000U
  7727. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  7728. // ..
  7729. EMIT_MASKWRITE(0XF80007C4, 0x00003FFFU ,0x000002E1U),
  7730. // .. TRI_ENABLE = 1
  7731. // .. ==> 0XF80007C8[0:0] = 0x00000001U
  7732. // .. ==> MASK : 0x00000001U VAL : 0x00000001U
  7733. // .. Speed = 0
  7734. // .. ==> 0XF80007C8[8:8] = 0x00000000U
  7735. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  7736. // .. IO_Type = 1
  7737. // .. ==> 0XF80007C8[11:9] = 0x00000001U
  7738. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  7739. // .. PULLUP = 0
  7740. // .. ==> 0XF80007C8[12:12] = 0x00000000U
  7741. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  7742. // .. DisableRcvr = 0
  7743. // .. ==> 0XF80007C8[13:13] = 0x00000000U
  7744. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  7745. // ..
  7746. EMIT_MASKWRITE(0XF80007C8, 0x00003F01U ,0x00000201U),
  7747. // .. TRI_ENABLE = 0
  7748. // .. ==> 0XF80007CC[0:0] = 0x00000000U
  7749. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  7750. // .. L0_SEL = 0
  7751. // .. ==> 0XF80007CC[1:1] = 0x00000000U
  7752. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  7753. // .. L1_SEL = 0
  7754. // .. ==> 0XF80007CC[2:2] = 0x00000000U
  7755. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  7756. // .. L2_SEL = 0
  7757. // .. ==> 0XF80007CC[4:3] = 0x00000000U
  7758. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  7759. // .. L3_SEL = 0
  7760. // .. ==> 0XF80007CC[7:5] = 0x00000000U
  7761. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  7762. // .. Speed = 0
  7763. // .. ==> 0XF80007CC[8:8] = 0x00000000U
  7764. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  7765. // .. IO_Type = 1
  7766. // .. ==> 0XF80007CC[11:9] = 0x00000001U
  7767. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  7768. // .. PULLUP = 0
  7769. // .. ==> 0XF80007CC[12:12] = 0x00000000U
  7770. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  7771. // .. DisableRcvr = 0
  7772. // .. ==> 0XF80007CC[13:13] = 0x00000000U
  7773. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  7774. // ..
  7775. EMIT_MASKWRITE(0XF80007CC, 0x00003FFFU ,0x00000200U),
  7776. // .. TRI_ENABLE = 0
  7777. // .. ==> 0XF80007D0[0:0] = 0x00000000U
  7778. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  7779. // .. L0_SEL = 0
  7780. // .. ==> 0XF80007D0[1:1] = 0x00000000U
  7781. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  7782. // .. L1_SEL = 0
  7783. // .. ==> 0XF80007D0[2:2] = 0x00000000U
  7784. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  7785. // .. L2_SEL = 0
  7786. // .. ==> 0XF80007D0[4:3] = 0x00000000U
  7787. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  7788. // .. L3_SEL = 4
  7789. // .. ==> 0XF80007D0[7:5] = 0x00000004U
  7790. // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
  7791. // .. Speed = 0
  7792. // .. ==> 0XF80007D0[8:8] = 0x00000000U
  7793. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  7794. // .. IO_Type = 1
  7795. // .. ==> 0XF80007D0[11:9] = 0x00000001U
  7796. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  7797. // .. PULLUP = 0
  7798. // .. ==> 0XF80007D0[12:12] = 0x00000000U
  7799. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  7800. // .. DisableRcvr = 0
  7801. // .. ==> 0XF80007D0[13:13] = 0x00000000U
  7802. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  7803. // ..
  7804. EMIT_MASKWRITE(0XF80007D0, 0x00003FFFU ,0x00000280U),
  7805. // .. TRI_ENABLE = 0
  7806. // .. ==> 0XF80007D4[0:0] = 0x00000000U
  7807. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  7808. // .. L0_SEL = 0
  7809. // .. ==> 0XF80007D4[1:1] = 0x00000000U
  7810. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  7811. // .. L1_SEL = 0
  7812. // .. ==> 0XF80007D4[2:2] = 0x00000000U
  7813. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  7814. // .. L2_SEL = 0
  7815. // .. ==> 0XF80007D4[4:3] = 0x00000000U
  7816. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  7817. // .. L3_SEL = 4
  7818. // .. ==> 0XF80007D4[7:5] = 0x00000004U
  7819. // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
  7820. // .. Speed = 0
  7821. // .. ==> 0XF80007D4[8:8] = 0x00000000U
  7822. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  7823. // .. IO_Type = 1
  7824. // .. ==> 0XF80007D4[11:9] = 0x00000001U
  7825. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  7826. // .. PULLUP = 0
  7827. // .. ==> 0XF80007D4[12:12] = 0x00000000U
  7828. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  7829. // .. DisableRcvr = 0
  7830. // .. ==> 0XF80007D4[13:13] = 0x00000000U
  7831. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  7832. // ..
  7833. EMIT_MASKWRITE(0XF80007D4, 0x00003FFFU ,0x00000280U),
  7834. // .. SDIO0_WP_SEL = 50
  7835. // .. ==> 0XF8000830[5:0] = 0x00000032U
  7836. // .. ==> MASK : 0x0000003FU VAL : 0x00000032U
  7837. // .. SDIO0_CD_SEL = 46
  7838. // .. ==> 0XF8000830[21:16] = 0x0000002EU
  7839. // .. ==> MASK : 0x003F0000U VAL : 0x002E0000U
  7840. // ..
  7841. EMIT_MASKWRITE(0XF8000830, 0x003F003FU ,0x002E0032U),
  7842. // .. FINISH: MIO PROGRAMMING
  7843. // .. START: LOCK IT BACK
  7844. // .. LOCK_KEY = 0X767B
  7845. // .. ==> 0XF8000004[15:0] = 0x0000767BU
  7846. // .. ==> MASK : 0x0000FFFFU VAL : 0x0000767BU
  7847. // ..
  7848. EMIT_MASKWRITE(0XF8000004, 0x0000FFFFU ,0x0000767BU),
  7849. // .. FINISH: LOCK IT BACK
  7850. // FINISH: top
  7851. //
  7852. EMIT_EXIT(),
  7853. //
  7854. };
  7855. unsigned long ps7_peripherals_init_data_2_0[] = {
  7856. // START: top
  7857. // .. START: SLCR SETTINGS
  7858. // .. UNLOCK_KEY = 0XDF0D
  7859. // .. ==> 0XF8000008[15:0] = 0x0000DF0DU
  7860. // .. ==> MASK : 0x0000FFFFU VAL : 0x0000DF0DU
  7861. // ..
  7862. EMIT_MASKWRITE(0XF8000008, 0x0000FFFFU ,0x0000DF0DU),
  7863. // .. FINISH: SLCR SETTINGS
  7864. // .. START: DDR TERM/IBUF_DISABLE_MODE SETTINGS
  7865. // .. IBUF_DISABLE_MODE = 0x1
  7866. // .. ==> 0XF8000B48[7:7] = 0x00000001U
  7867. // .. ==> MASK : 0x00000080U VAL : 0x00000080U
  7868. // .. TERM_DISABLE_MODE = 0x1
  7869. // .. ==> 0XF8000B48[8:8] = 0x00000001U
  7870. // .. ==> MASK : 0x00000100U VAL : 0x00000100U
  7871. // ..
  7872. EMIT_MASKWRITE(0XF8000B48, 0x00000180U ,0x00000180U),
  7873. // .. IBUF_DISABLE_MODE = 0x1
  7874. // .. ==> 0XF8000B4C[7:7] = 0x00000001U
  7875. // .. ==> MASK : 0x00000080U VAL : 0x00000080U
  7876. // .. TERM_DISABLE_MODE = 0x1
  7877. // .. ==> 0XF8000B4C[8:8] = 0x00000001U
  7878. // .. ==> MASK : 0x00000100U VAL : 0x00000100U
  7879. // ..
  7880. EMIT_MASKWRITE(0XF8000B4C, 0x00000180U ,0x00000180U),
  7881. // .. IBUF_DISABLE_MODE = 0x1
  7882. // .. ==> 0XF8000B50[7:7] = 0x00000001U
  7883. // .. ==> MASK : 0x00000080U VAL : 0x00000080U
  7884. // .. TERM_DISABLE_MODE = 0x1
  7885. // .. ==> 0XF8000B50[8:8] = 0x00000001U
  7886. // .. ==> MASK : 0x00000100U VAL : 0x00000100U
  7887. // ..
  7888. EMIT_MASKWRITE(0XF8000B50, 0x00000180U ,0x00000180U),
  7889. // .. IBUF_DISABLE_MODE = 0x1
  7890. // .. ==> 0XF8000B54[7:7] = 0x00000001U
  7891. // .. ==> MASK : 0x00000080U VAL : 0x00000080U
  7892. // .. TERM_DISABLE_MODE = 0x1
  7893. // .. ==> 0XF8000B54[8:8] = 0x00000001U
  7894. // .. ==> MASK : 0x00000100U VAL : 0x00000100U
  7895. // ..
  7896. EMIT_MASKWRITE(0XF8000B54, 0x00000180U ,0x00000180U),
  7897. // .. FINISH: DDR TERM/IBUF_DISABLE_MODE SETTINGS
  7898. // .. START: LOCK IT BACK
  7899. // .. LOCK_KEY = 0X767B
  7900. // .. ==> 0XF8000004[15:0] = 0x0000767BU
  7901. // .. ==> MASK : 0x0000FFFFU VAL : 0x0000767BU
  7902. // ..
  7903. EMIT_MASKWRITE(0XF8000004, 0x0000FFFFU ,0x0000767BU),
  7904. // .. FINISH: LOCK IT BACK
  7905. // .. START: SRAM/NOR SET OPMODE
  7906. // .. FINISH: SRAM/NOR SET OPMODE
  7907. // .. START: UART REGISTERS
  7908. // .. BDIV = 0x6
  7909. // .. ==> 0XE0001034[7:0] = 0x00000006U
  7910. // .. ==> MASK : 0x000000FFU VAL : 0x00000006U
  7911. // ..
  7912. EMIT_MASKWRITE(0XE0001034, 0x000000FFU ,0x00000006U),
  7913. // .. CD = 0x3e
  7914. // .. ==> 0XE0001018[15:0] = 0x0000003EU
  7915. // .. ==> MASK : 0x0000FFFFU VAL : 0x0000003EU
  7916. // ..
  7917. EMIT_MASKWRITE(0XE0001018, 0x0000FFFFU ,0x0000003EU),
  7918. // .. STPBRK = 0x0
  7919. // .. ==> 0XE0001000[8:8] = 0x00000000U
  7920. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  7921. // .. STTBRK = 0x0
  7922. // .. ==> 0XE0001000[7:7] = 0x00000000U
  7923. // .. ==> MASK : 0x00000080U VAL : 0x00000000U
  7924. // .. RSTTO = 0x0
  7925. // .. ==> 0XE0001000[6:6] = 0x00000000U
  7926. // .. ==> MASK : 0x00000040U VAL : 0x00000000U
  7927. // .. TXDIS = 0x0
  7928. // .. ==> 0XE0001000[5:5] = 0x00000000U
  7929. // .. ==> MASK : 0x00000020U VAL : 0x00000000U
  7930. // .. TXEN = 0x1
  7931. // .. ==> 0XE0001000[4:4] = 0x00000001U
  7932. // .. ==> MASK : 0x00000010U VAL : 0x00000010U
  7933. // .. RXDIS = 0x0
  7934. // .. ==> 0XE0001000[3:3] = 0x00000000U
  7935. // .. ==> MASK : 0x00000008U VAL : 0x00000000U
  7936. // .. RXEN = 0x1
  7937. // .. ==> 0XE0001000[2:2] = 0x00000001U
  7938. // .. ==> MASK : 0x00000004U VAL : 0x00000004U
  7939. // .. TXRES = 0x1
  7940. // .. ==> 0XE0001000[1:1] = 0x00000001U
  7941. // .. ==> MASK : 0x00000002U VAL : 0x00000002U
  7942. // .. RXRES = 0x1
  7943. // .. ==> 0XE0001000[0:0] = 0x00000001U
  7944. // .. ==> MASK : 0x00000001U VAL : 0x00000001U
  7945. // ..
  7946. EMIT_MASKWRITE(0XE0001000, 0x000001FFU ,0x00000017U),
  7947. // .. IRMODE = 0x0
  7948. // .. ==> 0XE0001004[11:11] = 0x00000000U
  7949. // .. ==> MASK : 0x00000800U VAL : 0x00000000U
  7950. // .. UCLKEN = 0x0
  7951. // .. ==> 0XE0001004[10:10] = 0x00000000U
  7952. // .. ==> MASK : 0x00000400U VAL : 0x00000000U
  7953. // .. CHMODE = 0x0
  7954. // .. ==> 0XE0001004[9:8] = 0x00000000U
  7955. // .. ==> MASK : 0x00000300U VAL : 0x00000000U
  7956. // .. NBSTOP = 0x0
  7957. // .. ==> 0XE0001004[7:6] = 0x00000000U
  7958. // .. ==> MASK : 0x000000C0U VAL : 0x00000000U
  7959. // .. PAR = 0x4
  7960. // .. ==> 0XE0001004[5:3] = 0x00000004U
  7961. // .. ==> MASK : 0x00000038U VAL : 0x00000020U
  7962. // .. CHRL = 0x0
  7963. // .. ==> 0XE0001004[2:1] = 0x00000000U
  7964. // .. ==> MASK : 0x00000006U VAL : 0x00000000U
  7965. // .. CLKS = 0x0
  7966. // .. ==> 0XE0001004[0:0] = 0x00000000U
  7967. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  7968. // ..
  7969. EMIT_MASKWRITE(0XE0001004, 0x00000FFFU ,0x00000020U),
  7970. // .. FINISH: UART REGISTERS
  7971. // .. START: QSPI REGISTERS
  7972. // .. Holdb_dr = 1
  7973. // .. ==> 0XE000D000[19:19] = 0x00000001U
  7974. // .. ==> MASK : 0x00080000U VAL : 0x00080000U
  7975. // ..
  7976. EMIT_MASKWRITE(0XE000D000, 0x00080000U ,0x00080000U),
  7977. // .. FINISH: QSPI REGISTERS
  7978. // .. START: PL POWER ON RESET REGISTERS
  7979. // .. PCFG_POR_CNT_4K = 0
  7980. // .. ==> 0XF8007000[29:29] = 0x00000000U
  7981. // .. ==> MASK : 0x20000000U VAL : 0x00000000U
  7982. // ..
  7983. EMIT_MASKWRITE(0XF8007000, 0x20000000U ,0x00000000U),
  7984. // .. FINISH: PL POWER ON RESET REGISTERS
  7985. // .. START: SMC TIMING CALCULATION REGISTER UPDATE
  7986. // .. .. START: NAND SET CYCLE
  7987. // .. .. FINISH: NAND SET CYCLE
  7988. // .. .. START: OPMODE
  7989. // .. .. FINISH: OPMODE
  7990. // .. .. START: DIRECT COMMAND
  7991. // .. .. FINISH: DIRECT COMMAND
  7992. // .. .. START: SRAM/NOR CS0 SET CYCLE
  7993. // .. .. FINISH: SRAM/NOR CS0 SET CYCLE
  7994. // .. .. START: DIRECT COMMAND
  7995. // .. .. FINISH: DIRECT COMMAND
  7996. // .. .. START: NOR CS0 BASE ADDRESS
  7997. // .. .. FINISH: NOR CS0 BASE ADDRESS
  7998. // .. .. START: SRAM/NOR CS1 SET CYCLE
  7999. // .. .. FINISH: SRAM/NOR CS1 SET CYCLE
  8000. // .. .. START: DIRECT COMMAND
  8001. // .. .. FINISH: DIRECT COMMAND
  8002. // .. .. START: NOR CS1 BASE ADDRESS
  8003. // .. .. FINISH: NOR CS1 BASE ADDRESS
  8004. // .. .. START: USB RESET
  8005. // .. .. .. START: USB0 RESET
  8006. // .. .. .. .. START: DIR MODE BANK 0
  8007. // .. .. .. .. DIRECTION_0 = 0x80
  8008. // .. .. .. .. ==> 0XE000A204[31:0] = 0x00000080U
  8009. // .. .. .. .. ==> MASK : 0xFFFFFFFFU VAL : 0x00000080U
  8010. // .. .. .. ..
  8011. EMIT_MASKWRITE(0XE000A204, 0xFFFFFFFFU ,0x00000080U),
  8012. // .. .. .. .. FINISH: DIR MODE BANK 0
  8013. // .. .. .. .. START: DIR MODE BANK 1
  8014. // .. .. .. .. FINISH: DIR MODE BANK 1
  8015. // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
  8016. // .. .. .. .. MASK_0_LSW = 0xff7f
  8017. // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000FF7FU
  8018. // .. .. .. .. ==> MASK : 0xFFFF0000U VAL : 0xFF7F0000U
  8019. // .. .. .. .. DATA_0_LSW = 0x80
  8020. // .. .. .. .. ==> 0XE000A000[15:0] = 0x00000080U
  8021. // .. .. .. .. ==> MASK : 0x0000FFFFU VAL : 0x00000080U
  8022. // .. .. .. ..
  8023. EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xFF7F0080U),
  8024. // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
  8025. // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
  8026. // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
  8027. // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
  8028. // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
  8029. // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
  8030. // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
  8031. // .. .. .. .. START: OUTPUT ENABLE BANK 0
  8032. // .. .. .. .. OP_ENABLE_0 = 0x80
  8033. // .. .. .. .. ==> 0XE000A208[31:0] = 0x00000080U
  8034. // .. .. .. .. ==> MASK : 0xFFFFFFFFU VAL : 0x00000080U
  8035. // .. .. .. ..
  8036. EMIT_MASKWRITE(0XE000A208, 0xFFFFFFFFU ,0x00000080U),
  8037. // .. .. .. .. FINISH: OUTPUT ENABLE BANK 0
  8038. // .. .. .. .. START: OUTPUT ENABLE BANK 1
  8039. // .. .. .. .. FINISH: OUTPUT ENABLE BANK 1
  8040. // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
  8041. // .. .. .. .. MASK_0_LSW = 0xff7f
  8042. // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000FF7FU
  8043. // .. .. .. .. ==> MASK : 0xFFFF0000U VAL : 0xFF7F0000U
  8044. // .. .. .. .. DATA_0_LSW = 0x0
  8045. // .. .. .. .. ==> 0XE000A000[15:0] = 0x00000000U
  8046. // .. .. .. .. ==> MASK : 0x0000FFFFU VAL : 0x00000000U
  8047. // .. .. .. ..
  8048. EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xFF7F0000U),
  8049. // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
  8050. // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
  8051. // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
  8052. // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
  8053. // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
  8054. // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
  8055. // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
  8056. // .. .. .. .. START: ADD 1 MS DELAY
  8057. // .. .. .. ..
  8058. EMIT_MASKDELAY(0XF8F00200, 1),
  8059. // .. .. .. .. FINISH: ADD 1 MS DELAY
  8060. // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
  8061. // .. .. .. .. MASK_0_LSW = 0xff7f
  8062. // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000FF7FU
  8063. // .. .. .. .. ==> MASK : 0xFFFF0000U VAL : 0xFF7F0000U
  8064. // .. .. .. .. DATA_0_LSW = 0x80
  8065. // .. .. .. .. ==> 0XE000A000[15:0] = 0x00000080U
  8066. // .. .. .. .. ==> MASK : 0x0000FFFFU VAL : 0x00000080U
  8067. // .. .. .. ..
  8068. EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xFF7F0080U),
  8069. // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
  8070. // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
  8071. // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
  8072. // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
  8073. // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
  8074. // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
  8075. // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
  8076. // .. .. .. FINISH: USB0 RESET
  8077. // .. .. .. START: USB1 RESET
  8078. // .. .. .. .. START: DIR MODE BANK 0
  8079. // .. .. .. .. FINISH: DIR MODE BANK 0
  8080. // .. .. .. .. START: DIR MODE BANK 1
  8081. // .. .. .. .. FINISH: DIR MODE BANK 1
  8082. // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
  8083. // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
  8084. // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
  8085. // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
  8086. // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
  8087. // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
  8088. // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
  8089. // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
  8090. // .. .. .. .. START: OUTPUT ENABLE BANK 0
  8091. // .. .. .. .. FINISH: OUTPUT ENABLE BANK 0
  8092. // .. .. .. .. START: OUTPUT ENABLE BANK 1
  8093. // .. .. .. .. FINISH: OUTPUT ENABLE BANK 1
  8094. // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
  8095. // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
  8096. // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
  8097. // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
  8098. // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
  8099. // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
  8100. // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
  8101. // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
  8102. // .. .. .. .. START: ADD 1 MS DELAY
  8103. // .. .. .. ..
  8104. EMIT_MASKDELAY(0XF8F00200, 1),
  8105. // .. .. .. .. FINISH: ADD 1 MS DELAY
  8106. // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
  8107. // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
  8108. // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
  8109. // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
  8110. // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
  8111. // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
  8112. // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
  8113. // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
  8114. // .. .. .. FINISH: USB1 RESET
  8115. // .. .. FINISH: USB RESET
  8116. // .. .. START: ENET RESET
  8117. // .. .. .. START: ENET0 RESET
  8118. // .. .. .. .. START: DIR MODE BANK 0
  8119. // .. .. .. .. FINISH: DIR MODE BANK 0
  8120. // .. .. .. .. START: DIR MODE BANK 1
  8121. // .. .. .. .. FINISH: DIR MODE BANK 1
  8122. // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
  8123. // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
  8124. // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
  8125. // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
  8126. // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
  8127. // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
  8128. // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
  8129. // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
  8130. // .. .. .. .. START: OUTPUT ENABLE BANK 0
  8131. // .. .. .. .. FINISH: OUTPUT ENABLE BANK 0
  8132. // .. .. .. .. START: OUTPUT ENABLE BANK 1
  8133. // .. .. .. .. FINISH: OUTPUT ENABLE BANK 1
  8134. // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
  8135. // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
  8136. // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
  8137. // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
  8138. // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
  8139. // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
  8140. // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
  8141. // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
  8142. // .. .. .. .. START: ADD 1 MS DELAY
  8143. // .. .. .. ..
  8144. EMIT_MASKDELAY(0XF8F00200, 1),
  8145. // .. .. .. .. FINISH: ADD 1 MS DELAY
  8146. // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
  8147. // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
  8148. // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
  8149. // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
  8150. // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
  8151. // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
  8152. // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
  8153. // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
  8154. // .. .. .. FINISH: ENET0 RESET
  8155. // .. .. .. START: ENET1 RESET
  8156. // .. .. .. .. START: DIR MODE BANK 0
  8157. // .. .. .. .. FINISH: DIR MODE BANK 0
  8158. // .. .. .. .. START: DIR MODE BANK 1
  8159. // .. .. .. .. FINISH: DIR MODE BANK 1
  8160. // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
  8161. // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
  8162. // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
  8163. // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
  8164. // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
  8165. // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
  8166. // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
  8167. // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
  8168. // .. .. .. .. START: OUTPUT ENABLE BANK 0
  8169. // .. .. .. .. FINISH: OUTPUT ENABLE BANK 0
  8170. // .. .. .. .. START: OUTPUT ENABLE BANK 1
  8171. // .. .. .. .. FINISH: OUTPUT ENABLE BANK 1
  8172. // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
  8173. // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
  8174. // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
  8175. // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
  8176. // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
  8177. // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
  8178. // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
  8179. // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
  8180. // .. .. .. .. START: ADD 1 MS DELAY
  8181. // .. .. .. ..
  8182. EMIT_MASKDELAY(0XF8F00200, 1),
  8183. // .. .. .. .. FINISH: ADD 1 MS DELAY
  8184. // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
  8185. // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
  8186. // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
  8187. // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
  8188. // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
  8189. // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
  8190. // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
  8191. // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
  8192. // .. .. .. FINISH: ENET1 RESET
  8193. // .. .. FINISH: ENET RESET
  8194. // .. .. START: I2C RESET
  8195. // .. .. .. START: I2C0 RESET
  8196. // .. .. .. .. START: DIR MODE GPIO BANK0
  8197. // .. .. .. .. FINISH: DIR MODE GPIO BANK0
  8198. // .. .. .. .. START: DIR MODE GPIO BANK1
  8199. // .. .. .. .. FINISH: DIR MODE GPIO BANK1
  8200. // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
  8201. // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
  8202. // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
  8203. // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
  8204. // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
  8205. // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
  8206. // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
  8207. // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
  8208. // .. .. .. .. START: OUTPUT ENABLE
  8209. // .. .. .. .. FINISH: OUTPUT ENABLE
  8210. // .. .. .. .. START: OUTPUT ENABLE
  8211. // .. .. .. .. FINISH: OUTPUT ENABLE
  8212. // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
  8213. // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
  8214. // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
  8215. // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
  8216. // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
  8217. // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
  8218. // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
  8219. // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
  8220. // .. .. .. .. START: ADD 1 MS DELAY
  8221. // .. .. .. ..
  8222. EMIT_MASKDELAY(0XF8F00200, 1),
  8223. // .. .. .. .. FINISH: ADD 1 MS DELAY
  8224. // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
  8225. // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
  8226. // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
  8227. // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
  8228. // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
  8229. // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
  8230. // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
  8231. // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
  8232. // .. .. .. FINISH: I2C0 RESET
  8233. // .. .. .. START: I2C1 RESET
  8234. // .. .. .. .. START: DIR MODE GPIO BANK0
  8235. // .. .. .. .. FINISH: DIR MODE GPIO BANK0
  8236. // .. .. .. .. START: DIR MODE GPIO BANK1
  8237. // .. .. .. .. FINISH: DIR MODE GPIO BANK1
  8238. // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
  8239. // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
  8240. // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
  8241. // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
  8242. // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
  8243. // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
  8244. // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
  8245. // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
  8246. // .. .. .. .. START: OUTPUT ENABLE
  8247. // .. .. .. .. FINISH: OUTPUT ENABLE
  8248. // .. .. .. .. START: OUTPUT ENABLE
  8249. // .. .. .. .. FINISH: OUTPUT ENABLE
  8250. // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
  8251. // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
  8252. // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
  8253. // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
  8254. // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
  8255. // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
  8256. // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
  8257. // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
  8258. // .. .. .. .. START: ADD 1 MS DELAY
  8259. // .. .. .. ..
  8260. EMIT_MASKDELAY(0XF8F00200, 1),
  8261. // .. .. .. .. FINISH: ADD 1 MS DELAY
  8262. // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
  8263. // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
  8264. // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
  8265. // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
  8266. // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
  8267. // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
  8268. // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
  8269. // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
  8270. // .. .. .. FINISH: I2C1 RESET
  8271. // .. .. FINISH: I2C RESET
  8272. // .. .. START: NOR CHIP SELECT
  8273. // .. .. .. START: DIR MODE BANK 0
  8274. // .. .. .. FINISH: DIR MODE BANK 0
  8275. // .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
  8276. // .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
  8277. // .. .. .. START: OUTPUT ENABLE BANK 0
  8278. // .. .. .. FINISH: OUTPUT ENABLE BANK 0
  8279. // .. .. FINISH: NOR CHIP SELECT
  8280. // .. FINISH: SMC TIMING CALCULATION REGISTER UPDATE
  8281. // FINISH: top
  8282. //
  8283. EMIT_EXIT(),
  8284. //
  8285. };
  8286. unsigned long ps7_post_config_2_0[] = {
  8287. // START: top
  8288. // .. START: SLCR SETTINGS
  8289. // .. UNLOCK_KEY = 0XDF0D
  8290. // .. ==> 0XF8000008[15:0] = 0x0000DF0DU
  8291. // .. ==> MASK : 0x0000FFFFU VAL : 0x0000DF0DU
  8292. // ..
  8293. EMIT_MASKWRITE(0XF8000008, 0x0000FFFFU ,0x0000DF0DU),
  8294. // .. FINISH: SLCR SETTINGS
  8295. // .. START: ENABLING LEVEL SHIFTER
  8296. // .. USER_INP_ICT_EN_0 = 3
  8297. // .. ==> 0XF8000900[1:0] = 0x00000003U
  8298. // .. ==> MASK : 0x00000003U VAL : 0x00000003U
  8299. // .. USER_INP_ICT_EN_1 = 3
  8300. // .. ==> 0XF8000900[3:2] = 0x00000003U
  8301. // .. ==> MASK : 0x0000000CU VAL : 0x0000000CU
  8302. // ..
  8303. EMIT_MASKWRITE(0XF8000900, 0x0000000FU ,0x0000000FU),
  8304. // .. FINISH: ENABLING LEVEL SHIFTER
  8305. // .. START: FPGA RESETS TO 0
  8306. // .. reserved_3 = 0
  8307. // .. ==> 0XF8000240[31:25] = 0x00000000U
  8308. // .. ==> MASK : 0xFE000000U VAL : 0x00000000U
  8309. // .. FPGA_ACP_RST = 0
  8310. // .. ==> 0XF8000240[24:24] = 0x00000000U
  8311. // .. ==> MASK : 0x01000000U VAL : 0x00000000U
  8312. // .. FPGA_AXDS3_RST = 0
  8313. // .. ==> 0XF8000240[23:23] = 0x00000000U
  8314. // .. ==> MASK : 0x00800000U VAL : 0x00000000U
  8315. // .. FPGA_AXDS2_RST = 0
  8316. // .. ==> 0XF8000240[22:22] = 0x00000000U
  8317. // .. ==> MASK : 0x00400000U VAL : 0x00000000U
  8318. // .. FPGA_AXDS1_RST = 0
  8319. // .. ==> 0XF8000240[21:21] = 0x00000000U
  8320. // .. ==> MASK : 0x00200000U VAL : 0x00000000U
  8321. // .. FPGA_AXDS0_RST = 0
  8322. // .. ==> 0XF8000240[20:20] = 0x00000000U
  8323. // .. ==> MASK : 0x00100000U VAL : 0x00000000U
  8324. // .. reserved_2 = 0
  8325. // .. ==> 0XF8000240[19:18] = 0x00000000U
  8326. // .. ==> MASK : 0x000C0000U VAL : 0x00000000U
  8327. // .. FSSW1_FPGA_RST = 0
  8328. // .. ==> 0XF8000240[17:17] = 0x00000000U
  8329. // .. ==> MASK : 0x00020000U VAL : 0x00000000U
  8330. // .. FSSW0_FPGA_RST = 0
  8331. // .. ==> 0XF8000240[16:16] = 0x00000000U
  8332. // .. ==> MASK : 0x00010000U VAL : 0x00000000U
  8333. // .. reserved_1 = 0
  8334. // .. ==> 0XF8000240[15:14] = 0x00000000U
  8335. // .. ==> MASK : 0x0000C000U VAL : 0x00000000U
  8336. // .. FPGA_FMSW1_RST = 0
  8337. // .. ==> 0XF8000240[13:13] = 0x00000000U
  8338. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  8339. // .. FPGA_FMSW0_RST = 0
  8340. // .. ==> 0XF8000240[12:12] = 0x00000000U
  8341. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  8342. // .. FPGA_DMA3_RST = 0
  8343. // .. ==> 0XF8000240[11:11] = 0x00000000U
  8344. // .. ==> MASK : 0x00000800U VAL : 0x00000000U
  8345. // .. FPGA_DMA2_RST = 0
  8346. // .. ==> 0XF8000240[10:10] = 0x00000000U
  8347. // .. ==> MASK : 0x00000400U VAL : 0x00000000U
  8348. // .. FPGA_DMA1_RST = 0
  8349. // .. ==> 0XF8000240[9:9] = 0x00000000U
  8350. // .. ==> MASK : 0x00000200U VAL : 0x00000000U
  8351. // .. FPGA_DMA0_RST = 0
  8352. // .. ==> 0XF8000240[8:8] = 0x00000000U
  8353. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  8354. // .. reserved = 0
  8355. // .. ==> 0XF8000240[7:4] = 0x00000000U
  8356. // .. ==> MASK : 0x000000F0U VAL : 0x00000000U
  8357. // .. FPGA3_OUT_RST = 0
  8358. // .. ==> 0XF8000240[3:3] = 0x00000000U
  8359. // .. ==> MASK : 0x00000008U VAL : 0x00000000U
  8360. // .. FPGA2_OUT_RST = 0
  8361. // .. ==> 0XF8000240[2:2] = 0x00000000U
  8362. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  8363. // .. FPGA1_OUT_RST = 0
  8364. // .. ==> 0XF8000240[1:1] = 0x00000000U
  8365. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  8366. // .. FPGA0_OUT_RST = 0
  8367. // .. ==> 0XF8000240[0:0] = 0x00000000U
  8368. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  8369. // ..
  8370. EMIT_MASKWRITE(0XF8000240, 0xFFFFFFFFU ,0x00000000U),
  8371. // .. FINISH: FPGA RESETS TO 0
  8372. // .. START: AFI REGISTERS
  8373. // .. .. START: AFI0 REGISTERS
  8374. // .. .. FINISH: AFI0 REGISTERS
  8375. // .. .. START: AFI1 REGISTERS
  8376. // .. .. FINISH: AFI1 REGISTERS
  8377. // .. .. START: AFI2 REGISTERS
  8378. // .. .. FINISH: AFI2 REGISTERS
  8379. // .. .. START: AFI3 REGISTERS
  8380. // .. .. FINISH: AFI3 REGISTERS
  8381. // .. FINISH: AFI REGISTERS
  8382. // .. START: LOCK IT BACK
  8383. // .. LOCK_KEY = 0X767B
  8384. // .. ==> 0XF8000004[15:0] = 0x0000767BU
  8385. // .. ==> MASK : 0x0000FFFFU VAL : 0x0000767BU
  8386. // ..
  8387. EMIT_MASKWRITE(0XF8000004, 0x0000FFFFU ,0x0000767BU),
  8388. // .. FINISH: LOCK IT BACK
  8389. // FINISH: top
  8390. //
  8391. EMIT_EXIT(),
  8392. //
  8393. };
  8394. unsigned long ps7_debug_2_0[] = {
  8395. // START: top
  8396. // .. START: CROSS TRIGGER CONFIGURATIONS
  8397. // .. .. START: UNLOCKING CTI REGISTERS
  8398. // .. .. KEY = 0XC5ACCE55
  8399. // .. .. ==> 0XF8898FB0[31:0] = 0xC5ACCE55U
  8400. // .. .. ==> MASK : 0xFFFFFFFFU VAL : 0xC5ACCE55U
  8401. // .. ..
  8402. EMIT_MASKWRITE(0XF8898FB0, 0xFFFFFFFFU ,0xC5ACCE55U),
  8403. // .. .. KEY = 0XC5ACCE55
  8404. // .. .. ==> 0XF8899FB0[31:0] = 0xC5ACCE55U
  8405. // .. .. ==> MASK : 0xFFFFFFFFU VAL : 0xC5ACCE55U
  8406. // .. ..
  8407. EMIT_MASKWRITE(0XF8899FB0, 0xFFFFFFFFU ,0xC5ACCE55U),
  8408. // .. .. KEY = 0XC5ACCE55
  8409. // .. .. ==> 0XF8809FB0[31:0] = 0xC5ACCE55U
  8410. // .. .. ==> MASK : 0xFFFFFFFFU VAL : 0xC5ACCE55U
  8411. // .. ..
  8412. EMIT_MASKWRITE(0XF8809FB0, 0xFFFFFFFFU ,0xC5ACCE55U),
  8413. // .. .. FINISH: UNLOCKING CTI REGISTERS
  8414. // .. .. START: ENABLING CTI MODULES AND CHANNELS
  8415. // .. .. FINISH: ENABLING CTI MODULES AND CHANNELS
  8416. // .. .. START: MAPPING CPU0, CPU1 AND FTM EVENTS TO CTM CHANNELS
  8417. // .. .. FINISH: MAPPING CPU0, CPU1 AND FTM EVENTS TO CTM CHANNELS
  8418. // .. FINISH: CROSS TRIGGER CONFIGURATIONS
  8419. // FINISH: top
  8420. //
  8421. EMIT_EXIT(),
  8422. //
  8423. };
  8424. unsigned long ps7_pll_init_data_1_0[] = {
  8425. // START: top
  8426. // .. START: SLCR SETTINGS
  8427. // .. UNLOCK_KEY = 0XDF0D
  8428. // .. ==> 0XF8000008[15:0] = 0x0000DF0DU
  8429. // .. ==> MASK : 0x0000FFFFU VAL : 0x0000DF0DU
  8430. // ..
  8431. EMIT_MASKWRITE(0XF8000008, 0x0000FFFFU ,0x0000DF0DU),
  8432. // .. FINISH: SLCR SETTINGS
  8433. // .. START: PLL SLCR REGISTERS
  8434. // .. .. START: ARM PLL INIT
  8435. // .. .. PLL_RES = 0x2
  8436. // .. .. ==> 0XF8000110[7:4] = 0x00000002U
  8437. // .. .. ==> MASK : 0x000000F0U VAL : 0x00000020U
  8438. // .. .. PLL_CP = 0x2
  8439. // .. .. ==> 0XF8000110[11:8] = 0x00000002U
  8440. // .. .. ==> MASK : 0x00000F00U VAL : 0x00000200U
  8441. // .. .. LOCK_CNT = 0xfa
  8442. // .. .. ==> 0XF8000110[21:12] = 0x000000FAU
  8443. // .. .. ==> MASK : 0x003FF000U VAL : 0x000FA000U
  8444. // .. ..
  8445. EMIT_MASKWRITE(0XF8000110, 0x003FFFF0U ,0x000FA220U),
  8446. // .. .. .. START: UPDATE FB_DIV
  8447. // .. .. .. PLL_FDIV = 0x28
  8448. // .. .. .. ==> 0XF8000100[18:12] = 0x00000028U
  8449. // .. .. .. ==> MASK : 0x0007F000U VAL : 0x00028000U
  8450. // .. .. ..
  8451. EMIT_MASKWRITE(0XF8000100, 0x0007F000U ,0x00028000U),
  8452. // .. .. .. FINISH: UPDATE FB_DIV
  8453. // .. .. .. START: BY PASS PLL
  8454. // .. .. .. PLL_BYPASS_FORCE = 1
  8455. // .. .. .. ==> 0XF8000100[4:4] = 0x00000001U
  8456. // .. .. .. ==> MASK : 0x00000010U VAL : 0x00000010U
  8457. // .. .. ..
  8458. EMIT_MASKWRITE(0XF8000100, 0x00000010U ,0x00000010U),
  8459. // .. .. .. FINISH: BY PASS PLL
  8460. // .. .. .. START: ASSERT RESET
  8461. // .. .. .. PLL_RESET = 1
  8462. // .. .. .. ==> 0XF8000100[0:0] = 0x00000001U
  8463. // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
  8464. // .. .. ..
  8465. EMIT_MASKWRITE(0XF8000100, 0x00000001U ,0x00000001U),
  8466. // .. .. .. FINISH: ASSERT RESET
  8467. // .. .. .. START: DEASSERT RESET
  8468. // .. .. .. PLL_RESET = 0
  8469. // .. .. .. ==> 0XF8000100[0:0] = 0x00000000U
  8470. // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
  8471. // .. .. ..
  8472. EMIT_MASKWRITE(0XF8000100, 0x00000001U ,0x00000000U),
  8473. // .. .. .. FINISH: DEASSERT RESET
  8474. // .. .. .. START: CHECK PLL STATUS
  8475. // .. .. .. ARM_PLL_LOCK = 1
  8476. // .. .. .. ==> 0XF800010C[0:0] = 0x00000001U
  8477. // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
  8478. // .. .. ..
  8479. EMIT_MASKPOLL(0XF800010C, 0x00000001U),
  8480. // .. .. .. FINISH: CHECK PLL STATUS
  8481. // .. .. .. START: REMOVE PLL BY PASS
  8482. // .. .. .. PLL_BYPASS_FORCE = 0
  8483. // .. .. .. ==> 0XF8000100[4:4] = 0x00000000U
  8484. // .. .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
  8485. // .. .. ..
  8486. EMIT_MASKWRITE(0XF8000100, 0x00000010U ,0x00000000U),
  8487. // .. .. .. FINISH: REMOVE PLL BY PASS
  8488. // .. .. .. SRCSEL = 0x0
  8489. // .. .. .. ==> 0XF8000120[5:4] = 0x00000000U
  8490. // .. .. .. ==> MASK : 0x00000030U VAL : 0x00000000U
  8491. // .. .. .. DIVISOR = 0x2
  8492. // .. .. .. ==> 0XF8000120[13:8] = 0x00000002U
  8493. // .. .. .. ==> MASK : 0x00003F00U VAL : 0x00000200U
  8494. // .. .. .. CPU_6OR4XCLKACT = 0x1
  8495. // .. .. .. ==> 0XF8000120[24:24] = 0x00000001U
  8496. // .. .. .. ==> MASK : 0x01000000U VAL : 0x01000000U
  8497. // .. .. .. CPU_3OR2XCLKACT = 0x1
  8498. // .. .. .. ==> 0XF8000120[25:25] = 0x00000001U
  8499. // .. .. .. ==> MASK : 0x02000000U VAL : 0x02000000U
  8500. // .. .. .. CPU_2XCLKACT = 0x1
  8501. // .. .. .. ==> 0XF8000120[26:26] = 0x00000001U
  8502. // .. .. .. ==> MASK : 0x04000000U VAL : 0x04000000U
  8503. // .. .. .. CPU_1XCLKACT = 0x1
  8504. // .. .. .. ==> 0XF8000120[27:27] = 0x00000001U
  8505. // .. .. .. ==> MASK : 0x08000000U VAL : 0x08000000U
  8506. // .. .. .. CPU_PERI_CLKACT = 0x1
  8507. // .. .. .. ==> 0XF8000120[28:28] = 0x00000001U
  8508. // .. .. .. ==> MASK : 0x10000000U VAL : 0x10000000U
  8509. // .. .. ..
  8510. EMIT_MASKWRITE(0XF8000120, 0x1F003F30U ,0x1F000200U),
  8511. // .. .. FINISH: ARM PLL INIT
  8512. // .. .. START: DDR PLL INIT
  8513. // .. .. PLL_RES = 0x2
  8514. // .. .. ==> 0XF8000114[7:4] = 0x00000002U
  8515. // .. .. ==> MASK : 0x000000F0U VAL : 0x00000020U
  8516. // .. .. PLL_CP = 0x2
  8517. // .. .. ==> 0XF8000114[11:8] = 0x00000002U
  8518. // .. .. ==> MASK : 0x00000F00U VAL : 0x00000200U
  8519. // .. .. LOCK_CNT = 0x12c
  8520. // .. .. ==> 0XF8000114[21:12] = 0x0000012CU
  8521. // .. .. ==> MASK : 0x003FF000U VAL : 0x0012C000U
  8522. // .. ..
  8523. EMIT_MASKWRITE(0XF8000114, 0x003FFFF0U ,0x0012C220U),
  8524. // .. .. .. START: UPDATE FB_DIV
  8525. // .. .. .. PLL_FDIV = 0x20
  8526. // .. .. .. ==> 0XF8000104[18:12] = 0x00000020U
  8527. // .. .. .. ==> MASK : 0x0007F000U VAL : 0x00020000U
  8528. // .. .. ..
  8529. EMIT_MASKWRITE(0XF8000104, 0x0007F000U ,0x00020000U),
  8530. // .. .. .. FINISH: UPDATE FB_DIV
  8531. // .. .. .. START: BY PASS PLL
  8532. // .. .. .. PLL_BYPASS_FORCE = 1
  8533. // .. .. .. ==> 0XF8000104[4:4] = 0x00000001U
  8534. // .. .. .. ==> MASK : 0x00000010U VAL : 0x00000010U
  8535. // .. .. ..
  8536. EMIT_MASKWRITE(0XF8000104, 0x00000010U ,0x00000010U),
  8537. // .. .. .. FINISH: BY PASS PLL
  8538. // .. .. .. START: ASSERT RESET
  8539. // .. .. .. PLL_RESET = 1
  8540. // .. .. .. ==> 0XF8000104[0:0] = 0x00000001U
  8541. // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
  8542. // .. .. ..
  8543. EMIT_MASKWRITE(0XF8000104, 0x00000001U ,0x00000001U),
  8544. // .. .. .. FINISH: ASSERT RESET
  8545. // .. .. .. START: DEASSERT RESET
  8546. // .. .. .. PLL_RESET = 0
  8547. // .. .. .. ==> 0XF8000104[0:0] = 0x00000000U
  8548. // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
  8549. // .. .. ..
  8550. EMIT_MASKWRITE(0XF8000104, 0x00000001U ,0x00000000U),
  8551. // .. .. .. FINISH: DEASSERT RESET
  8552. // .. .. .. START: CHECK PLL STATUS
  8553. // .. .. .. DDR_PLL_LOCK = 1
  8554. // .. .. .. ==> 0XF800010C[1:1] = 0x00000001U
  8555. // .. .. .. ==> MASK : 0x00000002U VAL : 0x00000002U
  8556. // .. .. ..
  8557. EMIT_MASKPOLL(0XF800010C, 0x00000002U),
  8558. // .. .. .. FINISH: CHECK PLL STATUS
  8559. // .. .. .. START: REMOVE PLL BY PASS
  8560. // .. .. .. PLL_BYPASS_FORCE = 0
  8561. // .. .. .. ==> 0XF8000104[4:4] = 0x00000000U
  8562. // .. .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
  8563. // .. .. ..
  8564. EMIT_MASKWRITE(0XF8000104, 0x00000010U ,0x00000000U),
  8565. // .. .. .. FINISH: REMOVE PLL BY PASS
  8566. // .. .. .. DDR_3XCLKACT = 0x1
  8567. // .. .. .. ==> 0XF8000124[0:0] = 0x00000001U
  8568. // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
  8569. // .. .. .. DDR_2XCLKACT = 0x1
  8570. // .. .. .. ==> 0XF8000124[1:1] = 0x00000001U
  8571. // .. .. .. ==> MASK : 0x00000002U VAL : 0x00000002U
  8572. // .. .. .. DDR_3XCLK_DIVISOR = 0x2
  8573. // .. .. .. ==> 0XF8000124[25:20] = 0x00000002U
  8574. // .. .. .. ==> MASK : 0x03F00000U VAL : 0x00200000U
  8575. // .. .. .. DDR_2XCLK_DIVISOR = 0x3
  8576. // .. .. .. ==> 0XF8000124[31:26] = 0x00000003U
  8577. // .. .. .. ==> MASK : 0xFC000000U VAL : 0x0C000000U
  8578. // .. .. ..
  8579. EMIT_MASKWRITE(0XF8000124, 0xFFF00003U ,0x0C200003U),
  8580. // .. .. FINISH: DDR PLL INIT
  8581. // .. .. START: IO PLL INIT
  8582. // .. .. PLL_RES = 0xc
  8583. // .. .. ==> 0XF8000118[7:4] = 0x0000000CU
  8584. // .. .. ==> MASK : 0x000000F0U VAL : 0x000000C0U
  8585. // .. .. PLL_CP = 0x2
  8586. // .. .. ==> 0XF8000118[11:8] = 0x00000002U
  8587. // .. .. ==> MASK : 0x00000F00U VAL : 0x00000200U
  8588. // .. .. LOCK_CNT = 0x145
  8589. // .. .. ==> 0XF8000118[21:12] = 0x00000145U
  8590. // .. .. ==> MASK : 0x003FF000U VAL : 0x00145000U
  8591. // .. ..
  8592. EMIT_MASKWRITE(0XF8000118, 0x003FFFF0U ,0x001452C0U),
  8593. // .. .. .. START: UPDATE FB_DIV
  8594. // .. .. .. PLL_FDIV = 0x1e
  8595. // .. .. .. ==> 0XF8000108[18:12] = 0x0000001EU
  8596. // .. .. .. ==> MASK : 0x0007F000U VAL : 0x0001E000U
  8597. // .. .. ..
  8598. EMIT_MASKWRITE(0XF8000108, 0x0007F000U ,0x0001E000U),
  8599. // .. .. .. FINISH: UPDATE FB_DIV
  8600. // .. .. .. START: BY PASS PLL
  8601. // .. .. .. PLL_BYPASS_FORCE = 1
  8602. // .. .. .. ==> 0XF8000108[4:4] = 0x00000001U
  8603. // .. .. .. ==> MASK : 0x00000010U VAL : 0x00000010U
  8604. // .. .. ..
  8605. EMIT_MASKWRITE(0XF8000108, 0x00000010U ,0x00000010U),
  8606. // .. .. .. FINISH: BY PASS PLL
  8607. // .. .. .. START: ASSERT RESET
  8608. // .. .. .. PLL_RESET = 1
  8609. // .. .. .. ==> 0XF8000108[0:0] = 0x00000001U
  8610. // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
  8611. // .. .. ..
  8612. EMIT_MASKWRITE(0XF8000108, 0x00000001U ,0x00000001U),
  8613. // .. .. .. FINISH: ASSERT RESET
  8614. // .. .. .. START: DEASSERT RESET
  8615. // .. .. .. PLL_RESET = 0
  8616. // .. .. .. ==> 0XF8000108[0:0] = 0x00000000U
  8617. // .. .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
  8618. // .. .. ..
  8619. EMIT_MASKWRITE(0XF8000108, 0x00000001U ,0x00000000U),
  8620. // .. .. .. FINISH: DEASSERT RESET
  8621. // .. .. .. START: CHECK PLL STATUS
  8622. // .. .. .. IO_PLL_LOCK = 1
  8623. // .. .. .. ==> 0XF800010C[2:2] = 0x00000001U
  8624. // .. .. .. ==> MASK : 0x00000004U VAL : 0x00000004U
  8625. // .. .. ..
  8626. EMIT_MASKPOLL(0XF800010C, 0x00000004U),
  8627. // .. .. .. FINISH: CHECK PLL STATUS
  8628. // .. .. .. START: REMOVE PLL BY PASS
  8629. // .. .. .. PLL_BYPASS_FORCE = 0
  8630. // .. .. .. ==> 0XF8000108[4:4] = 0x00000000U
  8631. // .. .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
  8632. // .. .. ..
  8633. EMIT_MASKWRITE(0XF8000108, 0x00000010U ,0x00000000U),
  8634. // .. .. .. FINISH: REMOVE PLL BY PASS
  8635. // .. .. FINISH: IO PLL INIT
  8636. // .. FINISH: PLL SLCR REGISTERS
  8637. // .. START: LOCK IT BACK
  8638. // .. LOCK_KEY = 0X767B
  8639. // .. ==> 0XF8000004[15:0] = 0x0000767BU
  8640. // .. ==> MASK : 0x0000FFFFU VAL : 0x0000767BU
  8641. // ..
  8642. EMIT_MASKWRITE(0XF8000004, 0x0000FFFFU ,0x0000767BU),
  8643. // .. FINISH: LOCK IT BACK
  8644. // FINISH: top
  8645. //
  8646. EMIT_EXIT(),
  8647. //
  8648. };
  8649. unsigned long ps7_clock_init_data_1_0[] = {
  8650. // START: top
  8651. // .. START: SLCR SETTINGS
  8652. // .. UNLOCK_KEY = 0XDF0D
  8653. // .. ==> 0XF8000008[15:0] = 0x0000DF0DU
  8654. // .. ==> MASK : 0x0000FFFFU VAL : 0x0000DF0DU
  8655. // ..
  8656. EMIT_MASKWRITE(0XF8000008, 0x0000FFFFU ,0x0000DF0DU),
  8657. // .. FINISH: SLCR SETTINGS
  8658. // .. START: CLOCK CONTROL SLCR REGISTERS
  8659. // .. CLKACT = 0x1
  8660. // .. ==> 0XF8000128[0:0] = 0x00000001U
  8661. // .. ==> MASK : 0x00000001U VAL : 0x00000001U
  8662. // .. DIVISOR0 = 0x23
  8663. // .. ==> 0XF8000128[13:8] = 0x00000023U
  8664. // .. ==> MASK : 0x00003F00U VAL : 0x00002300U
  8665. // .. DIVISOR1 = 0x3
  8666. // .. ==> 0XF8000128[25:20] = 0x00000003U
  8667. // .. ==> MASK : 0x03F00000U VAL : 0x00300000U
  8668. // ..
  8669. EMIT_MASKWRITE(0XF8000128, 0x03F03F01U ,0x00302301U),
  8670. // .. CLKACT = 0x1
  8671. // .. ==> 0XF8000138[0:0] = 0x00000001U
  8672. // .. ==> MASK : 0x00000001U VAL : 0x00000001U
  8673. // .. SRCSEL = 0x0
  8674. // .. ==> 0XF8000138[4:4] = 0x00000000U
  8675. // .. ==> MASK : 0x00000010U VAL : 0x00000000U
  8676. // ..
  8677. EMIT_MASKWRITE(0XF8000138, 0x00000011U ,0x00000001U),
  8678. // .. CLKACT = 0x1
  8679. // .. ==> 0XF8000140[0:0] = 0x00000001U
  8680. // .. ==> MASK : 0x00000001U VAL : 0x00000001U
  8681. // .. SRCSEL = 0x0
  8682. // .. ==> 0XF8000140[6:4] = 0x00000000U
  8683. // .. ==> MASK : 0x00000070U VAL : 0x00000000U
  8684. // .. DIVISOR = 0x8
  8685. // .. ==> 0XF8000140[13:8] = 0x00000008U
  8686. // .. ==> MASK : 0x00003F00U VAL : 0x00000800U
  8687. // .. DIVISOR1 = 0x1
  8688. // .. ==> 0XF8000140[25:20] = 0x00000001U
  8689. // .. ==> MASK : 0x03F00000U VAL : 0x00100000U
  8690. // ..
  8691. EMIT_MASKWRITE(0XF8000140, 0x03F03F71U ,0x00100801U),
  8692. // .. CLKACT = 0x1
  8693. // .. ==> 0XF800014C[0:0] = 0x00000001U
  8694. // .. ==> MASK : 0x00000001U VAL : 0x00000001U
  8695. // .. SRCSEL = 0x0
  8696. // .. ==> 0XF800014C[5:4] = 0x00000000U
  8697. // .. ==> MASK : 0x00000030U VAL : 0x00000000U
  8698. // .. DIVISOR = 0x5
  8699. // .. ==> 0XF800014C[13:8] = 0x00000005U
  8700. // .. ==> MASK : 0x00003F00U VAL : 0x00000500U
  8701. // ..
  8702. EMIT_MASKWRITE(0XF800014C, 0x00003F31U ,0x00000501U),
  8703. // .. CLKACT0 = 0x1
  8704. // .. ==> 0XF8000150[0:0] = 0x00000001U
  8705. // .. ==> MASK : 0x00000001U VAL : 0x00000001U
  8706. // .. CLKACT1 = 0x0
  8707. // .. ==> 0XF8000150[1:1] = 0x00000000U
  8708. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  8709. // .. SRCSEL = 0x0
  8710. // .. ==> 0XF8000150[5:4] = 0x00000000U
  8711. // .. ==> MASK : 0x00000030U VAL : 0x00000000U
  8712. // .. DIVISOR = 0x14
  8713. // .. ==> 0XF8000150[13:8] = 0x00000014U
  8714. // .. ==> MASK : 0x00003F00U VAL : 0x00001400U
  8715. // ..
  8716. EMIT_MASKWRITE(0XF8000150, 0x00003F33U ,0x00001401U),
  8717. // .. CLKACT0 = 0x0
  8718. // .. ==> 0XF8000154[0:0] = 0x00000000U
  8719. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  8720. // .. CLKACT1 = 0x1
  8721. // .. ==> 0XF8000154[1:1] = 0x00000001U
  8722. // .. ==> MASK : 0x00000002U VAL : 0x00000002U
  8723. // .. SRCSEL = 0x0
  8724. // .. ==> 0XF8000154[5:4] = 0x00000000U
  8725. // .. ==> MASK : 0x00000030U VAL : 0x00000000U
  8726. // .. DIVISOR = 0x14
  8727. // .. ==> 0XF8000154[13:8] = 0x00000014U
  8728. // .. ==> MASK : 0x00003F00U VAL : 0x00001400U
  8729. // ..
  8730. EMIT_MASKWRITE(0XF8000154, 0x00003F33U ,0x00001402U),
  8731. // .. CLKACT = 0x1
  8732. // .. ==> 0XF8000168[0:0] = 0x00000001U
  8733. // .. ==> MASK : 0x00000001U VAL : 0x00000001U
  8734. // .. SRCSEL = 0x0
  8735. // .. ==> 0XF8000168[5:4] = 0x00000000U
  8736. // .. ==> MASK : 0x00000030U VAL : 0x00000000U
  8737. // .. DIVISOR = 0x5
  8738. // .. ==> 0XF8000168[13:8] = 0x00000005U
  8739. // .. ==> MASK : 0x00003F00U VAL : 0x00000500U
  8740. // ..
  8741. EMIT_MASKWRITE(0XF8000168, 0x00003F31U ,0x00000501U),
  8742. // .. SRCSEL = 0x0
  8743. // .. ==> 0XF8000170[5:4] = 0x00000000U
  8744. // .. ==> MASK : 0x00000030U VAL : 0x00000000U
  8745. // .. DIVISOR0 = 0xa
  8746. // .. ==> 0XF8000170[13:8] = 0x0000000AU
  8747. // .. ==> MASK : 0x00003F00U VAL : 0x00000A00U
  8748. // .. DIVISOR1 = 0x1
  8749. // .. ==> 0XF8000170[25:20] = 0x00000001U
  8750. // .. ==> MASK : 0x03F00000U VAL : 0x00100000U
  8751. // ..
  8752. EMIT_MASKWRITE(0XF8000170, 0x03F03F30U ,0x00100A00U),
  8753. // .. SRCSEL = 0x0
  8754. // .. ==> 0XF8000180[5:4] = 0x00000000U
  8755. // .. ==> MASK : 0x00000030U VAL : 0x00000000U
  8756. // .. DIVISOR0 = 0xa
  8757. // .. ==> 0XF8000180[13:8] = 0x0000000AU
  8758. // .. ==> MASK : 0x00003F00U VAL : 0x00000A00U
  8759. // .. DIVISOR1 = 0x1
  8760. // .. ==> 0XF8000180[25:20] = 0x00000001U
  8761. // .. ==> MASK : 0x03F00000U VAL : 0x00100000U
  8762. // ..
  8763. EMIT_MASKWRITE(0XF8000180, 0x03F03F30U ,0x00100A00U),
  8764. // .. SRCSEL = 0x0
  8765. // .. ==> 0XF8000190[5:4] = 0x00000000U
  8766. // .. ==> MASK : 0x00000030U VAL : 0x00000000U
  8767. // .. DIVISOR0 = 0x1e
  8768. // .. ==> 0XF8000190[13:8] = 0x0000001EU
  8769. // .. ==> MASK : 0x00003F00U VAL : 0x00001E00U
  8770. // .. DIVISOR1 = 0x1
  8771. // .. ==> 0XF8000190[25:20] = 0x00000001U
  8772. // .. ==> MASK : 0x03F00000U VAL : 0x00100000U
  8773. // ..
  8774. EMIT_MASKWRITE(0XF8000190, 0x03F03F30U ,0x00101E00U),
  8775. // .. SRCSEL = 0x0
  8776. // .. ==> 0XF80001A0[5:4] = 0x00000000U
  8777. // .. ==> MASK : 0x00000030U VAL : 0x00000000U
  8778. // .. DIVISOR0 = 0x14
  8779. // .. ==> 0XF80001A0[13:8] = 0x00000014U
  8780. // .. ==> MASK : 0x00003F00U VAL : 0x00001400U
  8781. // .. DIVISOR1 = 0x1
  8782. // .. ==> 0XF80001A0[25:20] = 0x00000001U
  8783. // .. ==> MASK : 0x03F00000U VAL : 0x00100000U
  8784. // ..
  8785. EMIT_MASKWRITE(0XF80001A0, 0x03F03F30U ,0x00101400U),
  8786. // .. CLK_621_TRUE = 0x1
  8787. // .. ==> 0XF80001C4[0:0] = 0x00000001U
  8788. // .. ==> MASK : 0x00000001U VAL : 0x00000001U
  8789. // ..
  8790. EMIT_MASKWRITE(0XF80001C4, 0x00000001U ,0x00000001U),
  8791. // .. DMA_CPU_2XCLKACT = 0x1
  8792. // .. ==> 0XF800012C[0:0] = 0x00000001U
  8793. // .. ==> MASK : 0x00000001U VAL : 0x00000001U
  8794. // .. USB0_CPU_1XCLKACT = 0x1
  8795. // .. ==> 0XF800012C[2:2] = 0x00000001U
  8796. // .. ==> MASK : 0x00000004U VAL : 0x00000004U
  8797. // .. USB1_CPU_1XCLKACT = 0x1
  8798. // .. ==> 0XF800012C[3:3] = 0x00000001U
  8799. // .. ==> MASK : 0x00000008U VAL : 0x00000008U
  8800. // .. GEM0_CPU_1XCLKACT = 0x1
  8801. // .. ==> 0XF800012C[6:6] = 0x00000001U
  8802. // .. ==> MASK : 0x00000040U VAL : 0x00000040U
  8803. // .. GEM1_CPU_1XCLKACT = 0x0
  8804. // .. ==> 0XF800012C[7:7] = 0x00000000U
  8805. // .. ==> MASK : 0x00000080U VAL : 0x00000000U
  8806. // .. SDI0_CPU_1XCLKACT = 0x1
  8807. // .. ==> 0XF800012C[10:10] = 0x00000001U
  8808. // .. ==> MASK : 0x00000400U VAL : 0x00000400U
  8809. // .. SDI1_CPU_1XCLKACT = 0x0
  8810. // .. ==> 0XF800012C[11:11] = 0x00000000U
  8811. // .. ==> MASK : 0x00000800U VAL : 0x00000000U
  8812. // .. SPI0_CPU_1XCLKACT = 0x0
  8813. // .. ==> 0XF800012C[14:14] = 0x00000000U
  8814. // .. ==> MASK : 0x00004000U VAL : 0x00000000U
  8815. // .. SPI1_CPU_1XCLKACT = 0x0
  8816. // .. ==> 0XF800012C[15:15] = 0x00000000U
  8817. // .. ==> MASK : 0x00008000U VAL : 0x00000000U
  8818. // .. CAN0_CPU_1XCLKACT = 0x0
  8819. // .. ==> 0XF800012C[16:16] = 0x00000000U
  8820. // .. ==> MASK : 0x00010000U VAL : 0x00000000U
  8821. // .. CAN1_CPU_1XCLKACT = 0x0
  8822. // .. ==> 0XF800012C[17:17] = 0x00000000U
  8823. // .. ==> MASK : 0x00020000U VAL : 0x00000000U
  8824. // .. I2C0_CPU_1XCLKACT = 0x1
  8825. // .. ==> 0XF800012C[18:18] = 0x00000001U
  8826. // .. ==> MASK : 0x00040000U VAL : 0x00040000U
  8827. // .. I2C1_CPU_1XCLKACT = 0x1
  8828. // .. ==> 0XF800012C[19:19] = 0x00000001U
  8829. // .. ==> MASK : 0x00080000U VAL : 0x00080000U
  8830. // .. UART0_CPU_1XCLKACT = 0x0
  8831. // .. ==> 0XF800012C[20:20] = 0x00000000U
  8832. // .. ==> MASK : 0x00100000U VAL : 0x00000000U
  8833. // .. UART1_CPU_1XCLKACT = 0x1
  8834. // .. ==> 0XF800012C[21:21] = 0x00000001U
  8835. // .. ==> MASK : 0x00200000U VAL : 0x00200000U
  8836. // .. GPIO_CPU_1XCLKACT = 0x1
  8837. // .. ==> 0XF800012C[22:22] = 0x00000001U
  8838. // .. ==> MASK : 0x00400000U VAL : 0x00400000U
  8839. // .. LQSPI_CPU_1XCLKACT = 0x1
  8840. // .. ==> 0XF800012C[23:23] = 0x00000001U
  8841. // .. ==> MASK : 0x00800000U VAL : 0x00800000U
  8842. // .. SMC_CPU_1XCLKACT = 0x1
  8843. // .. ==> 0XF800012C[24:24] = 0x00000001U
  8844. // .. ==> MASK : 0x01000000U VAL : 0x01000000U
  8845. // ..
  8846. EMIT_MASKWRITE(0XF800012C, 0x01FFCCCDU ,0x01EC044DU),
  8847. // .. FINISH: CLOCK CONTROL SLCR REGISTERS
  8848. // .. START: THIS SHOULD BE BLANK
  8849. // .. FINISH: THIS SHOULD BE BLANK
  8850. // .. START: LOCK IT BACK
  8851. // .. LOCK_KEY = 0X767B
  8852. // .. ==> 0XF8000004[15:0] = 0x0000767BU
  8853. // .. ==> MASK : 0x0000FFFFU VAL : 0x0000767BU
  8854. // ..
  8855. EMIT_MASKWRITE(0XF8000004, 0x0000FFFFU ,0x0000767BU),
  8856. // .. FINISH: LOCK IT BACK
  8857. // FINISH: top
  8858. //
  8859. EMIT_EXIT(),
  8860. //
  8861. };
  8862. unsigned long ps7_ddr_init_data_1_0[] = {
  8863. // START: top
  8864. // .. START: DDR INITIALIZATION
  8865. // .. .. START: LOCK DDR
  8866. // .. .. reg_ddrc_soft_rstb = 0
  8867. // .. .. ==> 0XF8006000[0:0] = 0x00000000U
  8868. // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
  8869. // .. .. reg_ddrc_powerdown_en = 0x0
  8870. // .. .. ==> 0XF8006000[1:1] = 0x00000000U
  8871. // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
  8872. // .. .. reg_ddrc_data_bus_width = 0x0
  8873. // .. .. ==> 0XF8006000[3:2] = 0x00000000U
  8874. // .. .. ==> MASK : 0x0000000CU VAL : 0x00000000U
  8875. // .. .. reg_ddrc_burst8_refresh = 0x0
  8876. // .. .. ==> 0XF8006000[6:4] = 0x00000000U
  8877. // .. .. ==> MASK : 0x00000070U VAL : 0x00000000U
  8878. // .. .. reg_ddrc_rdwr_idle_gap = 0x1
  8879. // .. .. ==> 0XF8006000[13:7] = 0x00000001U
  8880. // .. .. ==> MASK : 0x00003F80U VAL : 0x00000080U
  8881. // .. .. reg_ddrc_dis_rd_bypass = 0x0
  8882. // .. .. ==> 0XF8006000[14:14] = 0x00000000U
  8883. // .. .. ==> MASK : 0x00004000U VAL : 0x00000000U
  8884. // .. .. reg_ddrc_dis_act_bypass = 0x0
  8885. // .. .. ==> 0XF8006000[15:15] = 0x00000000U
  8886. // .. .. ==> MASK : 0x00008000U VAL : 0x00000000U
  8887. // .. .. reg_ddrc_dis_auto_refresh = 0x0
  8888. // .. .. ==> 0XF8006000[16:16] = 0x00000000U
  8889. // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
  8890. // .. ..
  8891. EMIT_MASKWRITE(0XF8006000, 0x0001FFFFU ,0x00000080U),
  8892. // .. .. FINISH: LOCK DDR
  8893. // .. .. reg_ddrc_t_rfc_nom_x32 = 0x81
  8894. // .. .. ==> 0XF8006004[11:0] = 0x00000081U
  8895. // .. .. ==> MASK : 0x00000FFFU VAL : 0x00000081U
  8896. // .. .. reg_ddrc_active_ranks = 0x1
  8897. // .. .. ==> 0XF8006004[13:12] = 0x00000001U
  8898. // .. .. ==> MASK : 0x00003000U VAL : 0x00001000U
  8899. // .. .. reg_ddrc_addrmap_cs_bit0 = 0x0
  8900. // .. .. ==> 0XF8006004[18:14] = 0x00000000U
  8901. // .. .. ==> MASK : 0x0007C000U VAL : 0x00000000U
  8902. // .. .. reg_ddrc_wr_odt_block = 0x1
  8903. // .. .. ==> 0XF8006004[20:19] = 0x00000001U
  8904. // .. .. ==> MASK : 0x00180000U VAL : 0x00080000U
  8905. // .. .. reg_ddrc_diff_rank_rd_2cycle_gap = 0x0
  8906. // .. .. ==> 0XF8006004[21:21] = 0x00000000U
  8907. // .. .. ==> MASK : 0x00200000U VAL : 0x00000000U
  8908. // .. .. reg_ddrc_addrmap_cs_bit1 = 0x0
  8909. // .. .. ==> 0XF8006004[26:22] = 0x00000000U
  8910. // .. .. ==> MASK : 0x07C00000U VAL : 0x00000000U
  8911. // .. .. reg_ddrc_addrmap_open_bank = 0x0
  8912. // .. .. ==> 0XF8006004[27:27] = 0x00000000U
  8913. // .. .. ==> MASK : 0x08000000U VAL : 0x00000000U
  8914. // .. .. reg_ddrc_addrmap_4bank_ram = 0x0
  8915. // .. .. ==> 0XF8006004[28:28] = 0x00000000U
  8916. // .. .. ==> MASK : 0x10000000U VAL : 0x00000000U
  8917. // .. ..
  8918. EMIT_MASKWRITE(0XF8006004, 0x1FFFFFFFU ,0x00081081U),
  8919. // .. .. reg_ddrc_hpr_min_non_critical_x32 = 0xf
  8920. // .. .. ==> 0XF8006008[10:0] = 0x0000000FU
  8921. // .. .. ==> MASK : 0x000007FFU VAL : 0x0000000FU
  8922. // .. .. reg_ddrc_hpr_max_starve_x32 = 0xf
  8923. // .. .. ==> 0XF8006008[21:11] = 0x0000000FU
  8924. // .. .. ==> MASK : 0x003FF800U VAL : 0x00007800U
  8925. // .. .. reg_ddrc_hpr_xact_run_length = 0xf
  8926. // .. .. ==> 0XF8006008[25:22] = 0x0000000FU
  8927. // .. .. ==> MASK : 0x03C00000U VAL : 0x03C00000U
  8928. // .. ..
  8929. EMIT_MASKWRITE(0XF8006008, 0x03FFFFFFU ,0x03C0780FU),
  8930. // .. .. reg_ddrc_lpr_min_non_critical_x32 = 0x1
  8931. // .. .. ==> 0XF800600C[10:0] = 0x00000001U
  8932. // .. .. ==> MASK : 0x000007FFU VAL : 0x00000001U
  8933. // .. .. reg_ddrc_lpr_max_starve_x32 = 0x2
  8934. // .. .. ==> 0XF800600C[21:11] = 0x00000002U
  8935. // .. .. ==> MASK : 0x003FF800U VAL : 0x00001000U
  8936. // .. .. reg_ddrc_lpr_xact_run_length = 0x8
  8937. // .. .. ==> 0XF800600C[25:22] = 0x00000008U
  8938. // .. .. ==> MASK : 0x03C00000U VAL : 0x02000000U
  8939. // .. ..
  8940. EMIT_MASKWRITE(0XF800600C, 0x03FFFFFFU ,0x02001001U),
  8941. // .. .. reg_ddrc_w_min_non_critical_x32 = 0x1
  8942. // .. .. ==> 0XF8006010[10:0] = 0x00000001U
  8943. // .. .. ==> MASK : 0x000007FFU VAL : 0x00000001U
  8944. // .. .. reg_ddrc_w_xact_run_length = 0x8
  8945. // .. .. ==> 0XF8006010[14:11] = 0x00000008U
  8946. // .. .. ==> MASK : 0x00007800U VAL : 0x00004000U
  8947. // .. .. reg_ddrc_w_max_starve_x32 = 0x2
  8948. // .. .. ==> 0XF8006010[25:15] = 0x00000002U
  8949. // .. .. ==> MASK : 0x03FF8000U VAL : 0x00010000U
  8950. // .. ..
  8951. EMIT_MASKWRITE(0XF8006010, 0x03FFFFFFU ,0x00014001U),
  8952. // .. .. reg_ddrc_t_rc = 0x1a
  8953. // .. .. ==> 0XF8006014[5:0] = 0x0000001AU
  8954. // .. .. ==> MASK : 0x0000003FU VAL : 0x0000001AU
  8955. // .. .. reg_ddrc_t_rfc_min = 0xa0
  8956. // .. .. ==> 0XF8006014[13:6] = 0x000000A0U
  8957. // .. .. ==> MASK : 0x00003FC0U VAL : 0x00002800U
  8958. // .. .. reg_ddrc_post_selfref_gap_x32 = 0x10
  8959. // .. .. ==> 0XF8006014[20:14] = 0x00000010U
  8960. // .. .. ==> MASK : 0x001FC000U VAL : 0x00040000U
  8961. // .. ..
  8962. EMIT_MASKWRITE(0XF8006014, 0x001FFFFFU ,0x0004281AU),
  8963. // .. .. reg_ddrc_wr2pre = 0x12
  8964. // .. .. ==> 0XF8006018[4:0] = 0x00000012U
  8965. // .. .. ==> MASK : 0x0000001FU VAL : 0x00000012U
  8966. // .. .. reg_ddrc_powerdown_to_x32 = 0x6
  8967. // .. .. ==> 0XF8006018[9:5] = 0x00000006U
  8968. // .. .. ==> MASK : 0x000003E0U VAL : 0x000000C0U
  8969. // .. .. reg_ddrc_t_faw = 0x16
  8970. // .. .. ==> 0XF8006018[15:10] = 0x00000016U
  8971. // .. .. ==> MASK : 0x0000FC00U VAL : 0x00005800U
  8972. // .. .. reg_ddrc_t_ras_max = 0x24
  8973. // .. .. ==> 0XF8006018[21:16] = 0x00000024U
  8974. // .. .. ==> MASK : 0x003F0000U VAL : 0x00240000U
  8975. // .. .. reg_ddrc_t_ras_min = 0x13
  8976. // .. .. ==> 0XF8006018[26:22] = 0x00000013U
  8977. // .. .. ==> MASK : 0x07C00000U VAL : 0x04C00000U
  8978. // .. .. reg_ddrc_t_cke = 0x4
  8979. // .. .. ==> 0XF8006018[31:28] = 0x00000004U
  8980. // .. .. ==> MASK : 0xF0000000U VAL : 0x40000000U
  8981. // .. ..
  8982. EMIT_MASKWRITE(0XF8006018, 0xF7FFFFFFU ,0x44E458D2U),
  8983. // .. .. reg_ddrc_write_latency = 0x5
  8984. // .. .. ==> 0XF800601C[4:0] = 0x00000005U
  8985. // .. .. ==> MASK : 0x0000001FU VAL : 0x00000005U
  8986. // .. .. reg_ddrc_rd2wr = 0x7
  8987. // .. .. ==> 0XF800601C[9:5] = 0x00000007U
  8988. // .. .. ==> MASK : 0x000003E0U VAL : 0x000000E0U
  8989. // .. .. reg_ddrc_wr2rd = 0xe
  8990. // .. .. ==> 0XF800601C[14:10] = 0x0000000EU
  8991. // .. .. ==> MASK : 0x00007C00U VAL : 0x00003800U
  8992. // .. .. reg_ddrc_t_xp = 0x4
  8993. // .. .. ==> 0XF800601C[19:15] = 0x00000004U
  8994. // .. .. ==> MASK : 0x000F8000U VAL : 0x00020000U
  8995. // .. .. reg_ddrc_pad_pd = 0x0
  8996. // .. .. ==> 0XF800601C[22:20] = 0x00000000U
  8997. // .. .. ==> MASK : 0x00700000U VAL : 0x00000000U
  8998. // .. .. reg_ddrc_rd2pre = 0x4
  8999. // .. .. ==> 0XF800601C[27:23] = 0x00000004U
  9000. // .. .. ==> MASK : 0x0F800000U VAL : 0x02000000U
  9001. // .. .. reg_ddrc_t_rcd = 0x7
  9002. // .. .. ==> 0XF800601C[31:28] = 0x00000007U
  9003. // .. .. ==> MASK : 0xF0000000U VAL : 0x70000000U
  9004. // .. ..
  9005. EMIT_MASKWRITE(0XF800601C, 0xFFFFFFFFU ,0x720238E5U),
  9006. // .. .. reg_ddrc_t_ccd = 0x4
  9007. // .. .. ==> 0XF8006020[4:2] = 0x00000004U
  9008. // .. .. ==> MASK : 0x0000001CU VAL : 0x00000010U
  9009. // .. .. reg_ddrc_t_rrd = 0x6
  9010. // .. .. ==> 0XF8006020[7:5] = 0x00000006U
  9011. // .. .. ==> MASK : 0x000000E0U VAL : 0x000000C0U
  9012. // .. .. reg_ddrc_refresh_margin = 0x2
  9013. // .. .. ==> 0XF8006020[11:8] = 0x00000002U
  9014. // .. .. ==> MASK : 0x00000F00U VAL : 0x00000200U
  9015. // .. .. reg_ddrc_t_rp = 0x7
  9016. // .. .. ==> 0XF8006020[15:12] = 0x00000007U
  9017. // .. .. ==> MASK : 0x0000F000U VAL : 0x00007000U
  9018. // .. .. reg_ddrc_refresh_to_x32 = 0x8
  9019. // .. .. ==> 0XF8006020[20:16] = 0x00000008U
  9020. // .. .. ==> MASK : 0x001F0000U VAL : 0x00080000U
  9021. // .. .. reg_ddrc_sdram = 0x1
  9022. // .. .. ==> 0XF8006020[21:21] = 0x00000001U
  9023. // .. .. ==> MASK : 0x00200000U VAL : 0x00200000U
  9024. // .. .. reg_ddrc_mobile = 0x0
  9025. // .. .. ==> 0XF8006020[22:22] = 0x00000000U
  9026. // .. .. ==> MASK : 0x00400000U VAL : 0x00000000U
  9027. // .. .. reg_ddrc_clock_stop_en = 0x0
  9028. // .. .. ==> 0XF8006020[23:23] = 0x00000000U
  9029. // .. .. ==> MASK : 0x00800000U VAL : 0x00000000U
  9030. // .. .. reg_ddrc_read_latency = 0x7
  9031. // .. .. ==> 0XF8006020[28:24] = 0x00000007U
  9032. // .. .. ==> MASK : 0x1F000000U VAL : 0x07000000U
  9033. // .. .. reg_phy_mode_ddr1_ddr2 = 0x1
  9034. // .. .. ==> 0XF8006020[29:29] = 0x00000001U
  9035. // .. .. ==> MASK : 0x20000000U VAL : 0x20000000U
  9036. // .. .. reg_ddrc_dis_pad_pd = 0x0
  9037. // .. .. ==> 0XF8006020[30:30] = 0x00000000U
  9038. // .. .. ==> MASK : 0x40000000U VAL : 0x00000000U
  9039. // .. .. reg_ddrc_loopback = 0x0
  9040. // .. .. ==> 0XF8006020[31:31] = 0x00000000U
  9041. // .. .. ==> MASK : 0x80000000U VAL : 0x00000000U
  9042. // .. ..
  9043. EMIT_MASKWRITE(0XF8006020, 0xFFFFFFFCU ,0x272872D0U),
  9044. // .. .. reg_ddrc_en_2t_timing_mode = 0x0
  9045. // .. .. ==> 0XF8006024[0:0] = 0x00000000U
  9046. // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
  9047. // .. .. reg_ddrc_prefer_write = 0x0
  9048. // .. .. ==> 0XF8006024[1:1] = 0x00000000U
  9049. // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
  9050. // .. .. reg_ddrc_max_rank_rd = 0xf
  9051. // .. .. ==> 0XF8006024[5:2] = 0x0000000FU
  9052. // .. .. ==> MASK : 0x0000003CU VAL : 0x0000003CU
  9053. // .. .. reg_ddrc_mr_wr = 0x0
  9054. // .. .. ==> 0XF8006024[6:6] = 0x00000000U
  9055. // .. .. ==> MASK : 0x00000040U VAL : 0x00000000U
  9056. // .. .. reg_ddrc_mr_addr = 0x0
  9057. // .. .. ==> 0XF8006024[8:7] = 0x00000000U
  9058. // .. .. ==> MASK : 0x00000180U VAL : 0x00000000U
  9059. // .. .. reg_ddrc_mr_data = 0x0
  9060. // .. .. ==> 0XF8006024[24:9] = 0x00000000U
  9061. // .. .. ==> MASK : 0x01FFFE00U VAL : 0x00000000U
  9062. // .. .. ddrc_reg_mr_wr_busy = 0x0
  9063. // .. .. ==> 0XF8006024[25:25] = 0x00000000U
  9064. // .. .. ==> MASK : 0x02000000U VAL : 0x00000000U
  9065. // .. .. reg_ddrc_mr_type = 0x0
  9066. // .. .. ==> 0XF8006024[26:26] = 0x00000000U
  9067. // .. .. ==> MASK : 0x04000000U VAL : 0x00000000U
  9068. // .. .. reg_ddrc_mr_rdata_valid = 0x0
  9069. // .. .. ==> 0XF8006024[27:27] = 0x00000000U
  9070. // .. .. ==> MASK : 0x08000000U VAL : 0x00000000U
  9071. // .. ..
  9072. EMIT_MASKWRITE(0XF8006024, 0x0FFFFFFFU ,0x0000003CU),
  9073. // .. .. reg_ddrc_final_wait_x32 = 0x7
  9074. // .. .. ==> 0XF8006028[6:0] = 0x00000007U
  9075. // .. .. ==> MASK : 0x0000007FU VAL : 0x00000007U
  9076. // .. .. reg_ddrc_pre_ocd_x32 = 0x0
  9077. // .. .. ==> 0XF8006028[10:7] = 0x00000000U
  9078. // .. .. ==> MASK : 0x00000780U VAL : 0x00000000U
  9079. // .. .. reg_ddrc_t_mrd = 0x4
  9080. // .. .. ==> 0XF8006028[13:11] = 0x00000004U
  9081. // .. .. ==> MASK : 0x00003800U VAL : 0x00002000U
  9082. // .. ..
  9083. EMIT_MASKWRITE(0XF8006028, 0x00003FFFU ,0x00002007U),
  9084. // .. .. reg_ddrc_emr2 = 0x8
  9085. // .. .. ==> 0XF800602C[15:0] = 0x00000008U
  9086. // .. .. ==> MASK : 0x0000FFFFU VAL : 0x00000008U
  9087. // .. .. reg_ddrc_emr3 = 0x0
  9088. // .. .. ==> 0XF800602C[31:16] = 0x00000000U
  9089. // .. .. ==> MASK : 0xFFFF0000U VAL : 0x00000000U
  9090. // .. ..
  9091. EMIT_MASKWRITE(0XF800602C, 0xFFFFFFFFU ,0x00000008U),
  9092. // .. .. reg_ddrc_mr = 0x930
  9093. // .. .. ==> 0XF8006030[15:0] = 0x00000930U
  9094. // .. .. ==> MASK : 0x0000FFFFU VAL : 0x00000930U
  9095. // .. .. reg_ddrc_emr = 0x4
  9096. // .. .. ==> 0XF8006030[31:16] = 0x00000004U
  9097. // .. .. ==> MASK : 0xFFFF0000U VAL : 0x00040000U
  9098. // .. ..
  9099. EMIT_MASKWRITE(0XF8006030, 0xFFFFFFFFU ,0x00040930U),
  9100. // .. .. reg_ddrc_burst_rdwr = 0x4
  9101. // .. .. ==> 0XF8006034[3:0] = 0x00000004U
  9102. // .. .. ==> MASK : 0x0000000FU VAL : 0x00000004U
  9103. // .. .. reg_ddrc_pre_cke_x1024 = 0x105
  9104. // .. .. ==> 0XF8006034[13:4] = 0x00000105U
  9105. // .. .. ==> MASK : 0x00003FF0U VAL : 0x00001050U
  9106. // .. .. reg_ddrc_post_cke_x1024 = 0x1
  9107. // .. .. ==> 0XF8006034[25:16] = 0x00000001U
  9108. // .. .. ==> MASK : 0x03FF0000U VAL : 0x00010000U
  9109. // .. .. reg_ddrc_burstchop = 0x0
  9110. // .. .. ==> 0XF8006034[28:28] = 0x00000000U
  9111. // .. .. ==> MASK : 0x10000000U VAL : 0x00000000U
  9112. // .. ..
  9113. EMIT_MASKWRITE(0XF8006034, 0x13FF3FFFU ,0x00011054U),
  9114. // .. .. reg_ddrc_force_low_pri_n = 0x0
  9115. // .. .. ==> 0XF8006038[0:0] = 0x00000000U
  9116. // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
  9117. // .. .. reg_ddrc_dis_dq = 0x0
  9118. // .. .. ==> 0XF8006038[1:1] = 0x00000000U
  9119. // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
  9120. // .. .. reg_phy_debug_mode = 0x0
  9121. // .. .. ==> 0XF8006038[6:6] = 0x00000000U
  9122. // .. .. ==> MASK : 0x00000040U VAL : 0x00000000U
  9123. // .. .. reg_phy_wr_level_start = 0x0
  9124. // .. .. ==> 0XF8006038[7:7] = 0x00000000U
  9125. // .. .. ==> MASK : 0x00000080U VAL : 0x00000000U
  9126. // .. .. reg_phy_rd_level_start = 0x0
  9127. // .. .. ==> 0XF8006038[8:8] = 0x00000000U
  9128. // .. .. ==> MASK : 0x00000100U VAL : 0x00000000U
  9129. // .. .. reg_phy_dq0_wait_t = 0x0
  9130. // .. .. ==> 0XF8006038[12:9] = 0x00000000U
  9131. // .. .. ==> MASK : 0x00001E00U VAL : 0x00000000U
  9132. // .. ..
  9133. EMIT_MASKWRITE(0XF8006038, 0x00001FC3U ,0x00000000U),
  9134. // .. .. reg_ddrc_addrmap_bank_b0 = 0x7
  9135. // .. .. ==> 0XF800603C[3:0] = 0x00000007U
  9136. // .. .. ==> MASK : 0x0000000FU VAL : 0x00000007U
  9137. // .. .. reg_ddrc_addrmap_bank_b1 = 0x7
  9138. // .. .. ==> 0XF800603C[7:4] = 0x00000007U
  9139. // .. .. ==> MASK : 0x000000F0U VAL : 0x00000070U
  9140. // .. .. reg_ddrc_addrmap_bank_b2 = 0x7
  9141. // .. .. ==> 0XF800603C[11:8] = 0x00000007U
  9142. // .. .. ==> MASK : 0x00000F00U VAL : 0x00000700U
  9143. // .. .. reg_ddrc_addrmap_col_b5 = 0x0
  9144. // .. .. ==> 0XF800603C[15:12] = 0x00000000U
  9145. // .. .. ==> MASK : 0x0000F000U VAL : 0x00000000U
  9146. // .. .. reg_ddrc_addrmap_col_b6 = 0x0
  9147. // .. .. ==> 0XF800603C[19:16] = 0x00000000U
  9148. // .. .. ==> MASK : 0x000F0000U VAL : 0x00000000U
  9149. // .. ..
  9150. EMIT_MASKWRITE(0XF800603C, 0x000FFFFFU ,0x00000777U),
  9151. // .. .. reg_ddrc_addrmap_col_b2 = 0x0
  9152. // .. .. ==> 0XF8006040[3:0] = 0x00000000U
  9153. // .. .. ==> MASK : 0x0000000FU VAL : 0x00000000U
  9154. // .. .. reg_ddrc_addrmap_col_b3 = 0x0
  9155. // .. .. ==> 0XF8006040[7:4] = 0x00000000U
  9156. // .. .. ==> MASK : 0x000000F0U VAL : 0x00000000U
  9157. // .. .. reg_ddrc_addrmap_col_b4 = 0x0
  9158. // .. .. ==> 0XF8006040[11:8] = 0x00000000U
  9159. // .. .. ==> MASK : 0x00000F00U VAL : 0x00000000U
  9160. // .. .. reg_ddrc_addrmap_col_b7 = 0x0
  9161. // .. .. ==> 0XF8006040[15:12] = 0x00000000U
  9162. // .. .. ==> MASK : 0x0000F000U VAL : 0x00000000U
  9163. // .. .. reg_ddrc_addrmap_col_b8 = 0x0
  9164. // .. .. ==> 0XF8006040[19:16] = 0x00000000U
  9165. // .. .. ==> MASK : 0x000F0000U VAL : 0x00000000U
  9166. // .. .. reg_ddrc_addrmap_col_b9 = 0xf
  9167. // .. .. ==> 0XF8006040[23:20] = 0x0000000FU
  9168. // .. .. ==> MASK : 0x00F00000U VAL : 0x00F00000U
  9169. // .. .. reg_ddrc_addrmap_col_b10 = 0xf
  9170. // .. .. ==> 0XF8006040[27:24] = 0x0000000FU
  9171. // .. .. ==> MASK : 0x0F000000U VAL : 0x0F000000U
  9172. // .. .. reg_ddrc_addrmap_col_b11 = 0xf
  9173. // .. .. ==> 0XF8006040[31:28] = 0x0000000FU
  9174. // .. .. ==> MASK : 0xF0000000U VAL : 0xF0000000U
  9175. // .. ..
  9176. EMIT_MASKWRITE(0XF8006040, 0xFFFFFFFFU ,0xFFF00000U),
  9177. // .. .. reg_ddrc_addrmap_row_b0 = 0x6
  9178. // .. .. ==> 0XF8006044[3:0] = 0x00000006U
  9179. // .. .. ==> MASK : 0x0000000FU VAL : 0x00000006U
  9180. // .. .. reg_ddrc_addrmap_row_b1 = 0x6
  9181. // .. .. ==> 0XF8006044[7:4] = 0x00000006U
  9182. // .. .. ==> MASK : 0x000000F0U VAL : 0x00000060U
  9183. // .. .. reg_ddrc_addrmap_row_b2_11 = 0x6
  9184. // .. .. ==> 0XF8006044[11:8] = 0x00000006U
  9185. // .. .. ==> MASK : 0x00000F00U VAL : 0x00000600U
  9186. // .. .. reg_ddrc_addrmap_row_b12 = 0x6
  9187. // .. .. ==> 0XF8006044[15:12] = 0x00000006U
  9188. // .. .. ==> MASK : 0x0000F000U VAL : 0x00006000U
  9189. // .. .. reg_ddrc_addrmap_row_b13 = 0x6
  9190. // .. .. ==> 0XF8006044[19:16] = 0x00000006U
  9191. // .. .. ==> MASK : 0x000F0000U VAL : 0x00060000U
  9192. // .. .. reg_ddrc_addrmap_row_b14 = 0x6
  9193. // .. .. ==> 0XF8006044[23:20] = 0x00000006U
  9194. // .. .. ==> MASK : 0x00F00000U VAL : 0x00600000U
  9195. // .. .. reg_ddrc_addrmap_row_b15 = 0xf
  9196. // .. .. ==> 0XF8006044[27:24] = 0x0000000FU
  9197. // .. .. ==> MASK : 0x0F000000U VAL : 0x0F000000U
  9198. // .. ..
  9199. EMIT_MASKWRITE(0XF8006044, 0x0FFFFFFFU ,0x0F666666U),
  9200. // .. .. reg_ddrc_rank0_rd_odt = 0x0
  9201. // .. .. ==> 0XF8006048[2:0] = 0x00000000U
  9202. // .. .. ==> MASK : 0x00000007U VAL : 0x00000000U
  9203. // .. .. reg_ddrc_rank0_wr_odt = 0x1
  9204. // .. .. ==> 0XF8006048[5:3] = 0x00000001U
  9205. // .. .. ==> MASK : 0x00000038U VAL : 0x00000008U
  9206. // .. .. reg_ddrc_rank1_rd_odt = 0x1
  9207. // .. .. ==> 0XF8006048[8:6] = 0x00000001U
  9208. // .. .. ==> MASK : 0x000001C0U VAL : 0x00000040U
  9209. // .. .. reg_ddrc_rank1_wr_odt = 0x1
  9210. // .. .. ==> 0XF8006048[11:9] = 0x00000001U
  9211. // .. .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  9212. // .. .. reg_phy_rd_local_odt = 0x0
  9213. // .. .. ==> 0XF8006048[13:12] = 0x00000000U
  9214. // .. .. ==> MASK : 0x00003000U VAL : 0x00000000U
  9215. // .. .. reg_phy_wr_local_odt = 0x3
  9216. // .. .. ==> 0XF8006048[15:14] = 0x00000003U
  9217. // .. .. ==> MASK : 0x0000C000U VAL : 0x0000C000U
  9218. // .. .. reg_phy_idle_local_odt = 0x3
  9219. // .. .. ==> 0XF8006048[17:16] = 0x00000003U
  9220. // .. .. ==> MASK : 0x00030000U VAL : 0x00030000U
  9221. // .. .. reg_ddrc_rank2_rd_odt = 0x0
  9222. // .. .. ==> 0XF8006048[20:18] = 0x00000000U
  9223. // .. .. ==> MASK : 0x001C0000U VAL : 0x00000000U
  9224. // .. .. reg_ddrc_rank2_wr_odt = 0x0
  9225. // .. .. ==> 0XF8006048[23:21] = 0x00000000U
  9226. // .. .. ==> MASK : 0x00E00000U VAL : 0x00000000U
  9227. // .. .. reg_ddrc_rank3_rd_odt = 0x0
  9228. // .. .. ==> 0XF8006048[26:24] = 0x00000000U
  9229. // .. .. ==> MASK : 0x07000000U VAL : 0x00000000U
  9230. // .. .. reg_ddrc_rank3_wr_odt = 0x0
  9231. // .. .. ==> 0XF8006048[29:27] = 0x00000000U
  9232. // .. .. ==> MASK : 0x38000000U VAL : 0x00000000U
  9233. // .. ..
  9234. EMIT_MASKWRITE(0XF8006048, 0x3FFFFFFFU ,0x0003C248U),
  9235. // .. .. reg_phy_rd_cmd_to_data = 0x0
  9236. // .. .. ==> 0XF8006050[3:0] = 0x00000000U
  9237. // .. .. ==> MASK : 0x0000000FU VAL : 0x00000000U
  9238. // .. .. reg_phy_wr_cmd_to_data = 0x0
  9239. // .. .. ==> 0XF8006050[7:4] = 0x00000000U
  9240. // .. .. ==> MASK : 0x000000F0U VAL : 0x00000000U
  9241. // .. .. reg_phy_rdc_we_to_re_delay = 0x8
  9242. // .. .. ==> 0XF8006050[11:8] = 0x00000008U
  9243. // .. .. ==> MASK : 0x00000F00U VAL : 0x00000800U
  9244. // .. .. reg_phy_rdc_fifo_rst_disable = 0x0
  9245. // .. .. ==> 0XF8006050[15:15] = 0x00000000U
  9246. // .. .. ==> MASK : 0x00008000U VAL : 0x00000000U
  9247. // .. .. reg_phy_use_fixed_re = 0x1
  9248. // .. .. ==> 0XF8006050[16:16] = 0x00000001U
  9249. // .. .. ==> MASK : 0x00010000U VAL : 0x00010000U
  9250. // .. .. reg_phy_rdc_fifo_rst_err_cnt_clr = 0x0
  9251. // .. .. ==> 0XF8006050[17:17] = 0x00000000U
  9252. // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
  9253. // .. .. reg_phy_dis_phy_ctrl_rstn = 0x0
  9254. // .. .. ==> 0XF8006050[18:18] = 0x00000000U
  9255. // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
  9256. // .. .. reg_phy_clk_stall_level = 0x0
  9257. // .. .. ==> 0XF8006050[19:19] = 0x00000000U
  9258. // .. .. ==> MASK : 0x00080000U VAL : 0x00000000U
  9259. // .. .. reg_phy_gatelvl_num_of_dq0 = 0x7
  9260. // .. .. ==> 0XF8006050[27:24] = 0x00000007U
  9261. // .. .. ==> MASK : 0x0F000000U VAL : 0x07000000U
  9262. // .. .. reg_phy_wrlvl_num_of_dq0 = 0x7
  9263. // .. .. ==> 0XF8006050[31:28] = 0x00000007U
  9264. // .. .. ==> MASK : 0xF0000000U VAL : 0x70000000U
  9265. // .. ..
  9266. EMIT_MASKWRITE(0XF8006050, 0xFF0F8FFFU ,0x77010800U),
  9267. // .. .. reg_ddrc_dll_calib_to_min_x1024 = 0x1
  9268. // .. .. ==> 0XF8006058[7:0] = 0x00000001U
  9269. // .. .. ==> MASK : 0x000000FFU VAL : 0x00000001U
  9270. // .. .. reg_ddrc_dll_calib_to_max_x1024 = 0x1
  9271. // .. .. ==> 0XF8006058[15:8] = 0x00000001U
  9272. // .. .. ==> MASK : 0x0000FF00U VAL : 0x00000100U
  9273. // .. .. reg_ddrc_dis_dll_calib = 0x0
  9274. // .. .. ==> 0XF8006058[16:16] = 0x00000000U
  9275. // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
  9276. // .. ..
  9277. EMIT_MASKWRITE(0XF8006058, 0x0001FFFFU ,0x00000101U),
  9278. // .. .. reg_ddrc_rd_odt_delay = 0x3
  9279. // .. .. ==> 0XF800605C[3:0] = 0x00000003U
  9280. // .. .. ==> MASK : 0x0000000FU VAL : 0x00000003U
  9281. // .. .. reg_ddrc_wr_odt_delay = 0x0
  9282. // .. .. ==> 0XF800605C[7:4] = 0x00000000U
  9283. // .. .. ==> MASK : 0x000000F0U VAL : 0x00000000U
  9284. // .. .. reg_ddrc_rd_odt_hold = 0x0
  9285. // .. .. ==> 0XF800605C[11:8] = 0x00000000U
  9286. // .. .. ==> MASK : 0x00000F00U VAL : 0x00000000U
  9287. // .. .. reg_ddrc_wr_odt_hold = 0x5
  9288. // .. .. ==> 0XF800605C[15:12] = 0x00000005U
  9289. // .. .. ==> MASK : 0x0000F000U VAL : 0x00005000U
  9290. // .. ..
  9291. EMIT_MASKWRITE(0XF800605C, 0x0000FFFFU ,0x00005003U),
  9292. // .. .. reg_ddrc_pageclose = 0x0
  9293. // .. .. ==> 0XF8006060[0:0] = 0x00000000U
  9294. // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
  9295. // .. .. reg_ddrc_lpr_num_entries = 0x1f
  9296. // .. .. ==> 0XF8006060[6:1] = 0x0000001FU
  9297. // .. .. ==> MASK : 0x0000007EU VAL : 0x0000003EU
  9298. // .. .. reg_ddrc_auto_pre_en = 0x0
  9299. // .. .. ==> 0XF8006060[7:7] = 0x00000000U
  9300. // .. .. ==> MASK : 0x00000080U VAL : 0x00000000U
  9301. // .. .. reg_ddrc_refresh_update_level = 0x0
  9302. // .. .. ==> 0XF8006060[8:8] = 0x00000000U
  9303. // .. .. ==> MASK : 0x00000100U VAL : 0x00000000U
  9304. // .. .. reg_ddrc_dis_wc = 0x0
  9305. // .. .. ==> 0XF8006060[9:9] = 0x00000000U
  9306. // .. .. ==> MASK : 0x00000200U VAL : 0x00000000U
  9307. // .. .. reg_ddrc_dis_collision_page_opt = 0x0
  9308. // .. .. ==> 0XF8006060[10:10] = 0x00000000U
  9309. // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
  9310. // .. .. reg_ddrc_selfref_en = 0x0
  9311. // .. .. ==> 0XF8006060[12:12] = 0x00000000U
  9312. // .. .. ==> MASK : 0x00001000U VAL : 0x00000000U
  9313. // .. ..
  9314. EMIT_MASKWRITE(0XF8006060, 0x000017FFU ,0x0000003EU),
  9315. // .. .. reg_ddrc_go2critical_hysteresis = 0x0
  9316. // .. .. ==> 0XF8006064[12:5] = 0x00000000U
  9317. // .. .. ==> MASK : 0x00001FE0U VAL : 0x00000000U
  9318. // .. .. reg_arb_go2critical_en = 0x1
  9319. // .. .. ==> 0XF8006064[17:17] = 0x00000001U
  9320. // .. .. ==> MASK : 0x00020000U VAL : 0x00020000U
  9321. // .. ..
  9322. EMIT_MASKWRITE(0XF8006064, 0x00021FE0U ,0x00020000U),
  9323. // .. .. reg_ddrc_wrlvl_ww = 0x41
  9324. // .. .. ==> 0XF8006068[7:0] = 0x00000041U
  9325. // .. .. ==> MASK : 0x000000FFU VAL : 0x00000041U
  9326. // .. .. reg_ddrc_rdlvl_rr = 0x41
  9327. // .. .. ==> 0XF8006068[15:8] = 0x00000041U
  9328. // .. .. ==> MASK : 0x0000FF00U VAL : 0x00004100U
  9329. // .. .. reg_ddrc_dfi_t_wlmrd = 0x28
  9330. // .. .. ==> 0XF8006068[25:16] = 0x00000028U
  9331. // .. .. ==> MASK : 0x03FF0000U VAL : 0x00280000U
  9332. // .. ..
  9333. EMIT_MASKWRITE(0XF8006068, 0x03FFFFFFU ,0x00284141U),
  9334. // .. .. dfi_t_ctrlupd_interval_min_x1024 = 0x10
  9335. // .. .. ==> 0XF800606C[7:0] = 0x00000010U
  9336. // .. .. ==> MASK : 0x000000FFU VAL : 0x00000010U
  9337. // .. .. dfi_t_ctrlupd_interval_max_x1024 = 0x16
  9338. // .. .. ==> 0XF800606C[15:8] = 0x00000016U
  9339. // .. .. ==> MASK : 0x0000FF00U VAL : 0x00001600U
  9340. // .. ..
  9341. EMIT_MASKWRITE(0XF800606C, 0x0000FFFFU ,0x00001610U),
  9342. // .. .. refresh_timer0_start_value_x32 = 0x0
  9343. // .. .. ==> 0XF80060A0[11:0] = 0x00000000U
  9344. // .. .. ==> MASK : 0x00000FFFU VAL : 0x00000000U
  9345. // .. .. refresh_timer1_start_value_x32 = 0x8
  9346. // .. .. ==> 0XF80060A0[23:12] = 0x00000008U
  9347. // .. .. ==> MASK : 0x00FFF000U VAL : 0x00008000U
  9348. // .. ..
  9349. EMIT_MASKWRITE(0XF80060A0, 0x00FFFFFFU ,0x00008000U),
  9350. // .. .. reg_ddrc_dis_auto_zq = 0x0
  9351. // .. .. ==> 0XF80060A4[0:0] = 0x00000000U
  9352. // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
  9353. // .. .. reg_ddrc_ddr3 = 0x1
  9354. // .. .. ==> 0XF80060A4[1:1] = 0x00000001U
  9355. // .. .. ==> MASK : 0x00000002U VAL : 0x00000002U
  9356. // .. .. reg_ddrc_t_mod = 0x200
  9357. // .. .. ==> 0XF80060A4[11:2] = 0x00000200U
  9358. // .. .. ==> MASK : 0x00000FFCU VAL : 0x00000800U
  9359. // .. .. reg_ddrc_t_zq_long_nop = 0x200
  9360. // .. .. ==> 0XF80060A4[21:12] = 0x00000200U
  9361. // .. .. ==> MASK : 0x003FF000U VAL : 0x00200000U
  9362. // .. .. reg_ddrc_t_zq_short_nop = 0x40
  9363. // .. .. ==> 0XF80060A4[31:22] = 0x00000040U
  9364. // .. .. ==> MASK : 0xFFC00000U VAL : 0x10000000U
  9365. // .. ..
  9366. EMIT_MASKWRITE(0XF80060A4, 0xFFFFFFFFU ,0x10200802U),
  9367. // .. .. t_zq_short_interval_x1024 = 0xcb73
  9368. // .. .. ==> 0XF80060A8[19:0] = 0x0000CB73U
  9369. // .. .. ==> MASK : 0x000FFFFFU VAL : 0x0000CB73U
  9370. // .. .. dram_rstn_x1024 = 0x69
  9371. // .. .. ==> 0XF80060A8[27:20] = 0x00000069U
  9372. // .. .. ==> MASK : 0x0FF00000U VAL : 0x06900000U
  9373. // .. ..
  9374. EMIT_MASKWRITE(0XF80060A8, 0x0FFFFFFFU ,0x0690CB73U),
  9375. // .. .. deeppowerdown_en = 0x0
  9376. // .. .. ==> 0XF80060AC[0:0] = 0x00000000U
  9377. // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
  9378. // .. .. deeppowerdown_to_x1024 = 0xff
  9379. // .. .. ==> 0XF80060AC[8:1] = 0x000000FFU
  9380. // .. .. ==> MASK : 0x000001FEU VAL : 0x000001FEU
  9381. // .. ..
  9382. EMIT_MASKWRITE(0XF80060AC, 0x000001FFU ,0x000001FEU),
  9383. // .. .. dfi_wrlvl_max_x1024 = 0xfff
  9384. // .. .. ==> 0XF80060B0[11:0] = 0x00000FFFU
  9385. // .. .. ==> MASK : 0x00000FFFU VAL : 0x00000FFFU
  9386. // .. .. dfi_rdlvl_max_x1024 = 0xfff
  9387. // .. .. ==> 0XF80060B0[23:12] = 0x00000FFFU
  9388. // .. .. ==> MASK : 0x00FFF000U VAL : 0x00FFF000U
  9389. // .. .. ddrc_reg_twrlvl_max_error = 0x0
  9390. // .. .. ==> 0XF80060B0[24:24] = 0x00000000U
  9391. // .. .. ==> MASK : 0x01000000U VAL : 0x00000000U
  9392. // .. .. ddrc_reg_trdlvl_max_error = 0x0
  9393. // .. .. ==> 0XF80060B0[25:25] = 0x00000000U
  9394. // .. .. ==> MASK : 0x02000000U VAL : 0x00000000U
  9395. // .. .. reg_ddrc_dfi_wr_level_en = 0x1
  9396. // .. .. ==> 0XF80060B0[26:26] = 0x00000001U
  9397. // .. .. ==> MASK : 0x04000000U VAL : 0x04000000U
  9398. // .. .. reg_ddrc_dfi_rd_dqs_gate_level = 0x1
  9399. // .. .. ==> 0XF80060B0[27:27] = 0x00000001U
  9400. // .. .. ==> MASK : 0x08000000U VAL : 0x08000000U
  9401. // .. .. reg_ddrc_dfi_rd_data_eye_train = 0x1
  9402. // .. .. ==> 0XF80060B0[28:28] = 0x00000001U
  9403. // .. .. ==> MASK : 0x10000000U VAL : 0x10000000U
  9404. // .. ..
  9405. EMIT_MASKWRITE(0XF80060B0, 0x1FFFFFFFU ,0x1CFFFFFFU),
  9406. // .. .. reg_ddrc_2t_delay = 0x0
  9407. // .. .. ==> 0XF80060B4[8:0] = 0x00000000U
  9408. // .. .. ==> MASK : 0x000001FFU VAL : 0x00000000U
  9409. // .. .. reg_ddrc_skip_ocd = 0x1
  9410. // .. .. ==> 0XF80060B4[9:9] = 0x00000001U
  9411. // .. .. ==> MASK : 0x00000200U VAL : 0x00000200U
  9412. // .. .. reg_ddrc_dis_pre_bypass = 0x0
  9413. // .. .. ==> 0XF80060B4[10:10] = 0x00000000U
  9414. // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
  9415. // .. ..
  9416. EMIT_MASKWRITE(0XF80060B4, 0x000007FFU ,0x00000200U),
  9417. // .. .. reg_ddrc_dfi_t_rddata_en = 0x6
  9418. // .. .. ==> 0XF80060B8[4:0] = 0x00000006U
  9419. // .. .. ==> MASK : 0x0000001FU VAL : 0x00000006U
  9420. // .. .. reg_ddrc_dfi_t_ctrlup_min = 0x3
  9421. // .. .. ==> 0XF80060B8[14:5] = 0x00000003U
  9422. // .. .. ==> MASK : 0x00007FE0U VAL : 0x00000060U
  9423. // .. .. reg_ddrc_dfi_t_ctrlup_max = 0x40
  9424. // .. .. ==> 0XF80060B8[24:15] = 0x00000040U
  9425. // .. .. ==> MASK : 0x01FF8000U VAL : 0x00200000U
  9426. // .. ..
  9427. EMIT_MASKWRITE(0XF80060B8, 0x01FFFFFFU ,0x00200066U),
  9428. // .. .. START: RESET ECC ERROR
  9429. // .. .. Clear_Uncorrectable_DRAM_ECC_error = 1
  9430. // .. .. ==> 0XF80060C4[0:0] = 0x00000001U
  9431. // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
  9432. // .. .. Clear_Correctable_DRAM_ECC_error = 1
  9433. // .. .. ==> 0XF80060C4[1:1] = 0x00000001U
  9434. // .. .. ==> MASK : 0x00000002U VAL : 0x00000002U
  9435. // .. ..
  9436. EMIT_MASKWRITE(0XF80060C4, 0x00000003U ,0x00000003U),
  9437. // .. .. FINISH: RESET ECC ERROR
  9438. // .. .. Clear_Uncorrectable_DRAM_ECC_error = 0x0
  9439. // .. .. ==> 0XF80060C4[0:0] = 0x00000000U
  9440. // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
  9441. // .. .. Clear_Correctable_DRAM_ECC_error = 0x0
  9442. // .. .. ==> 0XF80060C4[1:1] = 0x00000000U
  9443. // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
  9444. // .. ..
  9445. EMIT_MASKWRITE(0XF80060C4, 0x00000003U ,0x00000000U),
  9446. // .. .. CORR_ECC_LOG_VALID = 0x0
  9447. // .. .. ==> 0XF80060C8[0:0] = 0x00000000U
  9448. // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
  9449. // .. .. ECC_CORRECTED_BIT_NUM = 0x0
  9450. // .. .. ==> 0XF80060C8[7:1] = 0x00000000U
  9451. // .. .. ==> MASK : 0x000000FEU VAL : 0x00000000U
  9452. // .. ..
  9453. EMIT_MASKWRITE(0XF80060C8, 0x000000FFU ,0x00000000U),
  9454. // .. .. UNCORR_ECC_LOG_VALID = 0x0
  9455. // .. .. ==> 0XF80060DC[0:0] = 0x00000000U
  9456. // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
  9457. // .. ..
  9458. EMIT_MASKWRITE(0XF80060DC, 0x00000001U ,0x00000000U),
  9459. // .. .. STAT_NUM_CORR_ERR = 0x0
  9460. // .. .. ==> 0XF80060F0[15:8] = 0x00000000U
  9461. // .. .. ==> MASK : 0x0000FF00U VAL : 0x00000000U
  9462. // .. .. STAT_NUM_UNCORR_ERR = 0x0
  9463. // .. .. ==> 0XF80060F0[7:0] = 0x00000000U
  9464. // .. .. ==> MASK : 0x000000FFU VAL : 0x00000000U
  9465. // .. ..
  9466. EMIT_MASKWRITE(0XF80060F0, 0x0000FFFFU ,0x00000000U),
  9467. // .. .. reg_ddrc_ecc_mode = 0x0
  9468. // .. .. ==> 0XF80060F4[2:0] = 0x00000000U
  9469. // .. .. ==> MASK : 0x00000007U VAL : 0x00000000U
  9470. // .. .. reg_ddrc_dis_scrub = 0x1
  9471. // .. .. ==> 0XF80060F4[3:3] = 0x00000001U
  9472. // .. .. ==> MASK : 0x00000008U VAL : 0x00000008U
  9473. // .. ..
  9474. EMIT_MASKWRITE(0XF80060F4, 0x0000000FU ,0x00000008U),
  9475. // .. .. reg_phy_dif_on = 0x0
  9476. // .. .. ==> 0XF8006114[3:0] = 0x00000000U
  9477. // .. .. ==> MASK : 0x0000000FU VAL : 0x00000000U
  9478. // .. .. reg_phy_dif_off = 0x0
  9479. // .. .. ==> 0XF8006114[7:4] = 0x00000000U
  9480. // .. .. ==> MASK : 0x000000F0U VAL : 0x00000000U
  9481. // .. ..
  9482. EMIT_MASKWRITE(0XF8006114, 0x000000FFU ,0x00000000U),
  9483. // .. .. reg_phy_data_slice_in_use = 0x1
  9484. // .. .. ==> 0XF8006118[0:0] = 0x00000001U
  9485. // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
  9486. // .. .. reg_phy_rdlvl_inc_mode = 0x0
  9487. // .. .. ==> 0XF8006118[1:1] = 0x00000000U
  9488. // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
  9489. // .. .. reg_phy_gatelvl_inc_mode = 0x0
  9490. // .. .. ==> 0XF8006118[2:2] = 0x00000000U
  9491. // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
  9492. // .. .. reg_phy_wrlvl_inc_mode = 0x0
  9493. // .. .. ==> 0XF8006118[3:3] = 0x00000000U
  9494. // .. .. ==> MASK : 0x00000008U VAL : 0x00000000U
  9495. // .. .. reg_phy_board_lpbk_tx = 0x0
  9496. // .. .. ==> 0XF8006118[4:4] = 0x00000000U
  9497. // .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
  9498. // .. .. reg_phy_board_lpbk_rx = 0x0
  9499. // .. .. ==> 0XF8006118[5:5] = 0x00000000U
  9500. // .. .. ==> MASK : 0x00000020U VAL : 0x00000000U
  9501. // .. .. reg_phy_bist_shift_dq = 0x0
  9502. // .. .. ==> 0XF8006118[14:6] = 0x00000000U
  9503. // .. .. ==> MASK : 0x00007FC0U VAL : 0x00000000U
  9504. // .. .. reg_phy_bist_err_clr = 0x0
  9505. // .. .. ==> 0XF8006118[23:15] = 0x00000000U
  9506. // .. .. ==> MASK : 0x00FF8000U VAL : 0x00000000U
  9507. // .. .. reg_phy_dq_offset = 0x40
  9508. // .. .. ==> 0XF8006118[30:24] = 0x00000040U
  9509. // .. .. ==> MASK : 0x7F000000U VAL : 0x40000000U
  9510. // .. ..
  9511. EMIT_MASKWRITE(0XF8006118, 0x7FFFFFFFU ,0x40000001U),
  9512. // .. .. reg_phy_data_slice_in_use = 0x1
  9513. // .. .. ==> 0XF800611C[0:0] = 0x00000001U
  9514. // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
  9515. // .. .. reg_phy_rdlvl_inc_mode = 0x0
  9516. // .. .. ==> 0XF800611C[1:1] = 0x00000000U
  9517. // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
  9518. // .. .. reg_phy_gatelvl_inc_mode = 0x0
  9519. // .. .. ==> 0XF800611C[2:2] = 0x00000000U
  9520. // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
  9521. // .. .. reg_phy_wrlvl_inc_mode = 0x0
  9522. // .. .. ==> 0XF800611C[3:3] = 0x00000000U
  9523. // .. .. ==> MASK : 0x00000008U VAL : 0x00000000U
  9524. // .. .. reg_phy_board_lpbk_tx = 0x0
  9525. // .. .. ==> 0XF800611C[4:4] = 0x00000000U
  9526. // .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
  9527. // .. .. reg_phy_board_lpbk_rx = 0x0
  9528. // .. .. ==> 0XF800611C[5:5] = 0x00000000U
  9529. // .. .. ==> MASK : 0x00000020U VAL : 0x00000000U
  9530. // .. .. reg_phy_bist_shift_dq = 0x0
  9531. // .. .. ==> 0XF800611C[14:6] = 0x00000000U
  9532. // .. .. ==> MASK : 0x00007FC0U VAL : 0x00000000U
  9533. // .. .. reg_phy_bist_err_clr = 0x0
  9534. // .. .. ==> 0XF800611C[23:15] = 0x00000000U
  9535. // .. .. ==> MASK : 0x00FF8000U VAL : 0x00000000U
  9536. // .. .. reg_phy_dq_offset = 0x40
  9537. // .. .. ==> 0XF800611C[30:24] = 0x00000040U
  9538. // .. .. ==> MASK : 0x7F000000U VAL : 0x40000000U
  9539. // .. ..
  9540. EMIT_MASKWRITE(0XF800611C, 0x7FFFFFFFU ,0x40000001U),
  9541. // .. .. reg_phy_data_slice_in_use = 0x1
  9542. // .. .. ==> 0XF8006120[0:0] = 0x00000001U
  9543. // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
  9544. // .. .. reg_phy_rdlvl_inc_mode = 0x0
  9545. // .. .. ==> 0XF8006120[1:1] = 0x00000000U
  9546. // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
  9547. // .. .. reg_phy_gatelvl_inc_mode = 0x0
  9548. // .. .. ==> 0XF8006120[2:2] = 0x00000000U
  9549. // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
  9550. // .. .. reg_phy_wrlvl_inc_mode = 0x0
  9551. // .. .. ==> 0XF8006120[3:3] = 0x00000000U
  9552. // .. .. ==> MASK : 0x00000008U VAL : 0x00000000U
  9553. // .. .. reg_phy_board_lpbk_tx = 0x0
  9554. // .. .. ==> 0XF8006120[4:4] = 0x00000000U
  9555. // .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
  9556. // .. .. reg_phy_board_lpbk_rx = 0x0
  9557. // .. .. ==> 0XF8006120[5:5] = 0x00000000U
  9558. // .. .. ==> MASK : 0x00000020U VAL : 0x00000000U
  9559. // .. .. reg_phy_bist_shift_dq = 0x0
  9560. // .. .. ==> 0XF8006120[14:6] = 0x00000000U
  9561. // .. .. ==> MASK : 0x00007FC0U VAL : 0x00000000U
  9562. // .. .. reg_phy_bist_err_clr = 0x0
  9563. // .. .. ==> 0XF8006120[23:15] = 0x00000000U
  9564. // .. .. ==> MASK : 0x00FF8000U VAL : 0x00000000U
  9565. // .. .. reg_phy_dq_offset = 0x40
  9566. // .. .. ==> 0XF8006120[30:24] = 0x00000040U
  9567. // .. .. ==> MASK : 0x7F000000U VAL : 0x40000000U
  9568. // .. ..
  9569. EMIT_MASKWRITE(0XF8006120, 0x7FFFFFFFU ,0x40000001U),
  9570. // .. .. reg_phy_data_slice_in_use = 0x1
  9571. // .. .. ==> 0XF8006124[0:0] = 0x00000001U
  9572. // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
  9573. // .. .. reg_phy_rdlvl_inc_mode = 0x0
  9574. // .. .. ==> 0XF8006124[1:1] = 0x00000000U
  9575. // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
  9576. // .. .. reg_phy_gatelvl_inc_mode = 0x0
  9577. // .. .. ==> 0XF8006124[2:2] = 0x00000000U
  9578. // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
  9579. // .. .. reg_phy_wrlvl_inc_mode = 0x0
  9580. // .. .. ==> 0XF8006124[3:3] = 0x00000000U
  9581. // .. .. ==> MASK : 0x00000008U VAL : 0x00000000U
  9582. // .. .. reg_phy_board_lpbk_tx = 0x0
  9583. // .. .. ==> 0XF8006124[4:4] = 0x00000000U
  9584. // .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
  9585. // .. .. reg_phy_board_lpbk_rx = 0x0
  9586. // .. .. ==> 0XF8006124[5:5] = 0x00000000U
  9587. // .. .. ==> MASK : 0x00000020U VAL : 0x00000000U
  9588. // .. .. reg_phy_bist_shift_dq = 0x0
  9589. // .. .. ==> 0XF8006124[14:6] = 0x00000000U
  9590. // .. .. ==> MASK : 0x00007FC0U VAL : 0x00000000U
  9591. // .. .. reg_phy_bist_err_clr = 0x0
  9592. // .. .. ==> 0XF8006124[23:15] = 0x00000000U
  9593. // .. .. ==> MASK : 0x00FF8000U VAL : 0x00000000U
  9594. // .. .. reg_phy_dq_offset = 0x40
  9595. // .. .. ==> 0XF8006124[30:24] = 0x00000040U
  9596. // .. .. ==> MASK : 0x7F000000U VAL : 0x40000000U
  9597. // .. ..
  9598. EMIT_MASKWRITE(0XF8006124, 0x7FFFFFFFU ,0x40000001U),
  9599. // .. .. reg_phy_wrlvl_init_ratio = 0x0
  9600. // .. .. ==> 0XF800612C[9:0] = 0x00000000U
  9601. // .. .. ==> MASK : 0x000003FFU VAL : 0x00000000U
  9602. // .. .. reg_phy_gatelvl_init_ratio = 0xb0
  9603. // .. .. ==> 0XF800612C[19:10] = 0x000000B0U
  9604. // .. .. ==> MASK : 0x000FFC00U VAL : 0x0002C000U
  9605. // .. ..
  9606. EMIT_MASKWRITE(0XF800612C, 0x000FFFFFU ,0x0002C000U),
  9607. // .. .. reg_phy_wrlvl_init_ratio = 0x0
  9608. // .. .. ==> 0XF8006130[9:0] = 0x00000000U
  9609. // .. .. ==> MASK : 0x000003FFU VAL : 0x00000000U
  9610. // .. .. reg_phy_gatelvl_init_ratio = 0xb1
  9611. // .. .. ==> 0XF8006130[19:10] = 0x000000B1U
  9612. // .. .. ==> MASK : 0x000FFC00U VAL : 0x0002C400U
  9613. // .. ..
  9614. EMIT_MASKWRITE(0XF8006130, 0x000FFFFFU ,0x0002C400U),
  9615. // .. .. reg_phy_wrlvl_init_ratio = 0x3
  9616. // .. .. ==> 0XF8006134[9:0] = 0x00000003U
  9617. // .. .. ==> MASK : 0x000003FFU VAL : 0x00000003U
  9618. // .. .. reg_phy_gatelvl_init_ratio = 0xbc
  9619. // .. .. ==> 0XF8006134[19:10] = 0x000000BCU
  9620. // .. .. ==> MASK : 0x000FFC00U VAL : 0x0002F000U
  9621. // .. ..
  9622. EMIT_MASKWRITE(0XF8006134, 0x000FFFFFU ,0x0002F003U),
  9623. // .. .. reg_phy_wrlvl_init_ratio = 0x3
  9624. // .. .. ==> 0XF8006138[9:0] = 0x00000003U
  9625. // .. .. ==> MASK : 0x000003FFU VAL : 0x00000003U
  9626. // .. .. reg_phy_gatelvl_init_ratio = 0xbb
  9627. // .. .. ==> 0XF8006138[19:10] = 0x000000BBU
  9628. // .. .. ==> MASK : 0x000FFC00U VAL : 0x0002EC00U
  9629. // .. ..
  9630. EMIT_MASKWRITE(0XF8006138, 0x000FFFFFU ,0x0002EC03U),
  9631. // .. .. reg_phy_rd_dqs_slave_ratio = 0x35
  9632. // .. .. ==> 0XF8006140[9:0] = 0x00000035U
  9633. // .. .. ==> MASK : 0x000003FFU VAL : 0x00000035U
  9634. // .. .. reg_phy_rd_dqs_slave_force = 0x0
  9635. // .. .. ==> 0XF8006140[10:10] = 0x00000000U
  9636. // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
  9637. // .. .. reg_phy_rd_dqs_slave_delay = 0x0
  9638. // .. .. ==> 0XF8006140[19:11] = 0x00000000U
  9639. // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
  9640. // .. ..
  9641. EMIT_MASKWRITE(0XF8006140, 0x000FFFFFU ,0x00000035U),
  9642. // .. .. reg_phy_rd_dqs_slave_ratio = 0x35
  9643. // .. .. ==> 0XF8006144[9:0] = 0x00000035U
  9644. // .. .. ==> MASK : 0x000003FFU VAL : 0x00000035U
  9645. // .. .. reg_phy_rd_dqs_slave_force = 0x0
  9646. // .. .. ==> 0XF8006144[10:10] = 0x00000000U
  9647. // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
  9648. // .. .. reg_phy_rd_dqs_slave_delay = 0x0
  9649. // .. .. ==> 0XF8006144[19:11] = 0x00000000U
  9650. // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
  9651. // .. ..
  9652. EMIT_MASKWRITE(0XF8006144, 0x000FFFFFU ,0x00000035U),
  9653. // .. .. reg_phy_rd_dqs_slave_ratio = 0x35
  9654. // .. .. ==> 0XF8006148[9:0] = 0x00000035U
  9655. // .. .. ==> MASK : 0x000003FFU VAL : 0x00000035U
  9656. // .. .. reg_phy_rd_dqs_slave_force = 0x0
  9657. // .. .. ==> 0XF8006148[10:10] = 0x00000000U
  9658. // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
  9659. // .. .. reg_phy_rd_dqs_slave_delay = 0x0
  9660. // .. .. ==> 0XF8006148[19:11] = 0x00000000U
  9661. // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
  9662. // .. ..
  9663. EMIT_MASKWRITE(0XF8006148, 0x000FFFFFU ,0x00000035U),
  9664. // .. .. reg_phy_rd_dqs_slave_ratio = 0x35
  9665. // .. .. ==> 0XF800614C[9:0] = 0x00000035U
  9666. // .. .. ==> MASK : 0x000003FFU VAL : 0x00000035U
  9667. // .. .. reg_phy_rd_dqs_slave_force = 0x0
  9668. // .. .. ==> 0XF800614C[10:10] = 0x00000000U
  9669. // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
  9670. // .. .. reg_phy_rd_dqs_slave_delay = 0x0
  9671. // .. .. ==> 0XF800614C[19:11] = 0x00000000U
  9672. // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
  9673. // .. ..
  9674. EMIT_MASKWRITE(0XF800614C, 0x000FFFFFU ,0x00000035U),
  9675. // .. .. reg_phy_wr_dqs_slave_ratio = 0x77
  9676. // .. .. ==> 0XF8006154[9:0] = 0x00000077U
  9677. // .. .. ==> MASK : 0x000003FFU VAL : 0x00000077U
  9678. // .. .. reg_phy_wr_dqs_slave_force = 0x0
  9679. // .. .. ==> 0XF8006154[10:10] = 0x00000000U
  9680. // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
  9681. // .. .. reg_phy_wr_dqs_slave_delay = 0x0
  9682. // .. .. ==> 0XF8006154[19:11] = 0x00000000U
  9683. // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
  9684. // .. ..
  9685. EMIT_MASKWRITE(0XF8006154, 0x000FFFFFU ,0x00000077U),
  9686. // .. .. reg_phy_wr_dqs_slave_ratio = 0x77
  9687. // .. .. ==> 0XF8006158[9:0] = 0x00000077U
  9688. // .. .. ==> MASK : 0x000003FFU VAL : 0x00000077U
  9689. // .. .. reg_phy_wr_dqs_slave_force = 0x0
  9690. // .. .. ==> 0XF8006158[10:10] = 0x00000000U
  9691. // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
  9692. // .. .. reg_phy_wr_dqs_slave_delay = 0x0
  9693. // .. .. ==> 0XF8006158[19:11] = 0x00000000U
  9694. // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
  9695. // .. ..
  9696. EMIT_MASKWRITE(0XF8006158, 0x000FFFFFU ,0x00000077U),
  9697. // .. .. reg_phy_wr_dqs_slave_ratio = 0x83
  9698. // .. .. ==> 0XF800615C[9:0] = 0x00000083U
  9699. // .. .. ==> MASK : 0x000003FFU VAL : 0x00000083U
  9700. // .. .. reg_phy_wr_dqs_slave_force = 0x0
  9701. // .. .. ==> 0XF800615C[10:10] = 0x00000000U
  9702. // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
  9703. // .. .. reg_phy_wr_dqs_slave_delay = 0x0
  9704. // .. .. ==> 0XF800615C[19:11] = 0x00000000U
  9705. // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
  9706. // .. ..
  9707. EMIT_MASKWRITE(0XF800615C, 0x000FFFFFU ,0x00000083U),
  9708. // .. .. reg_phy_wr_dqs_slave_ratio = 0x83
  9709. // .. .. ==> 0XF8006160[9:0] = 0x00000083U
  9710. // .. .. ==> MASK : 0x000003FFU VAL : 0x00000083U
  9711. // .. .. reg_phy_wr_dqs_slave_force = 0x0
  9712. // .. .. ==> 0XF8006160[10:10] = 0x00000000U
  9713. // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
  9714. // .. .. reg_phy_wr_dqs_slave_delay = 0x0
  9715. // .. .. ==> 0XF8006160[19:11] = 0x00000000U
  9716. // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
  9717. // .. ..
  9718. EMIT_MASKWRITE(0XF8006160, 0x000FFFFFU ,0x00000083U),
  9719. // .. .. reg_phy_fifo_we_slave_ratio = 0x105
  9720. // .. .. ==> 0XF8006168[10:0] = 0x00000105U
  9721. // .. .. ==> MASK : 0x000007FFU VAL : 0x00000105U
  9722. // .. .. reg_phy_fifo_we_in_force = 0x0
  9723. // .. .. ==> 0XF8006168[11:11] = 0x00000000U
  9724. // .. .. ==> MASK : 0x00000800U VAL : 0x00000000U
  9725. // .. .. reg_phy_fifo_we_in_delay = 0x0
  9726. // .. .. ==> 0XF8006168[20:12] = 0x00000000U
  9727. // .. .. ==> MASK : 0x001FF000U VAL : 0x00000000U
  9728. // .. ..
  9729. EMIT_MASKWRITE(0XF8006168, 0x001FFFFFU ,0x00000105U),
  9730. // .. .. reg_phy_fifo_we_slave_ratio = 0x106
  9731. // .. .. ==> 0XF800616C[10:0] = 0x00000106U
  9732. // .. .. ==> MASK : 0x000007FFU VAL : 0x00000106U
  9733. // .. .. reg_phy_fifo_we_in_force = 0x0
  9734. // .. .. ==> 0XF800616C[11:11] = 0x00000000U
  9735. // .. .. ==> MASK : 0x00000800U VAL : 0x00000000U
  9736. // .. .. reg_phy_fifo_we_in_delay = 0x0
  9737. // .. .. ==> 0XF800616C[20:12] = 0x00000000U
  9738. // .. .. ==> MASK : 0x001FF000U VAL : 0x00000000U
  9739. // .. ..
  9740. EMIT_MASKWRITE(0XF800616C, 0x001FFFFFU ,0x00000106U),
  9741. // .. .. reg_phy_fifo_we_slave_ratio = 0x111
  9742. // .. .. ==> 0XF8006170[10:0] = 0x00000111U
  9743. // .. .. ==> MASK : 0x000007FFU VAL : 0x00000111U
  9744. // .. .. reg_phy_fifo_we_in_force = 0x0
  9745. // .. .. ==> 0XF8006170[11:11] = 0x00000000U
  9746. // .. .. ==> MASK : 0x00000800U VAL : 0x00000000U
  9747. // .. .. reg_phy_fifo_we_in_delay = 0x0
  9748. // .. .. ==> 0XF8006170[20:12] = 0x00000000U
  9749. // .. .. ==> MASK : 0x001FF000U VAL : 0x00000000U
  9750. // .. ..
  9751. EMIT_MASKWRITE(0XF8006170, 0x001FFFFFU ,0x00000111U),
  9752. // .. .. reg_phy_fifo_we_slave_ratio = 0x110
  9753. // .. .. ==> 0XF8006174[10:0] = 0x00000110U
  9754. // .. .. ==> MASK : 0x000007FFU VAL : 0x00000110U
  9755. // .. .. reg_phy_fifo_we_in_force = 0x0
  9756. // .. .. ==> 0XF8006174[11:11] = 0x00000000U
  9757. // .. .. ==> MASK : 0x00000800U VAL : 0x00000000U
  9758. // .. .. reg_phy_fifo_we_in_delay = 0x0
  9759. // .. .. ==> 0XF8006174[20:12] = 0x00000000U
  9760. // .. .. ==> MASK : 0x001FF000U VAL : 0x00000000U
  9761. // .. ..
  9762. EMIT_MASKWRITE(0XF8006174, 0x001FFFFFU ,0x00000110U),
  9763. // .. .. reg_phy_wr_data_slave_ratio = 0xb7
  9764. // .. .. ==> 0XF800617C[9:0] = 0x000000B7U
  9765. // .. .. ==> MASK : 0x000003FFU VAL : 0x000000B7U
  9766. // .. .. reg_phy_wr_data_slave_force = 0x0
  9767. // .. .. ==> 0XF800617C[10:10] = 0x00000000U
  9768. // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
  9769. // .. .. reg_phy_wr_data_slave_delay = 0x0
  9770. // .. .. ==> 0XF800617C[19:11] = 0x00000000U
  9771. // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
  9772. // .. ..
  9773. EMIT_MASKWRITE(0XF800617C, 0x000FFFFFU ,0x000000B7U),
  9774. // .. .. reg_phy_wr_data_slave_ratio = 0xb7
  9775. // .. .. ==> 0XF8006180[9:0] = 0x000000B7U
  9776. // .. .. ==> MASK : 0x000003FFU VAL : 0x000000B7U
  9777. // .. .. reg_phy_wr_data_slave_force = 0x0
  9778. // .. .. ==> 0XF8006180[10:10] = 0x00000000U
  9779. // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
  9780. // .. .. reg_phy_wr_data_slave_delay = 0x0
  9781. // .. .. ==> 0XF8006180[19:11] = 0x00000000U
  9782. // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
  9783. // .. ..
  9784. EMIT_MASKWRITE(0XF8006180, 0x000FFFFFU ,0x000000B7U),
  9785. // .. .. reg_phy_wr_data_slave_ratio = 0xc3
  9786. // .. .. ==> 0XF8006184[9:0] = 0x000000C3U
  9787. // .. .. ==> MASK : 0x000003FFU VAL : 0x000000C3U
  9788. // .. .. reg_phy_wr_data_slave_force = 0x0
  9789. // .. .. ==> 0XF8006184[10:10] = 0x00000000U
  9790. // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
  9791. // .. .. reg_phy_wr_data_slave_delay = 0x0
  9792. // .. .. ==> 0XF8006184[19:11] = 0x00000000U
  9793. // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
  9794. // .. ..
  9795. EMIT_MASKWRITE(0XF8006184, 0x000FFFFFU ,0x000000C3U),
  9796. // .. .. reg_phy_wr_data_slave_ratio = 0xc3
  9797. // .. .. ==> 0XF8006188[9:0] = 0x000000C3U
  9798. // .. .. ==> MASK : 0x000003FFU VAL : 0x000000C3U
  9799. // .. .. reg_phy_wr_data_slave_force = 0x0
  9800. // .. .. ==> 0XF8006188[10:10] = 0x00000000U
  9801. // .. .. ==> MASK : 0x00000400U VAL : 0x00000000U
  9802. // .. .. reg_phy_wr_data_slave_delay = 0x0
  9803. // .. .. ==> 0XF8006188[19:11] = 0x00000000U
  9804. // .. .. ==> MASK : 0x000FF800U VAL : 0x00000000U
  9805. // .. ..
  9806. EMIT_MASKWRITE(0XF8006188, 0x000FFFFFU ,0x000000C3U),
  9807. // .. .. reg_phy_loopback = 0x0
  9808. // .. .. ==> 0XF8006190[0:0] = 0x00000000U
  9809. // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
  9810. // .. .. reg_phy_bl2 = 0x0
  9811. // .. .. ==> 0XF8006190[1:1] = 0x00000000U
  9812. // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
  9813. // .. .. reg_phy_at_spd_atpg = 0x0
  9814. // .. .. ==> 0XF8006190[2:2] = 0x00000000U
  9815. // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
  9816. // .. .. reg_phy_bist_enable = 0x0
  9817. // .. .. ==> 0XF8006190[3:3] = 0x00000000U
  9818. // .. .. ==> MASK : 0x00000008U VAL : 0x00000000U
  9819. // .. .. reg_phy_bist_force_err = 0x0
  9820. // .. .. ==> 0XF8006190[4:4] = 0x00000000U
  9821. // .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
  9822. // .. .. reg_phy_bist_mode = 0x0
  9823. // .. .. ==> 0XF8006190[6:5] = 0x00000000U
  9824. // .. .. ==> MASK : 0x00000060U VAL : 0x00000000U
  9825. // .. .. reg_phy_invert_clkout = 0x1
  9826. // .. .. ==> 0XF8006190[7:7] = 0x00000001U
  9827. // .. .. ==> MASK : 0x00000080U VAL : 0x00000080U
  9828. // .. .. reg_phy_all_dq_mpr_rd_resp = 0x0
  9829. // .. .. ==> 0XF8006190[8:8] = 0x00000000U
  9830. // .. .. ==> MASK : 0x00000100U VAL : 0x00000000U
  9831. // .. .. reg_phy_sel_logic = 0x0
  9832. // .. .. ==> 0XF8006190[9:9] = 0x00000000U
  9833. // .. .. ==> MASK : 0x00000200U VAL : 0x00000000U
  9834. // .. .. reg_phy_ctrl_slave_ratio = 0x100
  9835. // .. .. ==> 0XF8006190[19:10] = 0x00000100U
  9836. // .. .. ==> MASK : 0x000FFC00U VAL : 0x00040000U
  9837. // .. .. reg_phy_ctrl_slave_force = 0x0
  9838. // .. .. ==> 0XF8006190[20:20] = 0x00000000U
  9839. // .. .. ==> MASK : 0x00100000U VAL : 0x00000000U
  9840. // .. .. reg_phy_ctrl_slave_delay = 0x0
  9841. // .. .. ==> 0XF8006190[27:21] = 0x00000000U
  9842. // .. .. ==> MASK : 0x0FE00000U VAL : 0x00000000U
  9843. // .. .. reg_phy_use_rank0_delays = 0x1
  9844. // .. .. ==> 0XF8006190[28:28] = 0x00000001U
  9845. // .. .. ==> MASK : 0x10000000U VAL : 0x10000000U
  9846. // .. .. reg_phy_lpddr = 0x0
  9847. // .. .. ==> 0XF8006190[29:29] = 0x00000000U
  9848. // .. .. ==> MASK : 0x20000000U VAL : 0x00000000U
  9849. // .. .. reg_phy_cmd_latency = 0x0
  9850. // .. .. ==> 0XF8006190[30:30] = 0x00000000U
  9851. // .. .. ==> MASK : 0x40000000U VAL : 0x00000000U
  9852. // .. .. reg_phy_int_lpbk = 0x0
  9853. // .. .. ==> 0XF8006190[31:31] = 0x00000000U
  9854. // .. .. ==> MASK : 0x80000000U VAL : 0x00000000U
  9855. // .. ..
  9856. EMIT_MASKWRITE(0XF8006190, 0xFFFFFFFFU ,0x10040080U),
  9857. // .. .. reg_phy_wr_rl_delay = 0x2
  9858. // .. .. ==> 0XF8006194[4:0] = 0x00000002U
  9859. // .. .. ==> MASK : 0x0000001FU VAL : 0x00000002U
  9860. // .. .. reg_phy_rd_rl_delay = 0x4
  9861. // .. .. ==> 0XF8006194[9:5] = 0x00000004U
  9862. // .. .. ==> MASK : 0x000003E0U VAL : 0x00000080U
  9863. // .. .. reg_phy_dll_lock_diff = 0xf
  9864. // .. .. ==> 0XF8006194[13:10] = 0x0000000FU
  9865. // .. .. ==> MASK : 0x00003C00U VAL : 0x00003C00U
  9866. // .. .. reg_phy_use_wr_level = 0x1
  9867. // .. .. ==> 0XF8006194[14:14] = 0x00000001U
  9868. // .. .. ==> MASK : 0x00004000U VAL : 0x00004000U
  9869. // .. .. reg_phy_use_rd_dqs_gate_level = 0x1
  9870. // .. .. ==> 0XF8006194[15:15] = 0x00000001U
  9871. // .. .. ==> MASK : 0x00008000U VAL : 0x00008000U
  9872. // .. .. reg_phy_use_rd_data_eye_level = 0x1
  9873. // .. .. ==> 0XF8006194[16:16] = 0x00000001U
  9874. // .. .. ==> MASK : 0x00010000U VAL : 0x00010000U
  9875. // .. .. reg_phy_dis_calib_rst = 0x0
  9876. // .. .. ==> 0XF8006194[17:17] = 0x00000000U
  9877. // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
  9878. // .. .. reg_phy_ctrl_slave_delay = 0x0
  9879. // .. .. ==> 0XF8006194[19:18] = 0x00000000U
  9880. // .. .. ==> MASK : 0x000C0000U VAL : 0x00000000U
  9881. // .. ..
  9882. EMIT_MASKWRITE(0XF8006194, 0x000FFFFFU ,0x0001FC82U),
  9883. // .. .. reg_arb_page_addr_mask = 0x0
  9884. // .. .. ==> 0XF8006204[31:0] = 0x00000000U
  9885. // .. .. ==> MASK : 0xFFFFFFFFU VAL : 0x00000000U
  9886. // .. ..
  9887. EMIT_MASKWRITE(0XF8006204, 0xFFFFFFFFU ,0x00000000U),
  9888. // .. .. reg_arb_pri_wr_portn = 0x3ff
  9889. // .. .. ==> 0XF8006208[9:0] = 0x000003FFU
  9890. // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
  9891. // .. .. reg_arb_disable_aging_wr_portn = 0x0
  9892. // .. .. ==> 0XF8006208[16:16] = 0x00000000U
  9893. // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
  9894. // .. .. reg_arb_disable_urgent_wr_portn = 0x0
  9895. // .. .. ==> 0XF8006208[17:17] = 0x00000000U
  9896. // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
  9897. // .. .. reg_arb_dis_page_match_wr_portn = 0x0
  9898. // .. .. ==> 0XF8006208[18:18] = 0x00000000U
  9899. // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
  9900. // .. .. reg_arb_dis_rmw_portn = 0x1
  9901. // .. .. ==> 0XF8006208[19:19] = 0x00000001U
  9902. // .. .. ==> MASK : 0x00080000U VAL : 0x00080000U
  9903. // .. ..
  9904. EMIT_MASKWRITE(0XF8006208, 0x000F03FFU ,0x000803FFU),
  9905. // .. .. reg_arb_pri_wr_portn = 0x3ff
  9906. // .. .. ==> 0XF800620C[9:0] = 0x000003FFU
  9907. // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
  9908. // .. .. reg_arb_disable_aging_wr_portn = 0x0
  9909. // .. .. ==> 0XF800620C[16:16] = 0x00000000U
  9910. // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
  9911. // .. .. reg_arb_disable_urgent_wr_portn = 0x0
  9912. // .. .. ==> 0XF800620C[17:17] = 0x00000000U
  9913. // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
  9914. // .. .. reg_arb_dis_page_match_wr_portn = 0x0
  9915. // .. .. ==> 0XF800620C[18:18] = 0x00000000U
  9916. // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
  9917. // .. .. reg_arb_dis_rmw_portn = 0x1
  9918. // .. .. ==> 0XF800620C[19:19] = 0x00000001U
  9919. // .. .. ==> MASK : 0x00080000U VAL : 0x00080000U
  9920. // .. ..
  9921. EMIT_MASKWRITE(0XF800620C, 0x000F03FFU ,0x000803FFU),
  9922. // .. .. reg_arb_pri_wr_portn = 0x3ff
  9923. // .. .. ==> 0XF8006210[9:0] = 0x000003FFU
  9924. // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
  9925. // .. .. reg_arb_disable_aging_wr_portn = 0x0
  9926. // .. .. ==> 0XF8006210[16:16] = 0x00000000U
  9927. // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
  9928. // .. .. reg_arb_disable_urgent_wr_portn = 0x0
  9929. // .. .. ==> 0XF8006210[17:17] = 0x00000000U
  9930. // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
  9931. // .. .. reg_arb_dis_page_match_wr_portn = 0x0
  9932. // .. .. ==> 0XF8006210[18:18] = 0x00000000U
  9933. // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
  9934. // .. .. reg_arb_dis_rmw_portn = 0x1
  9935. // .. .. ==> 0XF8006210[19:19] = 0x00000001U
  9936. // .. .. ==> MASK : 0x00080000U VAL : 0x00080000U
  9937. // .. ..
  9938. EMIT_MASKWRITE(0XF8006210, 0x000F03FFU ,0x000803FFU),
  9939. // .. .. reg_arb_pri_wr_portn = 0x3ff
  9940. // .. .. ==> 0XF8006214[9:0] = 0x000003FFU
  9941. // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
  9942. // .. .. reg_arb_disable_aging_wr_portn = 0x0
  9943. // .. .. ==> 0XF8006214[16:16] = 0x00000000U
  9944. // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
  9945. // .. .. reg_arb_disable_urgent_wr_portn = 0x0
  9946. // .. .. ==> 0XF8006214[17:17] = 0x00000000U
  9947. // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
  9948. // .. .. reg_arb_dis_page_match_wr_portn = 0x0
  9949. // .. .. ==> 0XF8006214[18:18] = 0x00000000U
  9950. // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
  9951. // .. .. reg_arb_dis_rmw_portn = 0x1
  9952. // .. .. ==> 0XF8006214[19:19] = 0x00000001U
  9953. // .. .. ==> MASK : 0x00080000U VAL : 0x00080000U
  9954. // .. ..
  9955. EMIT_MASKWRITE(0XF8006214, 0x000F03FFU ,0x000803FFU),
  9956. // .. .. reg_arb_pri_rd_portn = 0x3ff
  9957. // .. .. ==> 0XF8006218[9:0] = 0x000003FFU
  9958. // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
  9959. // .. .. reg_arb_disable_aging_rd_portn = 0x0
  9960. // .. .. ==> 0XF8006218[16:16] = 0x00000000U
  9961. // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
  9962. // .. .. reg_arb_disable_urgent_rd_portn = 0x0
  9963. // .. .. ==> 0XF8006218[17:17] = 0x00000000U
  9964. // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
  9965. // .. .. reg_arb_dis_page_match_rd_portn = 0x0
  9966. // .. .. ==> 0XF8006218[18:18] = 0x00000000U
  9967. // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
  9968. // .. .. reg_arb_set_hpr_rd_portn = 0x0
  9969. // .. .. ==> 0XF8006218[19:19] = 0x00000000U
  9970. // .. .. ==> MASK : 0x00080000U VAL : 0x00000000U
  9971. // .. ..
  9972. EMIT_MASKWRITE(0XF8006218, 0x000F03FFU ,0x000003FFU),
  9973. // .. .. reg_arb_pri_rd_portn = 0x3ff
  9974. // .. .. ==> 0XF800621C[9:0] = 0x000003FFU
  9975. // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
  9976. // .. .. reg_arb_disable_aging_rd_portn = 0x0
  9977. // .. .. ==> 0XF800621C[16:16] = 0x00000000U
  9978. // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
  9979. // .. .. reg_arb_disable_urgent_rd_portn = 0x0
  9980. // .. .. ==> 0XF800621C[17:17] = 0x00000000U
  9981. // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
  9982. // .. .. reg_arb_dis_page_match_rd_portn = 0x0
  9983. // .. .. ==> 0XF800621C[18:18] = 0x00000000U
  9984. // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
  9985. // .. .. reg_arb_set_hpr_rd_portn = 0x0
  9986. // .. .. ==> 0XF800621C[19:19] = 0x00000000U
  9987. // .. .. ==> MASK : 0x00080000U VAL : 0x00000000U
  9988. // .. ..
  9989. EMIT_MASKWRITE(0XF800621C, 0x000F03FFU ,0x000003FFU),
  9990. // .. .. reg_arb_pri_rd_portn = 0x3ff
  9991. // .. .. ==> 0XF8006220[9:0] = 0x000003FFU
  9992. // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
  9993. // .. .. reg_arb_disable_aging_rd_portn = 0x0
  9994. // .. .. ==> 0XF8006220[16:16] = 0x00000000U
  9995. // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
  9996. // .. .. reg_arb_disable_urgent_rd_portn = 0x0
  9997. // .. .. ==> 0XF8006220[17:17] = 0x00000000U
  9998. // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
  9999. // .. .. reg_arb_dis_page_match_rd_portn = 0x0
  10000. // .. .. ==> 0XF8006220[18:18] = 0x00000000U
  10001. // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
  10002. // .. .. reg_arb_set_hpr_rd_portn = 0x0
  10003. // .. .. ==> 0XF8006220[19:19] = 0x00000000U
  10004. // .. .. ==> MASK : 0x00080000U VAL : 0x00000000U
  10005. // .. ..
  10006. EMIT_MASKWRITE(0XF8006220, 0x000F03FFU ,0x000003FFU),
  10007. // .. .. reg_arb_pri_rd_portn = 0x3ff
  10008. // .. .. ==> 0XF8006224[9:0] = 0x000003FFU
  10009. // .. .. ==> MASK : 0x000003FFU VAL : 0x000003FFU
  10010. // .. .. reg_arb_disable_aging_rd_portn = 0x0
  10011. // .. .. ==> 0XF8006224[16:16] = 0x00000000U
  10012. // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
  10013. // .. .. reg_arb_disable_urgent_rd_portn = 0x0
  10014. // .. .. ==> 0XF8006224[17:17] = 0x00000000U
  10015. // .. .. ==> MASK : 0x00020000U VAL : 0x00000000U
  10016. // .. .. reg_arb_dis_page_match_rd_portn = 0x0
  10017. // .. .. ==> 0XF8006224[18:18] = 0x00000000U
  10018. // .. .. ==> MASK : 0x00040000U VAL : 0x00000000U
  10019. // .. .. reg_arb_set_hpr_rd_portn = 0x0
  10020. // .. .. ==> 0XF8006224[19:19] = 0x00000000U
  10021. // .. .. ==> MASK : 0x00080000U VAL : 0x00000000U
  10022. // .. ..
  10023. EMIT_MASKWRITE(0XF8006224, 0x000F03FFU ,0x000003FFU),
  10024. // .. .. reg_ddrc_lpddr2 = 0x0
  10025. // .. .. ==> 0XF80062A8[0:0] = 0x00000000U
  10026. // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
  10027. // .. .. reg_ddrc_per_bank_refresh = 0x0
  10028. // .. .. ==> 0XF80062A8[1:1] = 0x00000000U
  10029. // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
  10030. // .. .. reg_ddrc_derate_enable = 0x0
  10031. // .. .. ==> 0XF80062A8[2:2] = 0x00000000U
  10032. // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
  10033. // .. .. reg_ddrc_mr4_margin = 0x0
  10034. // .. .. ==> 0XF80062A8[11:4] = 0x00000000U
  10035. // .. .. ==> MASK : 0x00000FF0U VAL : 0x00000000U
  10036. // .. ..
  10037. EMIT_MASKWRITE(0XF80062A8, 0x00000FF7U ,0x00000000U),
  10038. // .. .. reg_ddrc_mr4_read_interval = 0x0
  10039. // .. .. ==> 0XF80062AC[31:0] = 0x00000000U
  10040. // .. .. ==> MASK : 0xFFFFFFFFU VAL : 0x00000000U
  10041. // .. ..
  10042. EMIT_MASKWRITE(0XF80062AC, 0xFFFFFFFFU ,0x00000000U),
  10043. // .. .. reg_ddrc_min_stable_clock_x1 = 0x5
  10044. // .. .. ==> 0XF80062B0[3:0] = 0x00000005U
  10045. // .. .. ==> MASK : 0x0000000FU VAL : 0x00000005U
  10046. // .. .. reg_ddrc_idle_after_reset_x32 = 0x12
  10047. // .. .. ==> 0XF80062B0[11:4] = 0x00000012U
  10048. // .. .. ==> MASK : 0x00000FF0U VAL : 0x00000120U
  10049. // .. .. reg_ddrc_t_mrw = 0x5
  10050. // .. .. ==> 0XF80062B0[21:12] = 0x00000005U
  10051. // .. .. ==> MASK : 0x003FF000U VAL : 0x00005000U
  10052. // .. ..
  10053. EMIT_MASKWRITE(0XF80062B0, 0x003FFFFFU ,0x00005125U),
  10054. // .. .. reg_ddrc_max_auto_init_x1024 = 0xa8
  10055. // .. .. ==> 0XF80062B4[7:0] = 0x000000A8U
  10056. // .. .. ==> MASK : 0x000000FFU VAL : 0x000000A8U
  10057. // .. .. reg_ddrc_dev_zqinit_x32 = 0x12
  10058. // .. .. ==> 0XF80062B4[17:8] = 0x00000012U
  10059. // .. .. ==> MASK : 0x0003FF00U VAL : 0x00001200U
  10060. // .. ..
  10061. EMIT_MASKWRITE(0XF80062B4, 0x0003FFFFU ,0x000012A8U),
  10062. // .. .. START: POLL ON DCI STATUS
  10063. // .. .. DONE = 1
  10064. // .. .. ==> 0XF8000B74[13:13] = 0x00000001U
  10065. // .. .. ==> MASK : 0x00002000U VAL : 0x00002000U
  10066. // .. ..
  10067. EMIT_MASKPOLL(0XF8000B74, 0x00002000U),
  10068. // .. .. FINISH: POLL ON DCI STATUS
  10069. // .. .. START: UNLOCK DDR
  10070. // .. .. reg_ddrc_soft_rstb = 0x1
  10071. // .. .. ==> 0XF8006000[0:0] = 0x00000001U
  10072. // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
  10073. // .. .. reg_ddrc_powerdown_en = 0x0
  10074. // .. .. ==> 0XF8006000[1:1] = 0x00000000U
  10075. // .. .. ==> MASK : 0x00000002U VAL : 0x00000000U
  10076. // .. .. reg_ddrc_data_bus_width = 0x0
  10077. // .. .. ==> 0XF8006000[3:2] = 0x00000000U
  10078. // .. .. ==> MASK : 0x0000000CU VAL : 0x00000000U
  10079. // .. .. reg_ddrc_burst8_refresh = 0x0
  10080. // .. .. ==> 0XF8006000[6:4] = 0x00000000U
  10081. // .. .. ==> MASK : 0x00000070U VAL : 0x00000000U
  10082. // .. .. reg_ddrc_rdwr_idle_gap = 1
  10083. // .. .. ==> 0XF8006000[13:7] = 0x00000001U
  10084. // .. .. ==> MASK : 0x00003F80U VAL : 0x00000080U
  10085. // .. .. reg_ddrc_dis_rd_bypass = 0x0
  10086. // .. .. ==> 0XF8006000[14:14] = 0x00000000U
  10087. // .. .. ==> MASK : 0x00004000U VAL : 0x00000000U
  10088. // .. .. reg_ddrc_dis_act_bypass = 0x0
  10089. // .. .. ==> 0XF8006000[15:15] = 0x00000000U
  10090. // .. .. ==> MASK : 0x00008000U VAL : 0x00000000U
  10091. // .. .. reg_ddrc_dis_auto_refresh = 0x0
  10092. // .. .. ==> 0XF8006000[16:16] = 0x00000000U
  10093. // .. .. ==> MASK : 0x00010000U VAL : 0x00000000U
  10094. // .. ..
  10095. EMIT_MASKWRITE(0XF8006000, 0x0001FFFFU ,0x00000081U),
  10096. // .. .. FINISH: UNLOCK DDR
  10097. // .. .. START: CHECK DDR STATUS
  10098. // .. .. ddrc_reg_operating_mode = 1
  10099. // .. .. ==> 0XF8006054[2:0] = 0x00000001U
  10100. // .. .. ==> MASK : 0x00000007U VAL : 0x00000001U
  10101. // .. ..
  10102. EMIT_MASKPOLL(0XF8006054, 0x00000007U),
  10103. // .. .. FINISH: CHECK DDR STATUS
  10104. // .. FINISH: DDR INITIALIZATION
  10105. // FINISH: top
  10106. //
  10107. EMIT_EXIT(),
  10108. //
  10109. };
  10110. unsigned long ps7_mio_init_data_1_0[] = {
  10111. // START: top
  10112. // .. START: SLCR SETTINGS
  10113. // .. UNLOCK_KEY = 0XDF0D
  10114. // .. ==> 0XF8000008[15:0] = 0x0000DF0DU
  10115. // .. ==> MASK : 0x0000FFFFU VAL : 0x0000DF0DU
  10116. // ..
  10117. EMIT_MASKWRITE(0XF8000008, 0x0000FFFFU ,0x0000DF0DU),
  10118. // .. FINISH: SLCR SETTINGS
  10119. // .. START: OCM REMAPPING
  10120. // .. FINISH: OCM REMAPPING
  10121. // .. START: DDRIOB SETTINGS
  10122. // .. INP_POWER = 0x0
  10123. // .. ==> 0XF8000B40[0:0] = 0x00000000U
  10124. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  10125. // .. INP_TYPE = 0x0
  10126. // .. ==> 0XF8000B40[2:1] = 0x00000000U
  10127. // .. ==> MASK : 0x00000006U VAL : 0x00000000U
  10128. // .. DCI_UPDATE = 0x0
  10129. // .. ==> 0XF8000B40[3:3] = 0x00000000U
  10130. // .. ==> MASK : 0x00000008U VAL : 0x00000000U
  10131. // .. TERM_EN = 0x0
  10132. // .. ==> 0XF8000B40[4:4] = 0x00000000U
  10133. // .. ==> MASK : 0x00000010U VAL : 0x00000000U
  10134. // .. DCR_TYPE = 0x0
  10135. // .. ==> 0XF8000B40[6:5] = 0x00000000U
  10136. // .. ==> MASK : 0x00000060U VAL : 0x00000000U
  10137. // .. IBUF_DISABLE_MODE = 0x0
  10138. // .. ==> 0XF8000B40[7:7] = 0x00000000U
  10139. // .. ==> MASK : 0x00000080U VAL : 0x00000000U
  10140. // .. TERM_DISABLE_MODE = 0x0
  10141. // .. ==> 0XF8000B40[8:8] = 0x00000000U
  10142. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  10143. // .. OUTPUT_EN = 0x3
  10144. // .. ==> 0XF8000B40[10:9] = 0x00000003U
  10145. // .. ==> MASK : 0x00000600U VAL : 0x00000600U
  10146. // .. PULLUP_EN = 0x0
  10147. // .. ==> 0XF8000B40[11:11] = 0x00000000U
  10148. // .. ==> MASK : 0x00000800U VAL : 0x00000000U
  10149. // ..
  10150. EMIT_MASKWRITE(0XF8000B40, 0x00000FFFU ,0x00000600U),
  10151. // .. INP_POWER = 0x0
  10152. // .. ==> 0XF8000B44[0:0] = 0x00000000U
  10153. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  10154. // .. INP_TYPE = 0x0
  10155. // .. ==> 0XF8000B44[2:1] = 0x00000000U
  10156. // .. ==> MASK : 0x00000006U VAL : 0x00000000U
  10157. // .. DCI_UPDATE = 0x0
  10158. // .. ==> 0XF8000B44[3:3] = 0x00000000U
  10159. // .. ==> MASK : 0x00000008U VAL : 0x00000000U
  10160. // .. TERM_EN = 0x0
  10161. // .. ==> 0XF8000B44[4:4] = 0x00000000U
  10162. // .. ==> MASK : 0x00000010U VAL : 0x00000000U
  10163. // .. DCR_TYPE = 0x0
  10164. // .. ==> 0XF8000B44[6:5] = 0x00000000U
  10165. // .. ==> MASK : 0x00000060U VAL : 0x00000000U
  10166. // .. IBUF_DISABLE_MODE = 0x0
  10167. // .. ==> 0XF8000B44[7:7] = 0x00000000U
  10168. // .. ==> MASK : 0x00000080U VAL : 0x00000000U
  10169. // .. TERM_DISABLE_MODE = 0x0
  10170. // .. ==> 0XF8000B44[8:8] = 0x00000000U
  10171. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  10172. // .. OUTPUT_EN = 0x3
  10173. // .. ==> 0XF8000B44[10:9] = 0x00000003U
  10174. // .. ==> MASK : 0x00000600U VAL : 0x00000600U
  10175. // .. PULLUP_EN = 0x0
  10176. // .. ==> 0XF8000B44[11:11] = 0x00000000U
  10177. // .. ==> MASK : 0x00000800U VAL : 0x00000000U
  10178. // ..
  10179. EMIT_MASKWRITE(0XF8000B44, 0x00000FFFU ,0x00000600U),
  10180. // .. INP_POWER = 0x0
  10181. // .. ==> 0XF8000B48[0:0] = 0x00000000U
  10182. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  10183. // .. INP_TYPE = 0x1
  10184. // .. ==> 0XF8000B48[2:1] = 0x00000001U
  10185. // .. ==> MASK : 0x00000006U VAL : 0x00000002U
  10186. // .. DCI_UPDATE = 0x0
  10187. // .. ==> 0XF8000B48[3:3] = 0x00000000U
  10188. // .. ==> MASK : 0x00000008U VAL : 0x00000000U
  10189. // .. TERM_EN = 0x1
  10190. // .. ==> 0XF8000B48[4:4] = 0x00000001U
  10191. // .. ==> MASK : 0x00000010U VAL : 0x00000010U
  10192. // .. DCR_TYPE = 0x3
  10193. // .. ==> 0XF8000B48[6:5] = 0x00000003U
  10194. // .. ==> MASK : 0x00000060U VAL : 0x00000060U
  10195. // .. IBUF_DISABLE_MODE = 0
  10196. // .. ==> 0XF8000B48[7:7] = 0x00000000U
  10197. // .. ==> MASK : 0x00000080U VAL : 0x00000000U
  10198. // .. TERM_DISABLE_MODE = 0
  10199. // .. ==> 0XF8000B48[8:8] = 0x00000000U
  10200. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  10201. // .. OUTPUT_EN = 0x3
  10202. // .. ==> 0XF8000B48[10:9] = 0x00000003U
  10203. // .. ==> MASK : 0x00000600U VAL : 0x00000600U
  10204. // .. PULLUP_EN = 0x0
  10205. // .. ==> 0XF8000B48[11:11] = 0x00000000U
  10206. // .. ==> MASK : 0x00000800U VAL : 0x00000000U
  10207. // ..
  10208. EMIT_MASKWRITE(0XF8000B48, 0x00000FFFU ,0x00000672U),
  10209. // .. INP_POWER = 0x0
  10210. // .. ==> 0XF8000B4C[0:0] = 0x00000000U
  10211. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  10212. // .. INP_TYPE = 0x1
  10213. // .. ==> 0XF8000B4C[2:1] = 0x00000001U
  10214. // .. ==> MASK : 0x00000006U VAL : 0x00000002U
  10215. // .. DCI_UPDATE = 0x0
  10216. // .. ==> 0XF8000B4C[3:3] = 0x00000000U
  10217. // .. ==> MASK : 0x00000008U VAL : 0x00000000U
  10218. // .. TERM_EN = 0x1
  10219. // .. ==> 0XF8000B4C[4:4] = 0x00000001U
  10220. // .. ==> MASK : 0x00000010U VAL : 0x00000010U
  10221. // .. DCR_TYPE = 0x3
  10222. // .. ==> 0XF8000B4C[6:5] = 0x00000003U
  10223. // .. ==> MASK : 0x00000060U VAL : 0x00000060U
  10224. // .. IBUF_DISABLE_MODE = 0
  10225. // .. ==> 0XF8000B4C[7:7] = 0x00000000U
  10226. // .. ==> MASK : 0x00000080U VAL : 0x00000000U
  10227. // .. TERM_DISABLE_MODE = 0
  10228. // .. ==> 0XF8000B4C[8:8] = 0x00000000U
  10229. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  10230. // .. OUTPUT_EN = 0x3
  10231. // .. ==> 0XF8000B4C[10:9] = 0x00000003U
  10232. // .. ==> MASK : 0x00000600U VAL : 0x00000600U
  10233. // .. PULLUP_EN = 0x0
  10234. // .. ==> 0XF8000B4C[11:11] = 0x00000000U
  10235. // .. ==> MASK : 0x00000800U VAL : 0x00000000U
  10236. // ..
  10237. EMIT_MASKWRITE(0XF8000B4C, 0x00000FFFU ,0x00000672U),
  10238. // .. INP_POWER = 0x0
  10239. // .. ==> 0XF8000B50[0:0] = 0x00000000U
  10240. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  10241. // .. INP_TYPE = 0x2
  10242. // .. ==> 0XF8000B50[2:1] = 0x00000002U
  10243. // .. ==> MASK : 0x00000006U VAL : 0x00000004U
  10244. // .. DCI_UPDATE = 0x0
  10245. // .. ==> 0XF8000B50[3:3] = 0x00000000U
  10246. // .. ==> MASK : 0x00000008U VAL : 0x00000000U
  10247. // .. TERM_EN = 0x1
  10248. // .. ==> 0XF8000B50[4:4] = 0x00000001U
  10249. // .. ==> MASK : 0x00000010U VAL : 0x00000010U
  10250. // .. DCR_TYPE = 0x3
  10251. // .. ==> 0XF8000B50[6:5] = 0x00000003U
  10252. // .. ==> MASK : 0x00000060U VAL : 0x00000060U
  10253. // .. IBUF_DISABLE_MODE = 0
  10254. // .. ==> 0XF8000B50[7:7] = 0x00000000U
  10255. // .. ==> MASK : 0x00000080U VAL : 0x00000000U
  10256. // .. TERM_DISABLE_MODE = 0
  10257. // .. ==> 0XF8000B50[8:8] = 0x00000000U
  10258. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  10259. // .. OUTPUT_EN = 0x3
  10260. // .. ==> 0XF8000B50[10:9] = 0x00000003U
  10261. // .. ==> MASK : 0x00000600U VAL : 0x00000600U
  10262. // .. PULLUP_EN = 0x0
  10263. // .. ==> 0XF8000B50[11:11] = 0x00000000U
  10264. // .. ==> MASK : 0x00000800U VAL : 0x00000000U
  10265. // ..
  10266. EMIT_MASKWRITE(0XF8000B50, 0x00000FFFU ,0x00000674U),
  10267. // .. INP_POWER = 0x0
  10268. // .. ==> 0XF8000B54[0:0] = 0x00000000U
  10269. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  10270. // .. INP_TYPE = 0x2
  10271. // .. ==> 0XF8000B54[2:1] = 0x00000002U
  10272. // .. ==> MASK : 0x00000006U VAL : 0x00000004U
  10273. // .. DCI_UPDATE = 0x0
  10274. // .. ==> 0XF8000B54[3:3] = 0x00000000U
  10275. // .. ==> MASK : 0x00000008U VAL : 0x00000000U
  10276. // .. TERM_EN = 0x1
  10277. // .. ==> 0XF8000B54[4:4] = 0x00000001U
  10278. // .. ==> MASK : 0x00000010U VAL : 0x00000010U
  10279. // .. DCR_TYPE = 0x3
  10280. // .. ==> 0XF8000B54[6:5] = 0x00000003U
  10281. // .. ==> MASK : 0x00000060U VAL : 0x00000060U
  10282. // .. IBUF_DISABLE_MODE = 0
  10283. // .. ==> 0XF8000B54[7:7] = 0x00000000U
  10284. // .. ==> MASK : 0x00000080U VAL : 0x00000000U
  10285. // .. TERM_DISABLE_MODE = 0
  10286. // .. ==> 0XF8000B54[8:8] = 0x00000000U
  10287. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  10288. // .. OUTPUT_EN = 0x3
  10289. // .. ==> 0XF8000B54[10:9] = 0x00000003U
  10290. // .. ==> MASK : 0x00000600U VAL : 0x00000600U
  10291. // .. PULLUP_EN = 0x0
  10292. // .. ==> 0XF8000B54[11:11] = 0x00000000U
  10293. // .. ==> MASK : 0x00000800U VAL : 0x00000000U
  10294. // ..
  10295. EMIT_MASKWRITE(0XF8000B54, 0x00000FFFU ,0x00000674U),
  10296. // .. INP_POWER = 0x0
  10297. // .. ==> 0XF8000B58[0:0] = 0x00000000U
  10298. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  10299. // .. INP_TYPE = 0x0
  10300. // .. ==> 0XF8000B58[2:1] = 0x00000000U
  10301. // .. ==> MASK : 0x00000006U VAL : 0x00000000U
  10302. // .. DCI_UPDATE = 0x0
  10303. // .. ==> 0XF8000B58[3:3] = 0x00000000U
  10304. // .. ==> MASK : 0x00000008U VAL : 0x00000000U
  10305. // .. TERM_EN = 0x0
  10306. // .. ==> 0XF8000B58[4:4] = 0x00000000U
  10307. // .. ==> MASK : 0x00000010U VAL : 0x00000000U
  10308. // .. DCR_TYPE = 0x0
  10309. // .. ==> 0XF8000B58[6:5] = 0x00000000U
  10310. // .. ==> MASK : 0x00000060U VAL : 0x00000000U
  10311. // .. IBUF_DISABLE_MODE = 0x0
  10312. // .. ==> 0XF8000B58[7:7] = 0x00000000U
  10313. // .. ==> MASK : 0x00000080U VAL : 0x00000000U
  10314. // .. TERM_DISABLE_MODE = 0x0
  10315. // .. ==> 0XF8000B58[8:8] = 0x00000000U
  10316. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  10317. // .. OUTPUT_EN = 0x3
  10318. // .. ==> 0XF8000B58[10:9] = 0x00000003U
  10319. // .. ==> MASK : 0x00000600U VAL : 0x00000600U
  10320. // .. PULLUP_EN = 0x0
  10321. // .. ==> 0XF8000B58[11:11] = 0x00000000U
  10322. // .. ==> MASK : 0x00000800U VAL : 0x00000000U
  10323. // ..
  10324. EMIT_MASKWRITE(0XF8000B58, 0x00000FFFU ,0x00000600U),
  10325. // .. DRIVE_P = 0x1c
  10326. // .. ==> 0XF8000B5C[6:0] = 0x0000001CU
  10327. // .. ==> MASK : 0x0000007FU VAL : 0x0000001CU
  10328. // .. DRIVE_N = 0xc
  10329. // .. ==> 0XF8000B5C[13:7] = 0x0000000CU
  10330. // .. ==> MASK : 0x00003F80U VAL : 0x00000600U
  10331. // .. SLEW_P = 0x3
  10332. // .. ==> 0XF8000B5C[18:14] = 0x00000003U
  10333. // .. ==> MASK : 0x0007C000U VAL : 0x0000C000U
  10334. // .. SLEW_N = 0x3
  10335. // .. ==> 0XF8000B5C[23:19] = 0x00000003U
  10336. // .. ==> MASK : 0x00F80000U VAL : 0x00180000U
  10337. // .. GTL = 0x0
  10338. // .. ==> 0XF8000B5C[26:24] = 0x00000000U
  10339. // .. ==> MASK : 0x07000000U VAL : 0x00000000U
  10340. // .. RTERM = 0x0
  10341. // .. ==> 0XF8000B5C[31:27] = 0x00000000U
  10342. // .. ==> MASK : 0xF8000000U VAL : 0x00000000U
  10343. // ..
  10344. EMIT_MASKWRITE(0XF8000B5C, 0xFFFFFFFFU ,0x0018C61CU),
  10345. // .. DRIVE_P = 0x1c
  10346. // .. ==> 0XF8000B60[6:0] = 0x0000001CU
  10347. // .. ==> MASK : 0x0000007FU VAL : 0x0000001CU
  10348. // .. DRIVE_N = 0xc
  10349. // .. ==> 0XF8000B60[13:7] = 0x0000000CU
  10350. // .. ==> MASK : 0x00003F80U VAL : 0x00000600U
  10351. // .. SLEW_P = 0x6
  10352. // .. ==> 0XF8000B60[18:14] = 0x00000006U
  10353. // .. ==> MASK : 0x0007C000U VAL : 0x00018000U
  10354. // .. SLEW_N = 0x1f
  10355. // .. ==> 0XF8000B60[23:19] = 0x0000001FU
  10356. // .. ==> MASK : 0x00F80000U VAL : 0x00F80000U
  10357. // .. GTL = 0x0
  10358. // .. ==> 0XF8000B60[26:24] = 0x00000000U
  10359. // .. ==> MASK : 0x07000000U VAL : 0x00000000U
  10360. // .. RTERM = 0x0
  10361. // .. ==> 0XF8000B60[31:27] = 0x00000000U
  10362. // .. ==> MASK : 0xF8000000U VAL : 0x00000000U
  10363. // ..
  10364. EMIT_MASKWRITE(0XF8000B60, 0xFFFFFFFFU ,0x00F9861CU),
  10365. // .. DRIVE_P = 0x1c
  10366. // .. ==> 0XF8000B64[6:0] = 0x0000001CU
  10367. // .. ==> MASK : 0x0000007FU VAL : 0x0000001CU
  10368. // .. DRIVE_N = 0xc
  10369. // .. ==> 0XF8000B64[13:7] = 0x0000000CU
  10370. // .. ==> MASK : 0x00003F80U VAL : 0x00000600U
  10371. // .. SLEW_P = 0x6
  10372. // .. ==> 0XF8000B64[18:14] = 0x00000006U
  10373. // .. ==> MASK : 0x0007C000U VAL : 0x00018000U
  10374. // .. SLEW_N = 0x1f
  10375. // .. ==> 0XF8000B64[23:19] = 0x0000001FU
  10376. // .. ==> MASK : 0x00F80000U VAL : 0x00F80000U
  10377. // .. GTL = 0x0
  10378. // .. ==> 0XF8000B64[26:24] = 0x00000000U
  10379. // .. ==> MASK : 0x07000000U VAL : 0x00000000U
  10380. // .. RTERM = 0x0
  10381. // .. ==> 0XF8000B64[31:27] = 0x00000000U
  10382. // .. ==> MASK : 0xF8000000U VAL : 0x00000000U
  10383. // ..
  10384. EMIT_MASKWRITE(0XF8000B64, 0xFFFFFFFFU ,0x00F9861CU),
  10385. // .. DRIVE_P = 0x1c
  10386. // .. ==> 0XF8000B68[6:0] = 0x0000001CU
  10387. // .. ==> MASK : 0x0000007FU VAL : 0x0000001CU
  10388. // .. DRIVE_N = 0xc
  10389. // .. ==> 0XF8000B68[13:7] = 0x0000000CU
  10390. // .. ==> MASK : 0x00003F80U VAL : 0x00000600U
  10391. // .. SLEW_P = 0x6
  10392. // .. ==> 0XF8000B68[18:14] = 0x00000006U
  10393. // .. ==> MASK : 0x0007C000U VAL : 0x00018000U
  10394. // .. SLEW_N = 0x1f
  10395. // .. ==> 0XF8000B68[23:19] = 0x0000001FU
  10396. // .. ==> MASK : 0x00F80000U VAL : 0x00F80000U
  10397. // .. GTL = 0x0
  10398. // .. ==> 0XF8000B68[26:24] = 0x00000000U
  10399. // .. ==> MASK : 0x07000000U VAL : 0x00000000U
  10400. // .. RTERM = 0x0
  10401. // .. ==> 0XF8000B68[31:27] = 0x00000000U
  10402. // .. ==> MASK : 0xF8000000U VAL : 0x00000000U
  10403. // ..
  10404. EMIT_MASKWRITE(0XF8000B68, 0xFFFFFFFFU ,0x00F9861CU),
  10405. // .. VREF_INT_EN = 0x1
  10406. // .. ==> 0XF8000B6C[0:0] = 0x00000001U
  10407. // .. ==> MASK : 0x00000001U VAL : 0x00000001U
  10408. // .. VREF_SEL = 0x4
  10409. // .. ==> 0XF8000B6C[4:1] = 0x00000004U
  10410. // .. ==> MASK : 0x0000001EU VAL : 0x00000008U
  10411. // .. VREF_EXT_EN = 0x0
  10412. // .. ==> 0XF8000B6C[6:5] = 0x00000000U
  10413. // .. ==> MASK : 0x00000060U VAL : 0x00000000U
  10414. // .. VREF_PULLUP_EN = 0x0
  10415. // .. ==> 0XF8000B6C[8:7] = 0x00000000U
  10416. // .. ==> MASK : 0x00000180U VAL : 0x00000000U
  10417. // .. REFIO_EN = 0x1
  10418. // .. ==> 0XF8000B6C[9:9] = 0x00000001U
  10419. // .. ==> MASK : 0x00000200U VAL : 0x00000200U
  10420. // .. REFIO_PULLUP_EN = 0x0
  10421. // .. ==> 0XF8000B6C[12:12] = 0x00000000U
  10422. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  10423. // .. DRST_B_PULLUP_EN = 0x0
  10424. // .. ==> 0XF8000B6C[13:13] = 0x00000000U
  10425. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  10426. // .. CKE_PULLUP_EN = 0x0
  10427. // .. ==> 0XF8000B6C[14:14] = 0x00000000U
  10428. // .. ==> MASK : 0x00004000U VAL : 0x00000000U
  10429. // ..
  10430. EMIT_MASKWRITE(0XF8000B6C, 0x000073FFU ,0x00000209U),
  10431. // .. .. START: ASSERT RESET
  10432. // .. .. RESET = 1
  10433. // .. .. ==> 0XF8000B70[0:0] = 0x00000001U
  10434. // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
  10435. // .. .. VRN_OUT = 0x1
  10436. // .. .. ==> 0XF8000B70[5:5] = 0x00000001U
  10437. // .. .. ==> MASK : 0x00000020U VAL : 0x00000020U
  10438. // .. ..
  10439. EMIT_MASKWRITE(0XF8000B70, 0x00000021U ,0x00000021U),
  10440. // .. .. FINISH: ASSERT RESET
  10441. // .. .. START: DEASSERT RESET
  10442. // .. .. RESET = 0
  10443. // .. .. ==> 0XF8000B70[0:0] = 0x00000000U
  10444. // .. .. ==> MASK : 0x00000001U VAL : 0x00000000U
  10445. // .. .. VRN_OUT = 0x1
  10446. // .. .. ==> 0XF8000B70[5:5] = 0x00000001U
  10447. // .. .. ==> MASK : 0x00000020U VAL : 0x00000020U
  10448. // .. ..
  10449. EMIT_MASKWRITE(0XF8000B70, 0x00000021U ,0x00000020U),
  10450. // .. .. FINISH: DEASSERT RESET
  10451. // .. .. RESET = 0x1
  10452. // .. .. ==> 0XF8000B70[0:0] = 0x00000001U
  10453. // .. .. ==> MASK : 0x00000001U VAL : 0x00000001U
  10454. // .. .. ENABLE = 0x1
  10455. // .. .. ==> 0XF8000B70[1:1] = 0x00000001U
  10456. // .. .. ==> MASK : 0x00000002U VAL : 0x00000002U
  10457. // .. .. VRP_TRI = 0x0
  10458. // .. .. ==> 0XF8000B70[2:2] = 0x00000000U
  10459. // .. .. ==> MASK : 0x00000004U VAL : 0x00000000U
  10460. // .. .. VRN_TRI = 0x0
  10461. // .. .. ==> 0XF8000B70[3:3] = 0x00000000U
  10462. // .. .. ==> MASK : 0x00000008U VAL : 0x00000000U
  10463. // .. .. VRP_OUT = 0x0
  10464. // .. .. ==> 0XF8000B70[4:4] = 0x00000000U
  10465. // .. .. ==> MASK : 0x00000010U VAL : 0x00000000U
  10466. // .. .. VRN_OUT = 0x1
  10467. // .. .. ==> 0XF8000B70[5:5] = 0x00000001U
  10468. // .. .. ==> MASK : 0x00000020U VAL : 0x00000020U
  10469. // .. .. NREF_OPT1 = 0x0
  10470. // .. .. ==> 0XF8000B70[7:6] = 0x00000000U
  10471. // .. .. ==> MASK : 0x000000C0U VAL : 0x00000000U
  10472. // .. .. NREF_OPT2 = 0x0
  10473. // .. .. ==> 0XF8000B70[10:8] = 0x00000000U
  10474. // .. .. ==> MASK : 0x00000700U VAL : 0x00000000U
  10475. // .. .. NREF_OPT4 = 0x1
  10476. // .. .. ==> 0XF8000B70[13:11] = 0x00000001U
  10477. // .. .. ==> MASK : 0x00003800U VAL : 0x00000800U
  10478. // .. .. PREF_OPT1 = 0x0
  10479. // .. .. ==> 0XF8000B70[16:14] = 0x00000000U
  10480. // .. .. ==> MASK : 0x0001C000U VAL : 0x00000000U
  10481. // .. .. PREF_OPT2 = 0x0
  10482. // .. .. ==> 0XF8000B70[19:17] = 0x00000000U
  10483. // .. .. ==> MASK : 0x000E0000U VAL : 0x00000000U
  10484. // .. .. UPDATE_CONTROL = 0x0
  10485. // .. .. ==> 0XF8000B70[20:20] = 0x00000000U
  10486. // .. .. ==> MASK : 0x00100000U VAL : 0x00000000U
  10487. // .. .. INIT_COMPLETE = 0x0
  10488. // .. .. ==> 0XF8000B70[21:21] = 0x00000000U
  10489. // .. .. ==> MASK : 0x00200000U VAL : 0x00000000U
  10490. // .. .. TST_CLK = 0x0
  10491. // .. .. ==> 0XF8000B70[22:22] = 0x00000000U
  10492. // .. .. ==> MASK : 0x00400000U VAL : 0x00000000U
  10493. // .. .. TST_HLN = 0x0
  10494. // .. .. ==> 0XF8000B70[23:23] = 0x00000000U
  10495. // .. .. ==> MASK : 0x00800000U VAL : 0x00000000U
  10496. // .. .. TST_HLP = 0x0
  10497. // .. .. ==> 0XF8000B70[24:24] = 0x00000000U
  10498. // .. .. ==> MASK : 0x01000000U VAL : 0x00000000U
  10499. // .. .. TST_RST = 0x0
  10500. // .. .. ==> 0XF8000B70[25:25] = 0x00000000U
  10501. // .. .. ==> MASK : 0x02000000U VAL : 0x00000000U
  10502. // .. .. INT_DCI_EN = 0x0
  10503. // .. .. ==> 0XF8000B70[26:26] = 0x00000000U
  10504. // .. .. ==> MASK : 0x04000000U VAL : 0x00000000U
  10505. // .. ..
  10506. EMIT_MASKWRITE(0XF8000B70, 0x07FFFFFFU ,0x00000823U),
  10507. // .. FINISH: DDRIOB SETTINGS
  10508. // .. START: MIO PROGRAMMING
  10509. // .. TRI_ENABLE = 0
  10510. // .. ==> 0XF8000700[0:0] = 0x00000000U
  10511. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  10512. // .. L0_SEL = 0
  10513. // .. ==> 0XF8000700[1:1] = 0x00000000U
  10514. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  10515. // .. L1_SEL = 0
  10516. // .. ==> 0XF8000700[2:2] = 0x00000000U
  10517. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  10518. // .. L2_SEL = 0
  10519. // .. ==> 0XF8000700[4:3] = 0x00000000U
  10520. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  10521. // .. L3_SEL = 0
  10522. // .. ==> 0XF8000700[7:5] = 0x00000000U
  10523. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  10524. // .. Speed = 0
  10525. // .. ==> 0XF8000700[8:8] = 0x00000000U
  10526. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  10527. // .. IO_Type = 3
  10528. // .. ==> 0XF8000700[11:9] = 0x00000003U
  10529. // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
  10530. // .. PULLUP = 0
  10531. // .. ==> 0XF8000700[12:12] = 0x00000000U
  10532. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  10533. // .. DisableRcvr = 0
  10534. // .. ==> 0XF8000700[13:13] = 0x00000000U
  10535. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  10536. // ..
  10537. EMIT_MASKWRITE(0XF8000700, 0x00003FFFU ,0x00000600U),
  10538. // .. TRI_ENABLE = 0
  10539. // .. ==> 0XF8000704[0:0] = 0x00000000U
  10540. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  10541. // .. L0_SEL = 1
  10542. // .. ==> 0XF8000704[1:1] = 0x00000001U
  10543. // .. ==> MASK : 0x00000002U VAL : 0x00000002U
  10544. // .. L1_SEL = 0
  10545. // .. ==> 0XF8000704[2:2] = 0x00000000U
  10546. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  10547. // .. L2_SEL = 0
  10548. // .. ==> 0XF8000704[4:3] = 0x00000000U
  10549. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  10550. // .. L3_SEL = 0
  10551. // .. ==> 0XF8000704[7:5] = 0x00000000U
  10552. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  10553. // .. Speed = 0
  10554. // .. ==> 0XF8000704[8:8] = 0x00000000U
  10555. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  10556. // .. IO_Type = 3
  10557. // .. ==> 0XF8000704[11:9] = 0x00000003U
  10558. // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
  10559. // .. PULLUP = 0
  10560. // .. ==> 0XF8000704[12:12] = 0x00000000U
  10561. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  10562. // .. DisableRcvr = 0
  10563. // .. ==> 0XF8000704[13:13] = 0x00000000U
  10564. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  10565. // ..
  10566. EMIT_MASKWRITE(0XF8000704, 0x00003FFFU ,0x00000602U),
  10567. // .. TRI_ENABLE = 0
  10568. // .. ==> 0XF8000708[0:0] = 0x00000000U
  10569. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  10570. // .. L0_SEL = 1
  10571. // .. ==> 0XF8000708[1:1] = 0x00000001U
  10572. // .. ==> MASK : 0x00000002U VAL : 0x00000002U
  10573. // .. L1_SEL = 0
  10574. // .. ==> 0XF8000708[2:2] = 0x00000000U
  10575. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  10576. // .. L2_SEL = 0
  10577. // .. ==> 0XF8000708[4:3] = 0x00000000U
  10578. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  10579. // .. L3_SEL = 0
  10580. // .. ==> 0XF8000708[7:5] = 0x00000000U
  10581. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  10582. // .. Speed = 0
  10583. // .. ==> 0XF8000708[8:8] = 0x00000000U
  10584. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  10585. // .. IO_Type = 3
  10586. // .. ==> 0XF8000708[11:9] = 0x00000003U
  10587. // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
  10588. // .. PULLUP = 0
  10589. // .. ==> 0XF8000708[12:12] = 0x00000000U
  10590. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  10591. // .. DisableRcvr = 0
  10592. // .. ==> 0XF8000708[13:13] = 0x00000000U
  10593. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  10594. // ..
  10595. EMIT_MASKWRITE(0XF8000708, 0x00003FFFU ,0x00000602U),
  10596. // .. TRI_ENABLE = 0
  10597. // .. ==> 0XF800070C[0:0] = 0x00000000U
  10598. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  10599. // .. L0_SEL = 1
  10600. // .. ==> 0XF800070C[1:1] = 0x00000001U
  10601. // .. ==> MASK : 0x00000002U VAL : 0x00000002U
  10602. // .. L1_SEL = 0
  10603. // .. ==> 0XF800070C[2:2] = 0x00000000U
  10604. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  10605. // .. L2_SEL = 0
  10606. // .. ==> 0XF800070C[4:3] = 0x00000000U
  10607. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  10608. // .. L3_SEL = 0
  10609. // .. ==> 0XF800070C[7:5] = 0x00000000U
  10610. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  10611. // .. Speed = 0
  10612. // .. ==> 0XF800070C[8:8] = 0x00000000U
  10613. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  10614. // .. IO_Type = 3
  10615. // .. ==> 0XF800070C[11:9] = 0x00000003U
  10616. // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
  10617. // .. PULLUP = 0
  10618. // .. ==> 0XF800070C[12:12] = 0x00000000U
  10619. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  10620. // .. DisableRcvr = 0
  10621. // .. ==> 0XF800070C[13:13] = 0x00000000U
  10622. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  10623. // ..
  10624. EMIT_MASKWRITE(0XF800070C, 0x00003FFFU ,0x00000602U),
  10625. // .. TRI_ENABLE = 0
  10626. // .. ==> 0XF8000710[0:0] = 0x00000000U
  10627. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  10628. // .. L0_SEL = 1
  10629. // .. ==> 0XF8000710[1:1] = 0x00000001U
  10630. // .. ==> MASK : 0x00000002U VAL : 0x00000002U
  10631. // .. L1_SEL = 0
  10632. // .. ==> 0XF8000710[2:2] = 0x00000000U
  10633. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  10634. // .. L2_SEL = 0
  10635. // .. ==> 0XF8000710[4:3] = 0x00000000U
  10636. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  10637. // .. L3_SEL = 0
  10638. // .. ==> 0XF8000710[7:5] = 0x00000000U
  10639. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  10640. // .. Speed = 0
  10641. // .. ==> 0XF8000710[8:8] = 0x00000000U
  10642. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  10643. // .. IO_Type = 3
  10644. // .. ==> 0XF8000710[11:9] = 0x00000003U
  10645. // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
  10646. // .. PULLUP = 0
  10647. // .. ==> 0XF8000710[12:12] = 0x00000000U
  10648. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  10649. // .. DisableRcvr = 0
  10650. // .. ==> 0XF8000710[13:13] = 0x00000000U
  10651. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  10652. // ..
  10653. EMIT_MASKWRITE(0XF8000710, 0x00003FFFU ,0x00000602U),
  10654. // .. TRI_ENABLE = 0
  10655. // .. ==> 0XF8000714[0:0] = 0x00000000U
  10656. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  10657. // .. L0_SEL = 1
  10658. // .. ==> 0XF8000714[1:1] = 0x00000001U
  10659. // .. ==> MASK : 0x00000002U VAL : 0x00000002U
  10660. // .. L1_SEL = 0
  10661. // .. ==> 0XF8000714[2:2] = 0x00000000U
  10662. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  10663. // .. L2_SEL = 0
  10664. // .. ==> 0XF8000714[4:3] = 0x00000000U
  10665. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  10666. // .. L3_SEL = 0
  10667. // .. ==> 0XF8000714[7:5] = 0x00000000U
  10668. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  10669. // .. Speed = 0
  10670. // .. ==> 0XF8000714[8:8] = 0x00000000U
  10671. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  10672. // .. IO_Type = 3
  10673. // .. ==> 0XF8000714[11:9] = 0x00000003U
  10674. // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
  10675. // .. PULLUP = 0
  10676. // .. ==> 0XF8000714[12:12] = 0x00000000U
  10677. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  10678. // .. DisableRcvr = 0
  10679. // .. ==> 0XF8000714[13:13] = 0x00000000U
  10680. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  10681. // ..
  10682. EMIT_MASKWRITE(0XF8000714, 0x00003FFFU ,0x00000602U),
  10683. // .. TRI_ENABLE = 0
  10684. // .. ==> 0XF8000718[0:0] = 0x00000000U
  10685. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  10686. // .. L0_SEL = 1
  10687. // .. ==> 0XF8000718[1:1] = 0x00000001U
  10688. // .. ==> MASK : 0x00000002U VAL : 0x00000002U
  10689. // .. L1_SEL = 0
  10690. // .. ==> 0XF8000718[2:2] = 0x00000000U
  10691. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  10692. // .. L2_SEL = 0
  10693. // .. ==> 0XF8000718[4:3] = 0x00000000U
  10694. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  10695. // .. L3_SEL = 0
  10696. // .. ==> 0XF8000718[7:5] = 0x00000000U
  10697. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  10698. // .. Speed = 0
  10699. // .. ==> 0XF8000718[8:8] = 0x00000000U
  10700. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  10701. // .. IO_Type = 3
  10702. // .. ==> 0XF8000718[11:9] = 0x00000003U
  10703. // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
  10704. // .. PULLUP = 0
  10705. // .. ==> 0XF8000718[12:12] = 0x00000000U
  10706. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  10707. // .. DisableRcvr = 0
  10708. // .. ==> 0XF8000718[13:13] = 0x00000000U
  10709. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  10710. // ..
  10711. EMIT_MASKWRITE(0XF8000718, 0x00003FFFU ,0x00000602U),
  10712. // .. TRI_ENABLE = 0
  10713. // .. ==> 0XF800071C[0:0] = 0x00000000U
  10714. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  10715. // .. L0_SEL = 0
  10716. // .. ==> 0XF800071C[1:1] = 0x00000000U
  10717. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  10718. // .. L1_SEL = 0
  10719. // .. ==> 0XF800071C[2:2] = 0x00000000U
  10720. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  10721. // .. L2_SEL = 0
  10722. // .. ==> 0XF800071C[4:3] = 0x00000000U
  10723. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  10724. // .. L3_SEL = 0
  10725. // .. ==> 0XF800071C[7:5] = 0x00000000U
  10726. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  10727. // .. Speed = 0
  10728. // .. ==> 0XF800071C[8:8] = 0x00000000U
  10729. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  10730. // .. IO_Type = 3
  10731. // .. ==> 0XF800071C[11:9] = 0x00000003U
  10732. // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
  10733. // .. PULLUP = 0
  10734. // .. ==> 0XF800071C[12:12] = 0x00000000U
  10735. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  10736. // .. DisableRcvr = 0
  10737. // .. ==> 0XF800071C[13:13] = 0x00000000U
  10738. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  10739. // ..
  10740. EMIT_MASKWRITE(0XF800071C, 0x00003FFFU ,0x00000600U),
  10741. // .. TRI_ENABLE = 0
  10742. // .. ==> 0XF8000720[0:0] = 0x00000000U
  10743. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  10744. // .. L0_SEL = 1
  10745. // .. ==> 0XF8000720[1:1] = 0x00000001U
  10746. // .. ==> MASK : 0x00000002U VAL : 0x00000002U
  10747. // .. L1_SEL = 0
  10748. // .. ==> 0XF8000720[2:2] = 0x00000000U
  10749. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  10750. // .. L2_SEL = 0
  10751. // .. ==> 0XF8000720[4:3] = 0x00000000U
  10752. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  10753. // .. L3_SEL = 0
  10754. // .. ==> 0XF8000720[7:5] = 0x00000000U
  10755. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  10756. // .. Speed = 0
  10757. // .. ==> 0XF8000720[8:8] = 0x00000000U
  10758. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  10759. // .. IO_Type = 3
  10760. // .. ==> 0XF8000720[11:9] = 0x00000003U
  10761. // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
  10762. // .. PULLUP = 0
  10763. // .. ==> 0XF8000720[12:12] = 0x00000000U
  10764. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  10765. // .. DisableRcvr = 0
  10766. // .. ==> 0XF8000720[13:13] = 0x00000000U
  10767. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  10768. // ..
  10769. EMIT_MASKWRITE(0XF8000720, 0x00003FFFU ,0x00000602U),
  10770. // .. TRI_ENABLE = 0
  10771. // .. ==> 0XF8000724[0:0] = 0x00000000U
  10772. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  10773. // .. L0_SEL = 0
  10774. // .. ==> 0XF8000724[1:1] = 0x00000000U
  10775. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  10776. // .. L1_SEL = 0
  10777. // .. ==> 0XF8000724[2:2] = 0x00000000U
  10778. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  10779. // .. L2_SEL = 0
  10780. // .. ==> 0XF8000724[4:3] = 0x00000000U
  10781. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  10782. // .. L3_SEL = 0
  10783. // .. ==> 0XF8000724[7:5] = 0x00000000U
  10784. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  10785. // .. Speed = 0
  10786. // .. ==> 0XF8000724[8:8] = 0x00000000U
  10787. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  10788. // .. IO_Type = 3
  10789. // .. ==> 0XF8000724[11:9] = 0x00000003U
  10790. // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
  10791. // .. PULLUP = 0
  10792. // .. ==> 0XF8000724[12:12] = 0x00000000U
  10793. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  10794. // .. DisableRcvr = 0
  10795. // .. ==> 0XF8000724[13:13] = 0x00000000U
  10796. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  10797. // ..
  10798. EMIT_MASKWRITE(0XF8000724, 0x00003FFFU ,0x00000600U),
  10799. // .. TRI_ENABLE = 0
  10800. // .. ==> 0XF8000728[0:0] = 0x00000000U
  10801. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  10802. // .. L0_SEL = 0
  10803. // .. ==> 0XF8000728[1:1] = 0x00000000U
  10804. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  10805. // .. L1_SEL = 0
  10806. // .. ==> 0XF8000728[2:2] = 0x00000000U
  10807. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  10808. // .. L2_SEL = 0
  10809. // .. ==> 0XF8000728[4:3] = 0x00000000U
  10810. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  10811. // .. L3_SEL = 0
  10812. // .. ==> 0XF8000728[7:5] = 0x00000000U
  10813. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  10814. // .. Speed = 0
  10815. // .. ==> 0XF8000728[8:8] = 0x00000000U
  10816. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  10817. // .. IO_Type = 3
  10818. // .. ==> 0XF8000728[11:9] = 0x00000003U
  10819. // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
  10820. // .. PULLUP = 0
  10821. // .. ==> 0XF8000728[12:12] = 0x00000000U
  10822. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  10823. // .. DisableRcvr = 0
  10824. // .. ==> 0XF8000728[13:13] = 0x00000000U
  10825. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  10826. // ..
  10827. EMIT_MASKWRITE(0XF8000728, 0x00003FFFU ,0x00000600U),
  10828. // .. TRI_ENABLE = 0
  10829. // .. ==> 0XF800072C[0:0] = 0x00000000U
  10830. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  10831. // .. L0_SEL = 0
  10832. // .. ==> 0XF800072C[1:1] = 0x00000000U
  10833. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  10834. // .. L1_SEL = 0
  10835. // .. ==> 0XF800072C[2:2] = 0x00000000U
  10836. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  10837. // .. L2_SEL = 0
  10838. // .. ==> 0XF800072C[4:3] = 0x00000000U
  10839. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  10840. // .. L3_SEL = 0
  10841. // .. ==> 0XF800072C[7:5] = 0x00000000U
  10842. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  10843. // .. Speed = 0
  10844. // .. ==> 0XF800072C[8:8] = 0x00000000U
  10845. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  10846. // .. IO_Type = 3
  10847. // .. ==> 0XF800072C[11:9] = 0x00000003U
  10848. // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
  10849. // .. PULLUP = 0
  10850. // .. ==> 0XF800072C[12:12] = 0x00000000U
  10851. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  10852. // .. DisableRcvr = 0
  10853. // .. ==> 0XF800072C[13:13] = 0x00000000U
  10854. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  10855. // ..
  10856. EMIT_MASKWRITE(0XF800072C, 0x00003FFFU ,0x00000600U),
  10857. // .. TRI_ENABLE = 0
  10858. // .. ==> 0XF8000730[0:0] = 0x00000000U
  10859. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  10860. // .. L0_SEL = 0
  10861. // .. ==> 0XF8000730[1:1] = 0x00000000U
  10862. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  10863. // .. L1_SEL = 0
  10864. // .. ==> 0XF8000730[2:2] = 0x00000000U
  10865. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  10866. // .. L2_SEL = 0
  10867. // .. ==> 0XF8000730[4:3] = 0x00000000U
  10868. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  10869. // .. L3_SEL = 0
  10870. // .. ==> 0XF8000730[7:5] = 0x00000000U
  10871. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  10872. // .. Speed = 0
  10873. // .. ==> 0XF8000730[8:8] = 0x00000000U
  10874. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  10875. // .. IO_Type = 3
  10876. // .. ==> 0XF8000730[11:9] = 0x00000003U
  10877. // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
  10878. // .. PULLUP = 0
  10879. // .. ==> 0XF8000730[12:12] = 0x00000000U
  10880. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  10881. // .. DisableRcvr = 0
  10882. // .. ==> 0XF8000730[13:13] = 0x00000000U
  10883. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  10884. // ..
  10885. EMIT_MASKWRITE(0XF8000730, 0x00003FFFU ,0x00000600U),
  10886. // .. TRI_ENABLE = 0
  10887. // .. ==> 0XF8000734[0:0] = 0x00000000U
  10888. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  10889. // .. L0_SEL = 0
  10890. // .. ==> 0XF8000734[1:1] = 0x00000000U
  10891. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  10892. // .. L1_SEL = 0
  10893. // .. ==> 0XF8000734[2:2] = 0x00000000U
  10894. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  10895. // .. L2_SEL = 0
  10896. // .. ==> 0XF8000734[4:3] = 0x00000000U
  10897. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  10898. // .. L3_SEL = 0
  10899. // .. ==> 0XF8000734[7:5] = 0x00000000U
  10900. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  10901. // .. Speed = 0
  10902. // .. ==> 0XF8000734[8:8] = 0x00000000U
  10903. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  10904. // .. IO_Type = 3
  10905. // .. ==> 0XF8000734[11:9] = 0x00000003U
  10906. // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
  10907. // .. PULLUP = 0
  10908. // .. ==> 0XF8000734[12:12] = 0x00000000U
  10909. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  10910. // .. DisableRcvr = 0
  10911. // .. ==> 0XF8000734[13:13] = 0x00000000U
  10912. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  10913. // ..
  10914. EMIT_MASKWRITE(0XF8000734, 0x00003FFFU ,0x00000600U),
  10915. // .. TRI_ENABLE = 0
  10916. // .. ==> 0XF8000738[0:0] = 0x00000000U
  10917. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  10918. // .. L0_SEL = 0
  10919. // .. ==> 0XF8000738[1:1] = 0x00000000U
  10920. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  10921. // .. L1_SEL = 0
  10922. // .. ==> 0XF8000738[2:2] = 0x00000000U
  10923. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  10924. // .. L2_SEL = 0
  10925. // .. ==> 0XF8000738[4:3] = 0x00000000U
  10926. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  10927. // .. L3_SEL = 0
  10928. // .. ==> 0XF8000738[7:5] = 0x00000000U
  10929. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  10930. // .. Speed = 0
  10931. // .. ==> 0XF8000738[8:8] = 0x00000000U
  10932. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  10933. // .. IO_Type = 3
  10934. // .. ==> 0XF8000738[11:9] = 0x00000003U
  10935. // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
  10936. // .. PULLUP = 0
  10937. // .. ==> 0XF8000738[12:12] = 0x00000000U
  10938. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  10939. // .. DisableRcvr = 0
  10940. // .. ==> 0XF8000738[13:13] = 0x00000000U
  10941. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  10942. // ..
  10943. EMIT_MASKWRITE(0XF8000738, 0x00003FFFU ,0x00000600U),
  10944. // .. TRI_ENABLE = 0
  10945. // .. ==> 0XF800073C[0:0] = 0x00000000U
  10946. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  10947. // .. L0_SEL = 0
  10948. // .. ==> 0XF800073C[1:1] = 0x00000000U
  10949. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  10950. // .. L1_SEL = 0
  10951. // .. ==> 0XF800073C[2:2] = 0x00000000U
  10952. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  10953. // .. L2_SEL = 0
  10954. // .. ==> 0XF800073C[4:3] = 0x00000000U
  10955. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  10956. // .. L3_SEL = 0
  10957. // .. ==> 0XF800073C[7:5] = 0x00000000U
  10958. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  10959. // .. Speed = 0
  10960. // .. ==> 0XF800073C[8:8] = 0x00000000U
  10961. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  10962. // .. IO_Type = 3
  10963. // .. ==> 0XF800073C[11:9] = 0x00000003U
  10964. // .. ==> MASK : 0x00000E00U VAL : 0x00000600U
  10965. // .. PULLUP = 0
  10966. // .. ==> 0XF800073C[12:12] = 0x00000000U
  10967. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  10968. // .. DisableRcvr = 0
  10969. // .. ==> 0XF800073C[13:13] = 0x00000000U
  10970. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  10971. // ..
  10972. EMIT_MASKWRITE(0XF800073C, 0x00003FFFU ,0x00000600U),
  10973. // .. TRI_ENABLE = 0
  10974. // .. ==> 0XF8000740[0:0] = 0x00000000U
  10975. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  10976. // .. L0_SEL = 1
  10977. // .. ==> 0XF8000740[1:1] = 0x00000001U
  10978. // .. ==> MASK : 0x00000002U VAL : 0x00000002U
  10979. // .. L1_SEL = 0
  10980. // .. ==> 0XF8000740[2:2] = 0x00000000U
  10981. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  10982. // .. L2_SEL = 0
  10983. // .. ==> 0XF8000740[4:3] = 0x00000000U
  10984. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  10985. // .. L3_SEL = 0
  10986. // .. ==> 0XF8000740[7:5] = 0x00000000U
  10987. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  10988. // .. Speed = 0
  10989. // .. ==> 0XF8000740[8:8] = 0x00000000U
  10990. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  10991. // .. IO_Type = 1
  10992. // .. ==> 0XF8000740[11:9] = 0x00000001U
  10993. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  10994. // .. PULLUP = 0
  10995. // .. ==> 0XF8000740[12:12] = 0x00000000U
  10996. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  10997. // .. DisableRcvr = 0
  10998. // .. ==> 0XF8000740[13:13] = 0x00000000U
  10999. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  11000. // ..
  11001. EMIT_MASKWRITE(0XF8000740, 0x00003FFFU ,0x00000202U),
  11002. // .. TRI_ENABLE = 0
  11003. // .. ==> 0XF8000744[0:0] = 0x00000000U
  11004. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  11005. // .. L0_SEL = 1
  11006. // .. ==> 0XF8000744[1:1] = 0x00000001U
  11007. // .. ==> MASK : 0x00000002U VAL : 0x00000002U
  11008. // .. L1_SEL = 0
  11009. // .. ==> 0XF8000744[2:2] = 0x00000000U
  11010. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  11011. // .. L2_SEL = 0
  11012. // .. ==> 0XF8000744[4:3] = 0x00000000U
  11013. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  11014. // .. L3_SEL = 0
  11015. // .. ==> 0XF8000744[7:5] = 0x00000000U
  11016. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  11017. // .. Speed = 0
  11018. // .. ==> 0XF8000744[8:8] = 0x00000000U
  11019. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  11020. // .. IO_Type = 1
  11021. // .. ==> 0XF8000744[11:9] = 0x00000001U
  11022. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  11023. // .. PULLUP = 0
  11024. // .. ==> 0XF8000744[12:12] = 0x00000000U
  11025. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  11026. // .. DisableRcvr = 0
  11027. // .. ==> 0XF8000744[13:13] = 0x00000000U
  11028. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  11029. // ..
  11030. EMIT_MASKWRITE(0XF8000744, 0x00003FFFU ,0x00000202U),
  11031. // .. TRI_ENABLE = 0
  11032. // .. ==> 0XF8000748[0:0] = 0x00000000U
  11033. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  11034. // .. L0_SEL = 1
  11035. // .. ==> 0XF8000748[1:1] = 0x00000001U
  11036. // .. ==> MASK : 0x00000002U VAL : 0x00000002U
  11037. // .. L1_SEL = 0
  11038. // .. ==> 0XF8000748[2:2] = 0x00000000U
  11039. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  11040. // .. L2_SEL = 0
  11041. // .. ==> 0XF8000748[4:3] = 0x00000000U
  11042. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  11043. // .. L3_SEL = 0
  11044. // .. ==> 0XF8000748[7:5] = 0x00000000U
  11045. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  11046. // .. Speed = 0
  11047. // .. ==> 0XF8000748[8:8] = 0x00000000U
  11048. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  11049. // .. IO_Type = 1
  11050. // .. ==> 0XF8000748[11:9] = 0x00000001U
  11051. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  11052. // .. PULLUP = 0
  11053. // .. ==> 0XF8000748[12:12] = 0x00000000U
  11054. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  11055. // .. DisableRcvr = 0
  11056. // .. ==> 0XF8000748[13:13] = 0x00000000U
  11057. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  11058. // ..
  11059. EMIT_MASKWRITE(0XF8000748, 0x00003FFFU ,0x00000202U),
  11060. // .. TRI_ENABLE = 0
  11061. // .. ==> 0XF800074C[0:0] = 0x00000000U
  11062. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  11063. // .. L0_SEL = 1
  11064. // .. ==> 0XF800074C[1:1] = 0x00000001U
  11065. // .. ==> MASK : 0x00000002U VAL : 0x00000002U
  11066. // .. L1_SEL = 0
  11067. // .. ==> 0XF800074C[2:2] = 0x00000000U
  11068. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  11069. // .. L2_SEL = 0
  11070. // .. ==> 0XF800074C[4:3] = 0x00000000U
  11071. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  11072. // .. L3_SEL = 0
  11073. // .. ==> 0XF800074C[7:5] = 0x00000000U
  11074. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  11075. // .. Speed = 0
  11076. // .. ==> 0XF800074C[8:8] = 0x00000000U
  11077. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  11078. // .. IO_Type = 1
  11079. // .. ==> 0XF800074C[11:9] = 0x00000001U
  11080. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  11081. // .. PULLUP = 0
  11082. // .. ==> 0XF800074C[12:12] = 0x00000000U
  11083. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  11084. // .. DisableRcvr = 0
  11085. // .. ==> 0XF800074C[13:13] = 0x00000000U
  11086. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  11087. // ..
  11088. EMIT_MASKWRITE(0XF800074C, 0x00003FFFU ,0x00000202U),
  11089. // .. TRI_ENABLE = 0
  11090. // .. ==> 0XF8000750[0:0] = 0x00000000U
  11091. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  11092. // .. L0_SEL = 1
  11093. // .. ==> 0XF8000750[1:1] = 0x00000001U
  11094. // .. ==> MASK : 0x00000002U VAL : 0x00000002U
  11095. // .. L1_SEL = 0
  11096. // .. ==> 0XF8000750[2:2] = 0x00000000U
  11097. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  11098. // .. L2_SEL = 0
  11099. // .. ==> 0XF8000750[4:3] = 0x00000000U
  11100. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  11101. // .. L3_SEL = 0
  11102. // .. ==> 0XF8000750[7:5] = 0x00000000U
  11103. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  11104. // .. Speed = 0
  11105. // .. ==> 0XF8000750[8:8] = 0x00000000U
  11106. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  11107. // .. IO_Type = 1
  11108. // .. ==> 0XF8000750[11:9] = 0x00000001U
  11109. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  11110. // .. PULLUP = 0
  11111. // .. ==> 0XF8000750[12:12] = 0x00000000U
  11112. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  11113. // .. DisableRcvr = 0
  11114. // .. ==> 0XF8000750[13:13] = 0x00000000U
  11115. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  11116. // ..
  11117. EMIT_MASKWRITE(0XF8000750, 0x00003FFFU ,0x00000202U),
  11118. // .. TRI_ENABLE = 0
  11119. // .. ==> 0XF8000754[0:0] = 0x00000000U
  11120. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  11121. // .. L0_SEL = 1
  11122. // .. ==> 0XF8000754[1:1] = 0x00000001U
  11123. // .. ==> MASK : 0x00000002U VAL : 0x00000002U
  11124. // .. L1_SEL = 0
  11125. // .. ==> 0XF8000754[2:2] = 0x00000000U
  11126. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  11127. // .. L2_SEL = 0
  11128. // .. ==> 0XF8000754[4:3] = 0x00000000U
  11129. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  11130. // .. L3_SEL = 0
  11131. // .. ==> 0XF8000754[7:5] = 0x00000000U
  11132. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  11133. // .. Speed = 0
  11134. // .. ==> 0XF8000754[8:8] = 0x00000000U
  11135. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  11136. // .. IO_Type = 1
  11137. // .. ==> 0XF8000754[11:9] = 0x00000001U
  11138. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  11139. // .. PULLUP = 0
  11140. // .. ==> 0XF8000754[12:12] = 0x00000000U
  11141. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  11142. // .. DisableRcvr = 0
  11143. // .. ==> 0XF8000754[13:13] = 0x00000000U
  11144. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  11145. // ..
  11146. EMIT_MASKWRITE(0XF8000754, 0x00003FFFU ,0x00000202U),
  11147. // .. TRI_ENABLE = 1
  11148. // .. ==> 0XF8000758[0:0] = 0x00000001U
  11149. // .. ==> MASK : 0x00000001U VAL : 0x00000001U
  11150. // .. L0_SEL = 1
  11151. // .. ==> 0XF8000758[1:1] = 0x00000001U
  11152. // .. ==> MASK : 0x00000002U VAL : 0x00000002U
  11153. // .. L1_SEL = 0
  11154. // .. ==> 0XF8000758[2:2] = 0x00000000U
  11155. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  11156. // .. L2_SEL = 0
  11157. // .. ==> 0XF8000758[4:3] = 0x00000000U
  11158. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  11159. // .. L3_SEL = 0
  11160. // .. ==> 0XF8000758[7:5] = 0x00000000U
  11161. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  11162. // .. Speed = 0
  11163. // .. ==> 0XF8000758[8:8] = 0x00000000U
  11164. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  11165. // .. IO_Type = 1
  11166. // .. ==> 0XF8000758[11:9] = 0x00000001U
  11167. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  11168. // .. PULLUP = 0
  11169. // .. ==> 0XF8000758[12:12] = 0x00000000U
  11170. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  11171. // .. DisableRcvr = 0
  11172. // .. ==> 0XF8000758[13:13] = 0x00000000U
  11173. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  11174. // ..
  11175. EMIT_MASKWRITE(0XF8000758, 0x00003FFFU ,0x00000203U),
  11176. // .. TRI_ENABLE = 1
  11177. // .. ==> 0XF800075C[0:0] = 0x00000001U
  11178. // .. ==> MASK : 0x00000001U VAL : 0x00000001U
  11179. // .. L0_SEL = 1
  11180. // .. ==> 0XF800075C[1:1] = 0x00000001U
  11181. // .. ==> MASK : 0x00000002U VAL : 0x00000002U
  11182. // .. L1_SEL = 0
  11183. // .. ==> 0XF800075C[2:2] = 0x00000000U
  11184. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  11185. // .. L2_SEL = 0
  11186. // .. ==> 0XF800075C[4:3] = 0x00000000U
  11187. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  11188. // .. L3_SEL = 0
  11189. // .. ==> 0XF800075C[7:5] = 0x00000000U
  11190. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  11191. // .. Speed = 0
  11192. // .. ==> 0XF800075C[8:8] = 0x00000000U
  11193. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  11194. // .. IO_Type = 1
  11195. // .. ==> 0XF800075C[11:9] = 0x00000001U
  11196. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  11197. // .. PULLUP = 0
  11198. // .. ==> 0XF800075C[12:12] = 0x00000000U
  11199. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  11200. // .. DisableRcvr = 0
  11201. // .. ==> 0XF800075C[13:13] = 0x00000000U
  11202. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  11203. // ..
  11204. EMIT_MASKWRITE(0XF800075C, 0x00003FFFU ,0x00000203U),
  11205. // .. TRI_ENABLE = 1
  11206. // .. ==> 0XF8000760[0:0] = 0x00000001U
  11207. // .. ==> MASK : 0x00000001U VAL : 0x00000001U
  11208. // .. L0_SEL = 1
  11209. // .. ==> 0XF8000760[1:1] = 0x00000001U
  11210. // .. ==> MASK : 0x00000002U VAL : 0x00000002U
  11211. // .. L1_SEL = 0
  11212. // .. ==> 0XF8000760[2:2] = 0x00000000U
  11213. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  11214. // .. L2_SEL = 0
  11215. // .. ==> 0XF8000760[4:3] = 0x00000000U
  11216. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  11217. // .. L3_SEL = 0
  11218. // .. ==> 0XF8000760[7:5] = 0x00000000U
  11219. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  11220. // .. Speed = 0
  11221. // .. ==> 0XF8000760[8:8] = 0x00000000U
  11222. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  11223. // .. IO_Type = 1
  11224. // .. ==> 0XF8000760[11:9] = 0x00000001U
  11225. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  11226. // .. PULLUP = 0
  11227. // .. ==> 0XF8000760[12:12] = 0x00000000U
  11228. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  11229. // .. DisableRcvr = 0
  11230. // .. ==> 0XF8000760[13:13] = 0x00000000U
  11231. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  11232. // ..
  11233. EMIT_MASKWRITE(0XF8000760, 0x00003FFFU ,0x00000203U),
  11234. // .. TRI_ENABLE = 1
  11235. // .. ==> 0XF8000764[0:0] = 0x00000001U
  11236. // .. ==> MASK : 0x00000001U VAL : 0x00000001U
  11237. // .. L0_SEL = 1
  11238. // .. ==> 0XF8000764[1:1] = 0x00000001U
  11239. // .. ==> MASK : 0x00000002U VAL : 0x00000002U
  11240. // .. L1_SEL = 0
  11241. // .. ==> 0XF8000764[2:2] = 0x00000000U
  11242. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  11243. // .. L2_SEL = 0
  11244. // .. ==> 0XF8000764[4:3] = 0x00000000U
  11245. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  11246. // .. L3_SEL = 0
  11247. // .. ==> 0XF8000764[7:5] = 0x00000000U
  11248. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  11249. // .. Speed = 0
  11250. // .. ==> 0XF8000764[8:8] = 0x00000000U
  11251. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  11252. // .. IO_Type = 1
  11253. // .. ==> 0XF8000764[11:9] = 0x00000001U
  11254. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  11255. // .. PULLUP = 0
  11256. // .. ==> 0XF8000764[12:12] = 0x00000000U
  11257. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  11258. // .. DisableRcvr = 0
  11259. // .. ==> 0XF8000764[13:13] = 0x00000000U
  11260. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  11261. // ..
  11262. EMIT_MASKWRITE(0XF8000764, 0x00003FFFU ,0x00000203U),
  11263. // .. TRI_ENABLE = 1
  11264. // .. ==> 0XF8000768[0:0] = 0x00000001U
  11265. // .. ==> MASK : 0x00000001U VAL : 0x00000001U
  11266. // .. L0_SEL = 1
  11267. // .. ==> 0XF8000768[1:1] = 0x00000001U
  11268. // .. ==> MASK : 0x00000002U VAL : 0x00000002U
  11269. // .. L1_SEL = 0
  11270. // .. ==> 0XF8000768[2:2] = 0x00000000U
  11271. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  11272. // .. L2_SEL = 0
  11273. // .. ==> 0XF8000768[4:3] = 0x00000000U
  11274. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  11275. // .. L3_SEL = 0
  11276. // .. ==> 0XF8000768[7:5] = 0x00000000U
  11277. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  11278. // .. Speed = 0
  11279. // .. ==> 0XF8000768[8:8] = 0x00000000U
  11280. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  11281. // .. IO_Type = 1
  11282. // .. ==> 0XF8000768[11:9] = 0x00000001U
  11283. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  11284. // .. PULLUP = 0
  11285. // .. ==> 0XF8000768[12:12] = 0x00000000U
  11286. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  11287. // .. DisableRcvr = 0
  11288. // .. ==> 0XF8000768[13:13] = 0x00000000U
  11289. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  11290. // ..
  11291. EMIT_MASKWRITE(0XF8000768, 0x00003FFFU ,0x00000203U),
  11292. // .. TRI_ENABLE = 1
  11293. // .. ==> 0XF800076C[0:0] = 0x00000001U
  11294. // .. ==> MASK : 0x00000001U VAL : 0x00000001U
  11295. // .. L0_SEL = 1
  11296. // .. ==> 0XF800076C[1:1] = 0x00000001U
  11297. // .. ==> MASK : 0x00000002U VAL : 0x00000002U
  11298. // .. L1_SEL = 0
  11299. // .. ==> 0XF800076C[2:2] = 0x00000000U
  11300. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  11301. // .. L2_SEL = 0
  11302. // .. ==> 0XF800076C[4:3] = 0x00000000U
  11303. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  11304. // .. L3_SEL = 0
  11305. // .. ==> 0XF800076C[7:5] = 0x00000000U
  11306. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  11307. // .. Speed = 0
  11308. // .. ==> 0XF800076C[8:8] = 0x00000000U
  11309. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  11310. // .. IO_Type = 1
  11311. // .. ==> 0XF800076C[11:9] = 0x00000001U
  11312. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  11313. // .. PULLUP = 0
  11314. // .. ==> 0XF800076C[12:12] = 0x00000000U
  11315. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  11316. // .. DisableRcvr = 0
  11317. // .. ==> 0XF800076C[13:13] = 0x00000000U
  11318. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  11319. // ..
  11320. EMIT_MASKWRITE(0XF800076C, 0x00003FFFU ,0x00000203U),
  11321. // .. TRI_ENABLE = 0
  11322. // .. ==> 0XF8000770[0:0] = 0x00000000U
  11323. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  11324. // .. L0_SEL = 0
  11325. // .. ==> 0XF8000770[1:1] = 0x00000000U
  11326. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  11327. // .. L1_SEL = 1
  11328. // .. ==> 0XF8000770[2:2] = 0x00000001U
  11329. // .. ==> MASK : 0x00000004U VAL : 0x00000004U
  11330. // .. L2_SEL = 0
  11331. // .. ==> 0XF8000770[4:3] = 0x00000000U
  11332. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  11333. // .. L3_SEL = 0
  11334. // .. ==> 0XF8000770[7:5] = 0x00000000U
  11335. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  11336. // .. Speed = 0
  11337. // .. ==> 0XF8000770[8:8] = 0x00000000U
  11338. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  11339. // .. IO_Type = 1
  11340. // .. ==> 0XF8000770[11:9] = 0x00000001U
  11341. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  11342. // .. PULLUP = 0
  11343. // .. ==> 0XF8000770[12:12] = 0x00000000U
  11344. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  11345. // .. DisableRcvr = 0
  11346. // .. ==> 0XF8000770[13:13] = 0x00000000U
  11347. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  11348. // ..
  11349. EMIT_MASKWRITE(0XF8000770, 0x00003FFFU ,0x00000204U),
  11350. // .. TRI_ENABLE = 1
  11351. // .. ==> 0XF8000774[0:0] = 0x00000001U
  11352. // .. ==> MASK : 0x00000001U VAL : 0x00000001U
  11353. // .. L0_SEL = 0
  11354. // .. ==> 0XF8000774[1:1] = 0x00000000U
  11355. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  11356. // .. L1_SEL = 1
  11357. // .. ==> 0XF8000774[2:2] = 0x00000001U
  11358. // .. ==> MASK : 0x00000004U VAL : 0x00000004U
  11359. // .. L2_SEL = 0
  11360. // .. ==> 0XF8000774[4:3] = 0x00000000U
  11361. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  11362. // .. L3_SEL = 0
  11363. // .. ==> 0XF8000774[7:5] = 0x00000000U
  11364. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  11365. // .. Speed = 0
  11366. // .. ==> 0XF8000774[8:8] = 0x00000000U
  11367. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  11368. // .. IO_Type = 1
  11369. // .. ==> 0XF8000774[11:9] = 0x00000001U
  11370. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  11371. // .. PULLUP = 0
  11372. // .. ==> 0XF8000774[12:12] = 0x00000000U
  11373. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  11374. // .. DisableRcvr = 0
  11375. // .. ==> 0XF8000774[13:13] = 0x00000000U
  11376. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  11377. // ..
  11378. EMIT_MASKWRITE(0XF8000774, 0x00003FFFU ,0x00000205U),
  11379. // .. TRI_ENABLE = 0
  11380. // .. ==> 0XF8000778[0:0] = 0x00000000U
  11381. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  11382. // .. L0_SEL = 0
  11383. // .. ==> 0XF8000778[1:1] = 0x00000000U
  11384. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  11385. // .. L1_SEL = 1
  11386. // .. ==> 0XF8000778[2:2] = 0x00000001U
  11387. // .. ==> MASK : 0x00000004U VAL : 0x00000004U
  11388. // .. L2_SEL = 0
  11389. // .. ==> 0XF8000778[4:3] = 0x00000000U
  11390. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  11391. // .. L3_SEL = 0
  11392. // .. ==> 0XF8000778[7:5] = 0x00000000U
  11393. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  11394. // .. Speed = 0
  11395. // .. ==> 0XF8000778[8:8] = 0x00000000U
  11396. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  11397. // .. IO_Type = 1
  11398. // .. ==> 0XF8000778[11:9] = 0x00000001U
  11399. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  11400. // .. PULLUP = 0
  11401. // .. ==> 0XF8000778[12:12] = 0x00000000U
  11402. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  11403. // .. DisableRcvr = 0
  11404. // .. ==> 0XF8000778[13:13] = 0x00000000U
  11405. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  11406. // ..
  11407. EMIT_MASKWRITE(0XF8000778, 0x00003FFFU ,0x00000204U),
  11408. // .. TRI_ENABLE = 1
  11409. // .. ==> 0XF800077C[0:0] = 0x00000001U
  11410. // .. ==> MASK : 0x00000001U VAL : 0x00000001U
  11411. // .. L0_SEL = 0
  11412. // .. ==> 0XF800077C[1:1] = 0x00000000U
  11413. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  11414. // .. L1_SEL = 1
  11415. // .. ==> 0XF800077C[2:2] = 0x00000001U
  11416. // .. ==> MASK : 0x00000004U VAL : 0x00000004U
  11417. // .. L2_SEL = 0
  11418. // .. ==> 0XF800077C[4:3] = 0x00000000U
  11419. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  11420. // .. L3_SEL = 0
  11421. // .. ==> 0XF800077C[7:5] = 0x00000000U
  11422. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  11423. // .. Speed = 0
  11424. // .. ==> 0XF800077C[8:8] = 0x00000000U
  11425. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  11426. // .. IO_Type = 1
  11427. // .. ==> 0XF800077C[11:9] = 0x00000001U
  11428. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  11429. // .. PULLUP = 0
  11430. // .. ==> 0XF800077C[12:12] = 0x00000000U
  11431. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  11432. // .. DisableRcvr = 0
  11433. // .. ==> 0XF800077C[13:13] = 0x00000000U
  11434. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  11435. // ..
  11436. EMIT_MASKWRITE(0XF800077C, 0x00003FFFU ,0x00000205U),
  11437. // .. TRI_ENABLE = 0
  11438. // .. ==> 0XF8000780[0:0] = 0x00000000U
  11439. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  11440. // .. L0_SEL = 0
  11441. // .. ==> 0XF8000780[1:1] = 0x00000000U
  11442. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  11443. // .. L1_SEL = 1
  11444. // .. ==> 0XF8000780[2:2] = 0x00000001U
  11445. // .. ==> MASK : 0x00000004U VAL : 0x00000004U
  11446. // .. L2_SEL = 0
  11447. // .. ==> 0XF8000780[4:3] = 0x00000000U
  11448. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  11449. // .. L3_SEL = 0
  11450. // .. ==> 0XF8000780[7:5] = 0x00000000U
  11451. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  11452. // .. Speed = 0
  11453. // .. ==> 0XF8000780[8:8] = 0x00000000U
  11454. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  11455. // .. IO_Type = 1
  11456. // .. ==> 0XF8000780[11:9] = 0x00000001U
  11457. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  11458. // .. PULLUP = 0
  11459. // .. ==> 0XF8000780[12:12] = 0x00000000U
  11460. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  11461. // .. DisableRcvr = 0
  11462. // .. ==> 0XF8000780[13:13] = 0x00000000U
  11463. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  11464. // ..
  11465. EMIT_MASKWRITE(0XF8000780, 0x00003FFFU ,0x00000204U),
  11466. // .. TRI_ENABLE = 0
  11467. // .. ==> 0XF8000784[0:0] = 0x00000000U
  11468. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  11469. // .. L0_SEL = 0
  11470. // .. ==> 0XF8000784[1:1] = 0x00000000U
  11471. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  11472. // .. L1_SEL = 1
  11473. // .. ==> 0XF8000784[2:2] = 0x00000001U
  11474. // .. ==> MASK : 0x00000004U VAL : 0x00000004U
  11475. // .. L2_SEL = 0
  11476. // .. ==> 0XF8000784[4:3] = 0x00000000U
  11477. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  11478. // .. L3_SEL = 0
  11479. // .. ==> 0XF8000784[7:5] = 0x00000000U
  11480. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  11481. // .. Speed = 0
  11482. // .. ==> 0XF8000784[8:8] = 0x00000000U
  11483. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  11484. // .. IO_Type = 1
  11485. // .. ==> 0XF8000784[11:9] = 0x00000001U
  11486. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  11487. // .. PULLUP = 0
  11488. // .. ==> 0XF8000784[12:12] = 0x00000000U
  11489. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  11490. // .. DisableRcvr = 0
  11491. // .. ==> 0XF8000784[13:13] = 0x00000000U
  11492. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  11493. // ..
  11494. EMIT_MASKWRITE(0XF8000784, 0x00003FFFU ,0x00000204U),
  11495. // .. TRI_ENABLE = 0
  11496. // .. ==> 0XF8000788[0:0] = 0x00000000U
  11497. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  11498. // .. L0_SEL = 0
  11499. // .. ==> 0XF8000788[1:1] = 0x00000000U
  11500. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  11501. // .. L1_SEL = 1
  11502. // .. ==> 0XF8000788[2:2] = 0x00000001U
  11503. // .. ==> MASK : 0x00000004U VAL : 0x00000004U
  11504. // .. L2_SEL = 0
  11505. // .. ==> 0XF8000788[4:3] = 0x00000000U
  11506. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  11507. // .. L3_SEL = 0
  11508. // .. ==> 0XF8000788[7:5] = 0x00000000U
  11509. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  11510. // .. Speed = 0
  11511. // .. ==> 0XF8000788[8:8] = 0x00000000U
  11512. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  11513. // .. IO_Type = 1
  11514. // .. ==> 0XF8000788[11:9] = 0x00000001U
  11515. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  11516. // .. PULLUP = 0
  11517. // .. ==> 0XF8000788[12:12] = 0x00000000U
  11518. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  11519. // .. DisableRcvr = 0
  11520. // .. ==> 0XF8000788[13:13] = 0x00000000U
  11521. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  11522. // ..
  11523. EMIT_MASKWRITE(0XF8000788, 0x00003FFFU ,0x00000204U),
  11524. // .. TRI_ENABLE = 0
  11525. // .. ==> 0XF800078C[0:0] = 0x00000000U
  11526. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  11527. // .. L0_SEL = 0
  11528. // .. ==> 0XF800078C[1:1] = 0x00000000U
  11529. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  11530. // .. L1_SEL = 1
  11531. // .. ==> 0XF800078C[2:2] = 0x00000001U
  11532. // .. ==> MASK : 0x00000004U VAL : 0x00000004U
  11533. // .. L2_SEL = 0
  11534. // .. ==> 0XF800078C[4:3] = 0x00000000U
  11535. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  11536. // .. L3_SEL = 0
  11537. // .. ==> 0XF800078C[7:5] = 0x00000000U
  11538. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  11539. // .. Speed = 0
  11540. // .. ==> 0XF800078C[8:8] = 0x00000000U
  11541. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  11542. // .. IO_Type = 1
  11543. // .. ==> 0XF800078C[11:9] = 0x00000001U
  11544. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  11545. // .. PULLUP = 0
  11546. // .. ==> 0XF800078C[12:12] = 0x00000000U
  11547. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  11548. // .. DisableRcvr = 0
  11549. // .. ==> 0XF800078C[13:13] = 0x00000000U
  11550. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  11551. // ..
  11552. EMIT_MASKWRITE(0XF800078C, 0x00003FFFU ,0x00000204U),
  11553. // .. TRI_ENABLE = 1
  11554. // .. ==> 0XF8000790[0:0] = 0x00000001U
  11555. // .. ==> MASK : 0x00000001U VAL : 0x00000001U
  11556. // .. L0_SEL = 0
  11557. // .. ==> 0XF8000790[1:1] = 0x00000000U
  11558. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  11559. // .. L1_SEL = 1
  11560. // .. ==> 0XF8000790[2:2] = 0x00000001U
  11561. // .. ==> MASK : 0x00000004U VAL : 0x00000004U
  11562. // .. L2_SEL = 0
  11563. // .. ==> 0XF8000790[4:3] = 0x00000000U
  11564. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  11565. // .. L3_SEL = 0
  11566. // .. ==> 0XF8000790[7:5] = 0x00000000U
  11567. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  11568. // .. Speed = 0
  11569. // .. ==> 0XF8000790[8:8] = 0x00000000U
  11570. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  11571. // .. IO_Type = 1
  11572. // .. ==> 0XF8000790[11:9] = 0x00000001U
  11573. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  11574. // .. PULLUP = 0
  11575. // .. ==> 0XF8000790[12:12] = 0x00000000U
  11576. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  11577. // .. DisableRcvr = 0
  11578. // .. ==> 0XF8000790[13:13] = 0x00000000U
  11579. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  11580. // ..
  11581. EMIT_MASKWRITE(0XF8000790, 0x00003FFFU ,0x00000205U),
  11582. // .. TRI_ENABLE = 0
  11583. // .. ==> 0XF8000794[0:0] = 0x00000000U
  11584. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  11585. // .. L0_SEL = 0
  11586. // .. ==> 0XF8000794[1:1] = 0x00000000U
  11587. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  11588. // .. L1_SEL = 1
  11589. // .. ==> 0XF8000794[2:2] = 0x00000001U
  11590. // .. ==> MASK : 0x00000004U VAL : 0x00000004U
  11591. // .. L2_SEL = 0
  11592. // .. ==> 0XF8000794[4:3] = 0x00000000U
  11593. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  11594. // .. L3_SEL = 0
  11595. // .. ==> 0XF8000794[7:5] = 0x00000000U
  11596. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  11597. // .. Speed = 0
  11598. // .. ==> 0XF8000794[8:8] = 0x00000000U
  11599. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  11600. // .. IO_Type = 1
  11601. // .. ==> 0XF8000794[11:9] = 0x00000001U
  11602. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  11603. // .. PULLUP = 0
  11604. // .. ==> 0XF8000794[12:12] = 0x00000000U
  11605. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  11606. // .. DisableRcvr = 0
  11607. // .. ==> 0XF8000794[13:13] = 0x00000000U
  11608. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  11609. // ..
  11610. EMIT_MASKWRITE(0XF8000794, 0x00003FFFU ,0x00000204U),
  11611. // .. TRI_ENABLE = 0
  11612. // .. ==> 0XF8000798[0:0] = 0x00000000U
  11613. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  11614. // .. L0_SEL = 0
  11615. // .. ==> 0XF8000798[1:1] = 0x00000000U
  11616. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  11617. // .. L1_SEL = 1
  11618. // .. ==> 0XF8000798[2:2] = 0x00000001U
  11619. // .. ==> MASK : 0x00000004U VAL : 0x00000004U
  11620. // .. L2_SEL = 0
  11621. // .. ==> 0XF8000798[4:3] = 0x00000000U
  11622. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  11623. // .. L3_SEL = 0
  11624. // .. ==> 0XF8000798[7:5] = 0x00000000U
  11625. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  11626. // .. Speed = 0
  11627. // .. ==> 0XF8000798[8:8] = 0x00000000U
  11628. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  11629. // .. IO_Type = 1
  11630. // .. ==> 0XF8000798[11:9] = 0x00000001U
  11631. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  11632. // .. PULLUP = 0
  11633. // .. ==> 0XF8000798[12:12] = 0x00000000U
  11634. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  11635. // .. DisableRcvr = 0
  11636. // .. ==> 0XF8000798[13:13] = 0x00000000U
  11637. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  11638. // ..
  11639. EMIT_MASKWRITE(0XF8000798, 0x00003FFFU ,0x00000204U),
  11640. // .. TRI_ENABLE = 0
  11641. // .. ==> 0XF800079C[0:0] = 0x00000000U
  11642. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  11643. // .. L0_SEL = 0
  11644. // .. ==> 0XF800079C[1:1] = 0x00000000U
  11645. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  11646. // .. L1_SEL = 1
  11647. // .. ==> 0XF800079C[2:2] = 0x00000001U
  11648. // .. ==> MASK : 0x00000004U VAL : 0x00000004U
  11649. // .. L2_SEL = 0
  11650. // .. ==> 0XF800079C[4:3] = 0x00000000U
  11651. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  11652. // .. L3_SEL = 0
  11653. // .. ==> 0XF800079C[7:5] = 0x00000000U
  11654. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  11655. // .. Speed = 0
  11656. // .. ==> 0XF800079C[8:8] = 0x00000000U
  11657. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  11658. // .. IO_Type = 1
  11659. // .. ==> 0XF800079C[11:9] = 0x00000001U
  11660. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  11661. // .. PULLUP = 0
  11662. // .. ==> 0XF800079C[12:12] = 0x00000000U
  11663. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  11664. // .. DisableRcvr = 0
  11665. // .. ==> 0XF800079C[13:13] = 0x00000000U
  11666. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  11667. // ..
  11668. EMIT_MASKWRITE(0XF800079C, 0x00003FFFU ,0x00000204U),
  11669. // .. TRI_ENABLE = 0
  11670. // .. ==> 0XF80007A0[0:0] = 0x00000000U
  11671. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  11672. // .. L0_SEL = 0
  11673. // .. ==> 0XF80007A0[1:1] = 0x00000000U
  11674. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  11675. // .. L1_SEL = 0
  11676. // .. ==> 0XF80007A0[2:2] = 0x00000000U
  11677. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  11678. // .. L2_SEL = 0
  11679. // .. ==> 0XF80007A0[4:3] = 0x00000000U
  11680. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  11681. // .. L3_SEL = 4
  11682. // .. ==> 0XF80007A0[7:5] = 0x00000004U
  11683. // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
  11684. // .. Speed = 0
  11685. // .. ==> 0XF80007A0[8:8] = 0x00000000U
  11686. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  11687. // .. IO_Type = 1
  11688. // .. ==> 0XF80007A0[11:9] = 0x00000001U
  11689. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  11690. // .. PULLUP = 0
  11691. // .. ==> 0XF80007A0[12:12] = 0x00000000U
  11692. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  11693. // .. DisableRcvr = 0
  11694. // .. ==> 0XF80007A0[13:13] = 0x00000000U
  11695. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  11696. // ..
  11697. EMIT_MASKWRITE(0XF80007A0, 0x00003FFFU ,0x00000280U),
  11698. // .. TRI_ENABLE = 0
  11699. // .. ==> 0XF80007A4[0:0] = 0x00000000U
  11700. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  11701. // .. L0_SEL = 0
  11702. // .. ==> 0XF80007A4[1:1] = 0x00000000U
  11703. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  11704. // .. L1_SEL = 0
  11705. // .. ==> 0XF80007A4[2:2] = 0x00000000U
  11706. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  11707. // .. L2_SEL = 0
  11708. // .. ==> 0XF80007A4[4:3] = 0x00000000U
  11709. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  11710. // .. L3_SEL = 4
  11711. // .. ==> 0XF80007A4[7:5] = 0x00000004U
  11712. // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
  11713. // .. Speed = 0
  11714. // .. ==> 0XF80007A4[8:8] = 0x00000000U
  11715. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  11716. // .. IO_Type = 1
  11717. // .. ==> 0XF80007A4[11:9] = 0x00000001U
  11718. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  11719. // .. PULLUP = 0
  11720. // .. ==> 0XF80007A4[12:12] = 0x00000000U
  11721. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  11722. // .. DisableRcvr = 0
  11723. // .. ==> 0XF80007A4[13:13] = 0x00000000U
  11724. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  11725. // ..
  11726. EMIT_MASKWRITE(0XF80007A4, 0x00003FFFU ,0x00000280U),
  11727. // .. TRI_ENABLE = 0
  11728. // .. ==> 0XF80007A8[0:0] = 0x00000000U
  11729. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  11730. // .. L0_SEL = 0
  11731. // .. ==> 0XF80007A8[1:1] = 0x00000000U
  11732. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  11733. // .. L1_SEL = 0
  11734. // .. ==> 0XF80007A8[2:2] = 0x00000000U
  11735. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  11736. // .. L2_SEL = 0
  11737. // .. ==> 0XF80007A8[4:3] = 0x00000000U
  11738. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  11739. // .. L3_SEL = 4
  11740. // .. ==> 0XF80007A8[7:5] = 0x00000004U
  11741. // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
  11742. // .. Speed = 0
  11743. // .. ==> 0XF80007A8[8:8] = 0x00000000U
  11744. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  11745. // .. IO_Type = 1
  11746. // .. ==> 0XF80007A8[11:9] = 0x00000001U
  11747. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  11748. // .. PULLUP = 0
  11749. // .. ==> 0XF80007A8[12:12] = 0x00000000U
  11750. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  11751. // .. DisableRcvr = 0
  11752. // .. ==> 0XF80007A8[13:13] = 0x00000000U
  11753. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  11754. // ..
  11755. EMIT_MASKWRITE(0XF80007A8, 0x00003FFFU ,0x00000280U),
  11756. // .. TRI_ENABLE = 0
  11757. // .. ==> 0XF80007AC[0:0] = 0x00000000U
  11758. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  11759. // .. L0_SEL = 0
  11760. // .. ==> 0XF80007AC[1:1] = 0x00000000U
  11761. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  11762. // .. L1_SEL = 0
  11763. // .. ==> 0XF80007AC[2:2] = 0x00000000U
  11764. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  11765. // .. L2_SEL = 0
  11766. // .. ==> 0XF80007AC[4:3] = 0x00000000U
  11767. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  11768. // .. L3_SEL = 4
  11769. // .. ==> 0XF80007AC[7:5] = 0x00000004U
  11770. // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
  11771. // .. Speed = 0
  11772. // .. ==> 0XF80007AC[8:8] = 0x00000000U
  11773. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  11774. // .. IO_Type = 1
  11775. // .. ==> 0XF80007AC[11:9] = 0x00000001U
  11776. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  11777. // .. PULLUP = 0
  11778. // .. ==> 0XF80007AC[12:12] = 0x00000000U
  11779. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  11780. // .. DisableRcvr = 0
  11781. // .. ==> 0XF80007AC[13:13] = 0x00000000U
  11782. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  11783. // ..
  11784. EMIT_MASKWRITE(0XF80007AC, 0x00003FFFU ,0x00000280U),
  11785. // .. TRI_ENABLE = 0
  11786. // .. ==> 0XF80007B0[0:0] = 0x00000000U
  11787. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  11788. // .. L0_SEL = 0
  11789. // .. ==> 0XF80007B0[1:1] = 0x00000000U
  11790. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  11791. // .. L1_SEL = 0
  11792. // .. ==> 0XF80007B0[2:2] = 0x00000000U
  11793. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  11794. // .. L2_SEL = 0
  11795. // .. ==> 0XF80007B0[4:3] = 0x00000000U
  11796. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  11797. // .. L3_SEL = 4
  11798. // .. ==> 0XF80007B0[7:5] = 0x00000004U
  11799. // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
  11800. // .. Speed = 0
  11801. // .. ==> 0XF80007B0[8:8] = 0x00000000U
  11802. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  11803. // .. IO_Type = 1
  11804. // .. ==> 0XF80007B0[11:9] = 0x00000001U
  11805. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  11806. // .. PULLUP = 0
  11807. // .. ==> 0XF80007B0[12:12] = 0x00000000U
  11808. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  11809. // .. DisableRcvr = 0
  11810. // .. ==> 0XF80007B0[13:13] = 0x00000000U
  11811. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  11812. // ..
  11813. EMIT_MASKWRITE(0XF80007B0, 0x00003FFFU ,0x00000280U),
  11814. // .. TRI_ENABLE = 0
  11815. // .. ==> 0XF80007B4[0:0] = 0x00000000U
  11816. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  11817. // .. L0_SEL = 0
  11818. // .. ==> 0XF80007B4[1:1] = 0x00000000U
  11819. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  11820. // .. L1_SEL = 0
  11821. // .. ==> 0XF80007B4[2:2] = 0x00000000U
  11822. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  11823. // .. L2_SEL = 0
  11824. // .. ==> 0XF80007B4[4:3] = 0x00000000U
  11825. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  11826. // .. L3_SEL = 4
  11827. // .. ==> 0XF80007B4[7:5] = 0x00000004U
  11828. // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
  11829. // .. Speed = 0
  11830. // .. ==> 0XF80007B4[8:8] = 0x00000000U
  11831. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  11832. // .. IO_Type = 1
  11833. // .. ==> 0XF80007B4[11:9] = 0x00000001U
  11834. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  11835. // .. PULLUP = 0
  11836. // .. ==> 0XF80007B4[12:12] = 0x00000000U
  11837. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  11838. // .. DisableRcvr = 0
  11839. // .. ==> 0XF80007B4[13:13] = 0x00000000U
  11840. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  11841. // ..
  11842. EMIT_MASKWRITE(0XF80007B4, 0x00003FFFU ,0x00000280U),
  11843. // .. TRI_ENABLE = 1
  11844. // .. ==> 0XF80007B8[0:0] = 0x00000001U
  11845. // .. ==> MASK : 0x00000001U VAL : 0x00000001U
  11846. // .. Speed = 0
  11847. // .. ==> 0XF80007B8[8:8] = 0x00000000U
  11848. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  11849. // .. IO_Type = 1
  11850. // .. ==> 0XF80007B8[11:9] = 0x00000001U
  11851. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  11852. // .. PULLUP = 0
  11853. // .. ==> 0XF80007B8[12:12] = 0x00000000U
  11854. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  11855. // .. DisableRcvr = 0
  11856. // .. ==> 0XF80007B8[13:13] = 0x00000000U
  11857. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  11858. // ..
  11859. EMIT_MASKWRITE(0XF80007B8, 0x00003F01U ,0x00000201U),
  11860. // .. TRI_ENABLE = 0
  11861. // .. ==> 0XF80007BC[0:0] = 0x00000000U
  11862. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  11863. // .. L0_SEL = 0
  11864. // .. ==> 0XF80007BC[1:1] = 0x00000000U
  11865. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  11866. // .. L1_SEL = 0
  11867. // .. ==> 0XF80007BC[2:2] = 0x00000000U
  11868. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  11869. // .. L2_SEL = 0
  11870. // .. ==> 0XF80007BC[4:3] = 0x00000000U
  11871. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  11872. // .. L3_SEL = 0
  11873. // .. ==> 0XF80007BC[7:5] = 0x00000000U
  11874. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  11875. // .. Speed = 0
  11876. // .. ==> 0XF80007BC[8:8] = 0x00000000U
  11877. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  11878. // .. IO_Type = 1
  11879. // .. ==> 0XF80007BC[11:9] = 0x00000001U
  11880. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  11881. // .. PULLUP = 0
  11882. // .. ==> 0XF80007BC[12:12] = 0x00000000U
  11883. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  11884. // .. DisableRcvr = 0
  11885. // .. ==> 0XF80007BC[13:13] = 0x00000000U
  11886. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  11887. // ..
  11888. EMIT_MASKWRITE(0XF80007BC, 0x00003FFFU ,0x00000200U),
  11889. // .. TRI_ENABLE = 0
  11890. // .. ==> 0XF80007C0[0:0] = 0x00000000U
  11891. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  11892. // .. L0_SEL = 0
  11893. // .. ==> 0XF80007C0[1:1] = 0x00000000U
  11894. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  11895. // .. L1_SEL = 0
  11896. // .. ==> 0XF80007C0[2:2] = 0x00000000U
  11897. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  11898. // .. L2_SEL = 0
  11899. // .. ==> 0XF80007C0[4:3] = 0x00000000U
  11900. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  11901. // .. L3_SEL = 7
  11902. // .. ==> 0XF80007C0[7:5] = 0x00000007U
  11903. // .. ==> MASK : 0x000000E0U VAL : 0x000000E0U
  11904. // .. Speed = 0
  11905. // .. ==> 0XF80007C0[8:8] = 0x00000000U
  11906. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  11907. // .. IO_Type = 1
  11908. // .. ==> 0XF80007C0[11:9] = 0x00000001U
  11909. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  11910. // .. PULLUP = 0
  11911. // .. ==> 0XF80007C0[12:12] = 0x00000000U
  11912. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  11913. // .. DisableRcvr = 0
  11914. // .. ==> 0XF80007C0[13:13] = 0x00000000U
  11915. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  11916. // ..
  11917. EMIT_MASKWRITE(0XF80007C0, 0x00003FFFU ,0x000002E0U),
  11918. // .. TRI_ENABLE = 1
  11919. // .. ==> 0XF80007C4[0:0] = 0x00000001U
  11920. // .. ==> MASK : 0x00000001U VAL : 0x00000001U
  11921. // .. L0_SEL = 0
  11922. // .. ==> 0XF80007C4[1:1] = 0x00000000U
  11923. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  11924. // .. L1_SEL = 0
  11925. // .. ==> 0XF80007C4[2:2] = 0x00000000U
  11926. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  11927. // .. L2_SEL = 0
  11928. // .. ==> 0XF80007C4[4:3] = 0x00000000U
  11929. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  11930. // .. L3_SEL = 7
  11931. // .. ==> 0XF80007C4[7:5] = 0x00000007U
  11932. // .. ==> MASK : 0x000000E0U VAL : 0x000000E0U
  11933. // .. Speed = 0
  11934. // .. ==> 0XF80007C4[8:8] = 0x00000000U
  11935. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  11936. // .. IO_Type = 1
  11937. // .. ==> 0XF80007C4[11:9] = 0x00000001U
  11938. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  11939. // .. PULLUP = 0
  11940. // .. ==> 0XF80007C4[12:12] = 0x00000000U
  11941. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  11942. // .. DisableRcvr = 0
  11943. // .. ==> 0XF80007C4[13:13] = 0x00000000U
  11944. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  11945. // ..
  11946. EMIT_MASKWRITE(0XF80007C4, 0x00003FFFU ,0x000002E1U),
  11947. // .. TRI_ENABLE = 1
  11948. // .. ==> 0XF80007C8[0:0] = 0x00000001U
  11949. // .. ==> MASK : 0x00000001U VAL : 0x00000001U
  11950. // .. Speed = 0
  11951. // .. ==> 0XF80007C8[8:8] = 0x00000000U
  11952. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  11953. // .. IO_Type = 1
  11954. // .. ==> 0XF80007C8[11:9] = 0x00000001U
  11955. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  11956. // .. PULLUP = 0
  11957. // .. ==> 0XF80007C8[12:12] = 0x00000000U
  11958. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  11959. // .. DisableRcvr = 0
  11960. // .. ==> 0XF80007C8[13:13] = 0x00000000U
  11961. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  11962. // ..
  11963. EMIT_MASKWRITE(0XF80007C8, 0x00003F01U ,0x00000201U),
  11964. // .. TRI_ENABLE = 0
  11965. // .. ==> 0XF80007CC[0:0] = 0x00000000U
  11966. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  11967. // .. L0_SEL = 0
  11968. // .. ==> 0XF80007CC[1:1] = 0x00000000U
  11969. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  11970. // .. L1_SEL = 0
  11971. // .. ==> 0XF80007CC[2:2] = 0x00000000U
  11972. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  11973. // .. L2_SEL = 0
  11974. // .. ==> 0XF80007CC[4:3] = 0x00000000U
  11975. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  11976. // .. L3_SEL = 0
  11977. // .. ==> 0XF80007CC[7:5] = 0x00000000U
  11978. // .. ==> MASK : 0x000000E0U VAL : 0x00000000U
  11979. // .. Speed = 0
  11980. // .. ==> 0XF80007CC[8:8] = 0x00000000U
  11981. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  11982. // .. IO_Type = 1
  11983. // .. ==> 0XF80007CC[11:9] = 0x00000001U
  11984. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  11985. // .. PULLUP = 0
  11986. // .. ==> 0XF80007CC[12:12] = 0x00000000U
  11987. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  11988. // .. DisableRcvr = 0
  11989. // .. ==> 0XF80007CC[13:13] = 0x00000000U
  11990. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  11991. // ..
  11992. EMIT_MASKWRITE(0XF80007CC, 0x00003FFFU ,0x00000200U),
  11993. // .. TRI_ENABLE = 0
  11994. // .. ==> 0XF80007D0[0:0] = 0x00000000U
  11995. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  11996. // .. L0_SEL = 0
  11997. // .. ==> 0XF80007D0[1:1] = 0x00000000U
  11998. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  11999. // .. L1_SEL = 0
  12000. // .. ==> 0XF80007D0[2:2] = 0x00000000U
  12001. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  12002. // .. L2_SEL = 0
  12003. // .. ==> 0XF80007D0[4:3] = 0x00000000U
  12004. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  12005. // .. L3_SEL = 4
  12006. // .. ==> 0XF80007D0[7:5] = 0x00000004U
  12007. // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
  12008. // .. Speed = 0
  12009. // .. ==> 0XF80007D0[8:8] = 0x00000000U
  12010. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  12011. // .. IO_Type = 1
  12012. // .. ==> 0XF80007D0[11:9] = 0x00000001U
  12013. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  12014. // .. PULLUP = 0
  12015. // .. ==> 0XF80007D0[12:12] = 0x00000000U
  12016. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  12017. // .. DisableRcvr = 0
  12018. // .. ==> 0XF80007D0[13:13] = 0x00000000U
  12019. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  12020. // ..
  12021. EMIT_MASKWRITE(0XF80007D0, 0x00003FFFU ,0x00000280U),
  12022. // .. TRI_ENABLE = 0
  12023. // .. ==> 0XF80007D4[0:0] = 0x00000000U
  12024. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  12025. // .. L0_SEL = 0
  12026. // .. ==> 0XF80007D4[1:1] = 0x00000000U
  12027. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  12028. // .. L1_SEL = 0
  12029. // .. ==> 0XF80007D4[2:2] = 0x00000000U
  12030. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  12031. // .. L2_SEL = 0
  12032. // .. ==> 0XF80007D4[4:3] = 0x00000000U
  12033. // .. ==> MASK : 0x00000018U VAL : 0x00000000U
  12034. // .. L3_SEL = 4
  12035. // .. ==> 0XF80007D4[7:5] = 0x00000004U
  12036. // .. ==> MASK : 0x000000E0U VAL : 0x00000080U
  12037. // .. Speed = 0
  12038. // .. ==> 0XF80007D4[8:8] = 0x00000000U
  12039. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  12040. // .. IO_Type = 1
  12041. // .. ==> 0XF80007D4[11:9] = 0x00000001U
  12042. // .. ==> MASK : 0x00000E00U VAL : 0x00000200U
  12043. // .. PULLUP = 0
  12044. // .. ==> 0XF80007D4[12:12] = 0x00000000U
  12045. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  12046. // .. DisableRcvr = 0
  12047. // .. ==> 0XF80007D4[13:13] = 0x00000000U
  12048. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  12049. // ..
  12050. EMIT_MASKWRITE(0XF80007D4, 0x00003FFFU ,0x00000280U),
  12051. // .. SDIO0_WP_SEL = 50
  12052. // .. ==> 0XF8000830[5:0] = 0x00000032U
  12053. // .. ==> MASK : 0x0000003FU VAL : 0x00000032U
  12054. // .. SDIO0_CD_SEL = 46
  12055. // .. ==> 0XF8000830[21:16] = 0x0000002EU
  12056. // .. ==> MASK : 0x003F0000U VAL : 0x002E0000U
  12057. // ..
  12058. EMIT_MASKWRITE(0XF8000830, 0x003F003FU ,0x002E0032U),
  12059. // .. FINISH: MIO PROGRAMMING
  12060. // .. START: LOCK IT BACK
  12061. // .. LOCK_KEY = 0X767B
  12062. // .. ==> 0XF8000004[15:0] = 0x0000767BU
  12063. // .. ==> MASK : 0x0000FFFFU VAL : 0x0000767BU
  12064. // ..
  12065. EMIT_MASKWRITE(0XF8000004, 0x0000FFFFU ,0x0000767BU),
  12066. // .. FINISH: LOCK IT BACK
  12067. // FINISH: top
  12068. //
  12069. EMIT_EXIT(),
  12070. //
  12071. };
  12072. unsigned long ps7_peripherals_init_data_1_0[] = {
  12073. // START: top
  12074. // .. START: SLCR SETTINGS
  12075. // .. UNLOCK_KEY = 0XDF0D
  12076. // .. ==> 0XF8000008[15:0] = 0x0000DF0DU
  12077. // .. ==> MASK : 0x0000FFFFU VAL : 0x0000DF0DU
  12078. // ..
  12079. EMIT_MASKWRITE(0XF8000008, 0x0000FFFFU ,0x0000DF0DU),
  12080. // .. FINISH: SLCR SETTINGS
  12081. // .. START: DDR TERM/IBUF_DISABLE_MODE SETTINGS
  12082. // .. IBUF_DISABLE_MODE = 0x1
  12083. // .. ==> 0XF8000B48[7:7] = 0x00000001U
  12084. // .. ==> MASK : 0x00000080U VAL : 0x00000080U
  12085. // .. TERM_DISABLE_MODE = 0x1
  12086. // .. ==> 0XF8000B48[8:8] = 0x00000001U
  12087. // .. ==> MASK : 0x00000100U VAL : 0x00000100U
  12088. // ..
  12089. EMIT_MASKWRITE(0XF8000B48, 0x00000180U ,0x00000180U),
  12090. // .. IBUF_DISABLE_MODE = 0x1
  12091. // .. ==> 0XF8000B4C[7:7] = 0x00000001U
  12092. // .. ==> MASK : 0x00000080U VAL : 0x00000080U
  12093. // .. TERM_DISABLE_MODE = 0x1
  12094. // .. ==> 0XF8000B4C[8:8] = 0x00000001U
  12095. // .. ==> MASK : 0x00000100U VAL : 0x00000100U
  12096. // ..
  12097. EMIT_MASKWRITE(0XF8000B4C, 0x00000180U ,0x00000180U),
  12098. // .. IBUF_DISABLE_MODE = 0x1
  12099. // .. ==> 0XF8000B50[7:7] = 0x00000001U
  12100. // .. ==> MASK : 0x00000080U VAL : 0x00000080U
  12101. // .. TERM_DISABLE_MODE = 0x1
  12102. // .. ==> 0XF8000B50[8:8] = 0x00000001U
  12103. // .. ==> MASK : 0x00000100U VAL : 0x00000100U
  12104. // ..
  12105. EMIT_MASKWRITE(0XF8000B50, 0x00000180U ,0x00000180U),
  12106. // .. IBUF_DISABLE_MODE = 0x1
  12107. // .. ==> 0XF8000B54[7:7] = 0x00000001U
  12108. // .. ==> MASK : 0x00000080U VAL : 0x00000080U
  12109. // .. TERM_DISABLE_MODE = 0x1
  12110. // .. ==> 0XF8000B54[8:8] = 0x00000001U
  12111. // .. ==> MASK : 0x00000100U VAL : 0x00000100U
  12112. // ..
  12113. EMIT_MASKWRITE(0XF8000B54, 0x00000180U ,0x00000180U),
  12114. // .. FINISH: DDR TERM/IBUF_DISABLE_MODE SETTINGS
  12115. // .. START: LOCK IT BACK
  12116. // .. LOCK_KEY = 0X767B
  12117. // .. ==> 0XF8000004[15:0] = 0x0000767BU
  12118. // .. ==> MASK : 0x0000FFFFU VAL : 0x0000767BU
  12119. // ..
  12120. EMIT_MASKWRITE(0XF8000004, 0x0000FFFFU ,0x0000767BU),
  12121. // .. FINISH: LOCK IT BACK
  12122. // .. START: SRAM/NOR SET OPMODE
  12123. // .. FINISH: SRAM/NOR SET OPMODE
  12124. // .. START: UART REGISTERS
  12125. // .. BDIV = 0x6
  12126. // .. ==> 0XE0001034[7:0] = 0x00000006U
  12127. // .. ==> MASK : 0x000000FFU VAL : 0x00000006U
  12128. // ..
  12129. EMIT_MASKWRITE(0XE0001034, 0x000000FFU ,0x00000006U),
  12130. // .. CD = 0x3e
  12131. // .. ==> 0XE0001018[15:0] = 0x0000003EU
  12132. // .. ==> MASK : 0x0000FFFFU VAL : 0x0000003EU
  12133. // ..
  12134. EMIT_MASKWRITE(0XE0001018, 0x0000FFFFU ,0x0000003EU),
  12135. // .. STPBRK = 0x0
  12136. // .. ==> 0XE0001000[8:8] = 0x00000000U
  12137. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  12138. // .. STTBRK = 0x0
  12139. // .. ==> 0XE0001000[7:7] = 0x00000000U
  12140. // .. ==> MASK : 0x00000080U VAL : 0x00000000U
  12141. // .. RSTTO = 0x0
  12142. // .. ==> 0XE0001000[6:6] = 0x00000000U
  12143. // .. ==> MASK : 0x00000040U VAL : 0x00000000U
  12144. // .. TXDIS = 0x0
  12145. // .. ==> 0XE0001000[5:5] = 0x00000000U
  12146. // .. ==> MASK : 0x00000020U VAL : 0x00000000U
  12147. // .. TXEN = 0x1
  12148. // .. ==> 0XE0001000[4:4] = 0x00000001U
  12149. // .. ==> MASK : 0x00000010U VAL : 0x00000010U
  12150. // .. RXDIS = 0x0
  12151. // .. ==> 0XE0001000[3:3] = 0x00000000U
  12152. // .. ==> MASK : 0x00000008U VAL : 0x00000000U
  12153. // .. RXEN = 0x1
  12154. // .. ==> 0XE0001000[2:2] = 0x00000001U
  12155. // .. ==> MASK : 0x00000004U VAL : 0x00000004U
  12156. // .. TXRES = 0x1
  12157. // .. ==> 0XE0001000[1:1] = 0x00000001U
  12158. // .. ==> MASK : 0x00000002U VAL : 0x00000002U
  12159. // .. RXRES = 0x1
  12160. // .. ==> 0XE0001000[0:0] = 0x00000001U
  12161. // .. ==> MASK : 0x00000001U VAL : 0x00000001U
  12162. // ..
  12163. EMIT_MASKWRITE(0XE0001000, 0x000001FFU ,0x00000017U),
  12164. // .. IRMODE = 0x0
  12165. // .. ==> 0XE0001004[11:11] = 0x00000000U
  12166. // .. ==> MASK : 0x00000800U VAL : 0x00000000U
  12167. // .. UCLKEN = 0x0
  12168. // .. ==> 0XE0001004[10:10] = 0x00000000U
  12169. // .. ==> MASK : 0x00000400U VAL : 0x00000000U
  12170. // .. CHMODE = 0x0
  12171. // .. ==> 0XE0001004[9:8] = 0x00000000U
  12172. // .. ==> MASK : 0x00000300U VAL : 0x00000000U
  12173. // .. NBSTOP = 0x0
  12174. // .. ==> 0XE0001004[7:6] = 0x00000000U
  12175. // .. ==> MASK : 0x000000C0U VAL : 0x00000000U
  12176. // .. PAR = 0x4
  12177. // .. ==> 0XE0001004[5:3] = 0x00000004U
  12178. // .. ==> MASK : 0x00000038U VAL : 0x00000020U
  12179. // .. CHRL = 0x0
  12180. // .. ==> 0XE0001004[2:1] = 0x00000000U
  12181. // .. ==> MASK : 0x00000006U VAL : 0x00000000U
  12182. // .. CLKS = 0x0
  12183. // .. ==> 0XE0001004[0:0] = 0x00000000U
  12184. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  12185. // ..
  12186. EMIT_MASKWRITE(0XE0001004, 0x00000FFFU ,0x00000020U),
  12187. // .. FINISH: UART REGISTERS
  12188. // .. START: QSPI REGISTERS
  12189. // .. Holdb_dr = 1
  12190. // .. ==> 0XE000D000[19:19] = 0x00000001U
  12191. // .. ==> MASK : 0x00080000U VAL : 0x00080000U
  12192. // ..
  12193. EMIT_MASKWRITE(0XE000D000, 0x00080000U ,0x00080000U),
  12194. // .. FINISH: QSPI REGISTERS
  12195. // .. START: PL POWER ON RESET REGISTERS
  12196. // .. PCFG_POR_CNT_4K = 0
  12197. // .. ==> 0XF8007000[29:29] = 0x00000000U
  12198. // .. ==> MASK : 0x20000000U VAL : 0x00000000U
  12199. // ..
  12200. EMIT_MASKWRITE(0XF8007000, 0x20000000U ,0x00000000U),
  12201. // .. FINISH: PL POWER ON RESET REGISTERS
  12202. // .. START: SMC TIMING CALCULATION REGISTER UPDATE
  12203. // .. .. START: NAND SET CYCLE
  12204. // .. .. FINISH: NAND SET CYCLE
  12205. // .. .. START: OPMODE
  12206. // .. .. FINISH: OPMODE
  12207. // .. .. START: DIRECT COMMAND
  12208. // .. .. FINISH: DIRECT COMMAND
  12209. // .. .. START: SRAM/NOR CS0 SET CYCLE
  12210. // .. .. FINISH: SRAM/NOR CS0 SET CYCLE
  12211. // .. .. START: DIRECT COMMAND
  12212. // .. .. FINISH: DIRECT COMMAND
  12213. // .. .. START: NOR CS0 BASE ADDRESS
  12214. // .. .. FINISH: NOR CS0 BASE ADDRESS
  12215. // .. .. START: SRAM/NOR CS1 SET CYCLE
  12216. // .. .. FINISH: SRAM/NOR CS1 SET CYCLE
  12217. // .. .. START: DIRECT COMMAND
  12218. // .. .. FINISH: DIRECT COMMAND
  12219. // .. .. START: NOR CS1 BASE ADDRESS
  12220. // .. .. FINISH: NOR CS1 BASE ADDRESS
  12221. // .. .. START: USB RESET
  12222. // .. .. .. START: USB0 RESET
  12223. // .. .. .. .. START: DIR MODE BANK 0
  12224. // .. .. .. .. DIRECTION_0 = 0x80
  12225. // .. .. .. .. ==> 0XE000A204[31:0] = 0x00000080U
  12226. // .. .. .. .. ==> MASK : 0xFFFFFFFFU VAL : 0x00000080U
  12227. // .. .. .. ..
  12228. EMIT_MASKWRITE(0XE000A204, 0xFFFFFFFFU ,0x00000080U),
  12229. // .. .. .. .. FINISH: DIR MODE BANK 0
  12230. // .. .. .. .. START: DIR MODE BANK 1
  12231. // .. .. .. .. FINISH: DIR MODE BANK 1
  12232. // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
  12233. // .. .. .. .. MASK_0_LSW = 0xff7f
  12234. // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000FF7FU
  12235. // .. .. .. .. ==> MASK : 0xFFFF0000U VAL : 0xFF7F0000U
  12236. // .. .. .. .. DATA_0_LSW = 0x80
  12237. // .. .. .. .. ==> 0XE000A000[15:0] = 0x00000080U
  12238. // .. .. .. .. ==> MASK : 0x0000FFFFU VAL : 0x00000080U
  12239. // .. .. .. ..
  12240. EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xFF7F0080U),
  12241. // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
  12242. // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
  12243. // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
  12244. // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
  12245. // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
  12246. // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
  12247. // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
  12248. // .. .. .. .. START: OUTPUT ENABLE BANK 0
  12249. // .. .. .. .. OP_ENABLE_0 = 0x80
  12250. // .. .. .. .. ==> 0XE000A208[31:0] = 0x00000080U
  12251. // .. .. .. .. ==> MASK : 0xFFFFFFFFU VAL : 0x00000080U
  12252. // .. .. .. ..
  12253. EMIT_MASKWRITE(0XE000A208, 0xFFFFFFFFU ,0x00000080U),
  12254. // .. .. .. .. FINISH: OUTPUT ENABLE BANK 0
  12255. // .. .. .. .. START: OUTPUT ENABLE BANK 1
  12256. // .. .. .. .. FINISH: OUTPUT ENABLE BANK 1
  12257. // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
  12258. // .. .. .. .. MASK_0_LSW = 0xff7f
  12259. // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000FF7FU
  12260. // .. .. .. .. ==> MASK : 0xFFFF0000U VAL : 0xFF7F0000U
  12261. // .. .. .. .. DATA_0_LSW = 0x0
  12262. // .. .. .. .. ==> 0XE000A000[15:0] = 0x00000000U
  12263. // .. .. .. .. ==> MASK : 0x0000FFFFU VAL : 0x00000000U
  12264. // .. .. .. ..
  12265. EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xFF7F0000U),
  12266. // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
  12267. // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
  12268. // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
  12269. // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
  12270. // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
  12271. // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
  12272. // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
  12273. // .. .. .. .. START: ADD 1 MS DELAY
  12274. // .. .. .. ..
  12275. EMIT_MASKDELAY(0XF8F00200, 1),
  12276. // .. .. .. .. FINISH: ADD 1 MS DELAY
  12277. // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
  12278. // .. .. .. .. MASK_0_LSW = 0xff7f
  12279. // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000FF7FU
  12280. // .. .. .. .. ==> MASK : 0xFFFF0000U VAL : 0xFF7F0000U
  12281. // .. .. .. .. DATA_0_LSW = 0x80
  12282. // .. .. .. .. ==> 0XE000A000[15:0] = 0x00000080U
  12283. // .. .. .. .. ==> MASK : 0x0000FFFFU VAL : 0x00000080U
  12284. // .. .. .. ..
  12285. EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xFF7F0080U),
  12286. // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
  12287. // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
  12288. // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
  12289. // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
  12290. // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
  12291. // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
  12292. // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
  12293. // .. .. .. FINISH: USB0 RESET
  12294. // .. .. .. START: USB1 RESET
  12295. // .. .. .. .. START: DIR MODE BANK 0
  12296. // .. .. .. .. FINISH: DIR MODE BANK 0
  12297. // .. .. .. .. START: DIR MODE BANK 1
  12298. // .. .. .. .. FINISH: DIR MODE BANK 1
  12299. // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
  12300. // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
  12301. // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
  12302. // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
  12303. // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
  12304. // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
  12305. // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
  12306. // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
  12307. // .. .. .. .. START: OUTPUT ENABLE BANK 0
  12308. // .. .. .. .. FINISH: OUTPUT ENABLE BANK 0
  12309. // .. .. .. .. START: OUTPUT ENABLE BANK 1
  12310. // .. .. .. .. FINISH: OUTPUT ENABLE BANK 1
  12311. // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
  12312. // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
  12313. // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
  12314. // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
  12315. // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
  12316. // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
  12317. // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
  12318. // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
  12319. // .. .. .. .. START: ADD 1 MS DELAY
  12320. // .. .. .. ..
  12321. EMIT_MASKDELAY(0XF8F00200, 1),
  12322. // .. .. .. .. FINISH: ADD 1 MS DELAY
  12323. // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
  12324. // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
  12325. // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
  12326. // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
  12327. // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
  12328. // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
  12329. // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
  12330. // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
  12331. // .. .. .. FINISH: USB1 RESET
  12332. // .. .. FINISH: USB RESET
  12333. // .. .. START: ENET RESET
  12334. // .. .. .. START: ENET0 RESET
  12335. // .. .. .. .. START: DIR MODE BANK 0
  12336. // .. .. .. .. FINISH: DIR MODE BANK 0
  12337. // .. .. .. .. START: DIR MODE BANK 1
  12338. // .. .. .. .. FINISH: DIR MODE BANK 1
  12339. // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
  12340. // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
  12341. // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
  12342. // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
  12343. // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
  12344. // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
  12345. // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
  12346. // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
  12347. // .. .. .. .. START: OUTPUT ENABLE BANK 0
  12348. // .. .. .. .. FINISH: OUTPUT ENABLE BANK 0
  12349. // .. .. .. .. START: OUTPUT ENABLE BANK 1
  12350. // .. .. .. .. FINISH: OUTPUT ENABLE BANK 1
  12351. // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
  12352. // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
  12353. // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
  12354. // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
  12355. // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
  12356. // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
  12357. // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
  12358. // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
  12359. // .. .. .. .. START: ADD 1 MS DELAY
  12360. // .. .. .. ..
  12361. EMIT_MASKDELAY(0XF8F00200, 1),
  12362. // .. .. .. .. FINISH: ADD 1 MS DELAY
  12363. // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
  12364. // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
  12365. // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
  12366. // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
  12367. // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
  12368. // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
  12369. // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
  12370. // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
  12371. // .. .. .. FINISH: ENET0 RESET
  12372. // .. .. .. START: ENET1 RESET
  12373. // .. .. .. .. START: DIR MODE BANK 0
  12374. // .. .. .. .. FINISH: DIR MODE BANK 0
  12375. // .. .. .. .. START: DIR MODE BANK 1
  12376. // .. .. .. .. FINISH: DIR MODE BANK 1
  12377. // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
  12378. // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
  12379. // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
  12380. // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
  12381. // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
  12382. // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
  12383. // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
  12384. // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
  12385. // .. .. .. .. START: OUTPUT ENABLE BANK 0
  12386. // .. .. .. .. FINISH: OUTPUT ENABLE BANK 0
  12387. // .. .. .. .. START: OUTPUT ENABLE BANK 1
  12388. // .. .. .. .. FINISH: OUTPUT ENABLE BANK 1
  12389. // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
  12390. // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
  12391. // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
  12392. // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
  12393. // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
  12394. // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
  12395. // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
  12396. // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
  12397. // .. .. .. .. START: ADD 1 MS DELAY
  12398. // .. .. .. ..
  12399. EMIT_MASKDELAY(0XF8F00200, 1),
  12400. // .. .. .. .. FINISH: ADD 1 MS DELAY
  12401. // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
  12402. // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
  12403. // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
  12404. // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
  12405. // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
  12406. // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
  12407. // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
  12408. // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
  12409. // .. .. .. FINISH: ENET1 RESET
  12410. // .. .. FINISH: ENET RESET
  12411. // .. .. START: I2C RESET
  12412. // .. .. .. START: I2C0 RESET
  12413. // .. .. .. .. START: DIR MODE GPIO BANK0
  12414. // .. .. .. .. FINISH: DIR MODE GPIO BANK0
  12415. // .. .. .. .. START: DIR MODE GPIO BANK1
  12416. // .. .. .. .. FINISH: DIR MODE GPIO BANK1
  12417. // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
  12418. // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
  12419. // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
  12420. // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
  12421. // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
  12422. // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
  12423. // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
  12424. // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
  12425. // .. .. .. .. START: OUTPUT ENABLE
  12426. // .. .. .. .. FINISH: OUTPUT ENABLE
  12427. // .. .. .. .. START: OUTPUT ENABLE
  12428. // .. .. .. .. FINISH: OUTPUT ENABLE
  12429. // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
  12430. // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
  12431. // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
  12432. // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
  12433. // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
  12434. // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
  12435. // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
  12436. // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
  12437. // .. .. .. .. START: ADD 1 MS DELAY
  12438. // .. .. .. ..
  12439. EMIT_MASKDELAY(0XF8F00200, 1),
  12440. // .. .. .. .. FINISH: ADD 1 MS DELAY
  12441. // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
  12442. // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
  12443. // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
  12444. // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
  12445. // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
  12446. // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
  12447. // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
  12448. // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
  12449. // .. .. .. FINISH: I2C0 RESET
  12450. // .. .. .. START: I2C1 RESET
  12451. // .. .. .. .. START: DIR MODE GPIO BANK0
  12452. // .. .. .. .. FINISH: DIR MODE GPIO BANK0
  12453. // .. .. .. .. START: DIR MODE GPIO BANK1
  12454. // .. .. .. .. FINISH: DIR MODE GPIO BANK1
  12455. // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
  12456. // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
  12457. // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
  12458. // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
  12459. // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
  12460. // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
  12461. // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
  12462. // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
  12463. // .. .. .. .. START: OUTPUT ENABLE
  12464. // .. .. .. .. FINISH: OUTPUT ENABLE
  12465. // .. .. .. .. START: OUTPUT ENABLE
  12466. // .. .. .. .. FINISH: OUTPUT ENABLE
  12467. // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
  12468. // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
  12469. // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
  12470. // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
  12471. // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
  12472. // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
  12473. // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
  12474. // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
  12475. // .. .. .. .. START: ADD 1 MS DELAY
  12476. // .. .. .. ..
  12477. EMIT_MASKDELAY(0XF8F00200, 1),
  12478. // .. .. .. .. FINISH: ADD 1 MS DELAY
  12479. // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
  12480. // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
  12481. // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
  12482. // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
  12483. // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
  12484. // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
  12485. // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
  12486. // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
  12487. // .. .. .. FINISH: I2C1 RESET
  12488. // .. .. FINISH: I2C RESET
  12489. // .. .. START: NOR CHIP SELECT
  12490. // .. .. .. START: DIR MODE BANK 0
  12491. // .. .. .. FINISH: DIR MODE BANK 0
  12492. // .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
  12493. // .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
  12494. // .. .. .. START: OUTPUT ENABLE BANK 0
  12495. // .. .. .. FINISH: OUTPUT ENABLE BANK 0
  12496. // .. .. FINISH: NOR CHIP SELECT
  12497. // .. FINISH: SMC TIMING CALCULATION REGISTER UPDATE
  12498. // FINISH: top
  12499. //
  12500. EMIT_EXIT(),
  12501. //
  12502. };
  12503. unsigned long ps7_post_config_1_0[] = {
  12504. // START: top
  12505. // .. START: SLCR SETTINGS
  12506. // .. UNLOCK_KEY = 0XDF0D
  12507. // .. ==> 0XF8000008[15:0] = 0x0000DF0DU
  12508. // .. ==> MASK : 0x0000FFFFU VAL : 0x0000DF0DU
  12509. // ..
  12510. EMIT_MASKWRITE(0XF8000008, 0x0000FFFFU ,0x0000DF0DU),
  12511. // .. FINISH: SLCR SETTINGS
  12512. // .. START: ENABLING LEVEL SHIFTER
  12513. // .. USER_INP_ICT_EN_0 = 3
  12514. // .. ==> 0XF8000900[1:0] = 0x00000003U
  12515. // .. ==> MASK : 0x00000003U VAL : 0x00000003U
  12516. // .. USER_INP_ICT_EN_1 = 3
  12517. // .. ==> 0XF8000900[3:2] = 0x00000003U
  12518. // .. ==> MASK : 0x0000000CU VAL : 0x0000000CU
  12519. // ..
  12520. EMIT_MASKWRITE(0XF8000900, 0x0000000FU ,0x0000000FU),
  12521. // .. FINISH: ENABLING LEVEL SHIFTER
  12522. // .. START: FPGA RESETS TO 0
  12523. // .. reserved_3 = 0
  12524. // .. ==> 0XF8000240[31:25] = 0x00000000U
  12525. // .. ==> MASK : 0xFE000000U VAL : 0x00000000U
  12526. // .. FPGA_ACP_RST = 0
  12527. // .. ==> 0XF8000240[24:24] = 0x00000000U
  12528. // .. ==> MASK : 0x01000000U VAL : 0x00000000U
  12529. // .. FPGA_AXDS3_RST = 0
  12530. // .. ==> 0XF8000240[23:23] = 0x00000000U
  12531. // .. ==> MASK : 0x00800000U VAL : 0x00000000U
  12532. // .. FPGA_AXDS2_RST = 0
  12533. // .. ==> 0XF8000240[22:22] = 0x00000000U
  12534. // .. ==> MASK : 0x00400000U VAL : 0x00000000U
  12535. // .. FPGA_AXDS1_RST = 0
  12536. // .. ==> 0XF8000240[21:21] = 0x00000000U
  12537. // .. ==> MASK : 0x00200000U VAL : 0x00000000U
  12538. // .. FPGA_AXDS0_RST = 0
  12539. // .. ==> 0XF8000240[20:20] = 0x00000000U
  12540. // .. ==> MASK : 0x00100000U VAL : 0x00000000U
  12541. // .. reserved_2 = 0
  12542. // .. ==> 0XF8000240[19:18] = 0x00000000U
  12543. // .. ==> MASK : 0x000C0000U VAL : 0x00000000U
  12544. // .. FSSW1_FPGA_RST = 0
  12545. // .. ==> 0XF8000240[17:17] = 0x00000000U
  12546. // .. ==> MASK : 0x00020000U VAL : 0x00000000U
  12547. // .. FSSW0_FPGA_RST = 0
  12548. // .. ==> 0XF8000240[16:16] = 0x00000000U
  12549. // .. ==> MASK : 0x00010000U VAL : 0x00000000U
  12550. // .. reserved_1 = 0
  12551. // .. ==> 0XF8000240[15:14] = 0x00000000U
  12552. // .. ==> MASK : 0x0000C000U VAL : 0x00000000U
  12553. // .. FPGA_FMSW1_RST = 0
  12554. // .. ==> 0XF8000240[13:13] = 0x00000000U
  12555. // .. ==> MASK : 0x00002000U VAL : 0x00000000U
  12556. // .. FPGA_FMSW0_RST = 0
  12557. // .. ==> 0XF8000240[12:12] = 0x00000000U
  12558. // .. ==> MASK : 0x00001000U VAL : 0x00000000U
  12559. // .. FPGA_DMA3_RST = 0
  12560. // .. ==> 0XF8000240[11:11] = 0x00000000U
  12561. // .. ==> MASK : 0x00000800U VAL : 0x00000000U
  12562. // .. FPGA_DMA2_RST = 0
  12563. // .. ==> 0XF8000240[10:10] = 0x00000000U
  12564. // .. ==> MASK : 0x00000400U VAL : 0x00000000U
  12565. // .. FPGA_DMA1_RST = 0
  12566. // .. ==> 0XF8000240[9:9] = 0x00000000U
  12567. // .. ==> MASK : 0x00000200U VAL : 0x00000000U
  12568. // .. FPGA_DMA0_RST = 0
  12569. // .. ==> 0XF8000240[8:8] = 0x00000000U
  12570. // .. ==> MASK : 0x00000100U VAL : 0x00000000U
  12571. // .. reserved = 0
  12572. // .. ==> 0XF8000240[7:4] = 0x00000000U
  12573. // .. ==> MASK : 0x000000F0U VAL : 0x00000000U
  12574. // .. FPGA3_OUT_RST = 0
  12575. // .. ==> 0XF8000240[3:3] = 0x00000000U
  12576. // .. ==> MASK : 0x00000008U VAL : 0x00000000U
  12577. // .. FPGA2_OUT_RST = 0
  12578. // .. ==> 0XF8000240[2:2] = 0x00000000U
  12579. // .. ==> MASK : 0x00000004U VAL : 0x00000000U
  12580. // .. FPGA1_OUT_RST = 0
  12581. // .. ==> 0XF8000240[1:1] = 0x00000000U
  12582. // .. ==> MASK : 0x00000002U VAL : 0x00000000U
  12583. // .. FPGA0_OUT_RST = 0
  12584. // .. ==> 0XF8000240[0:0] = 0x00000000U
  12585. // .. ==> MASK : 0x00000001U VAL : 0x00000000U
  12586. // ..
  12587. EMIT_MASKWRITE(0XF8000240, 0xFFFFFFFFU ,0x00000000U),
  12588. // .. FINISH: FPGA RESETS TO 0
  12589. // .. START: AFI REGISTERS
  12590. // .. .. START: AFI0 REGISTERS
  12591. // .. .. FINISH: AFI0 REGISTERS
  12592. // .. .. START: AFI1 REGISTERS
  12593. // .. .. FINISH: AFI1 REGISTERS
  12594. // .. .. START: AFI2 REGISTERS
  12595. // .. .. FINISH: AFI2 REGISTERS
  12596. // .. .. START: AFI3 REGISTERS
  12597. // .. .. FINISH: AFI3 REGISTERS
  12598. // .. FINISH: AFI REGISTERS
  12599. // .. START: LOCK IT BACK
  12600. // .. LOCK_KEY = 0X767B
  12601. // .. ==> 0XF8000004[15:0] = 0x0000767BU
  12602. // .. ==> MASK : 0x0000FFFFU VAL : 0x0000767BU
  12603. // ..
  12604. EMIT_MASKWRITE(0XF8000004, 0x0000FFFFU ,0x0000767BU),
  12605. // .. FINISH: LOCK IT BACK
  12606. // FINISH: top
  12607. //
  12608. EMIT_EXIT(),
  12609. //
  12610. };
  12611. unsigned long ps7_debug_1_0[] = {
  12612. // START: top
  12613. // .. START: CROSS TRIGGER CONFIGURATIONS
  12614. // .. .. START: UNLOCKING CTI REGISTERS
  12615. // .. .. KEY = 0XC5ACCE55
  12616. // .. .. ==> 0XF8898FB0[31:0] = 0xC5ACCE55U
  12617. // .. .. ==> MASK : 0xFFFFFFFFU VAL : 0xC5ACCE55U
  12618. // .. ..
  12619. EMIT_MASKWRITE(0XF8898FB0, 0xFFFFFFFFU ,0xC5ACCE55U),
  12620. // .. .. KEY = 0XC5ACCE55
  12621. // .. .. ==> 0XF8899FB0[31:0] = 0xC5ACCE55U
  12622. // .. .. ==> MASK : 0xFFFFFFFFU VAL : 0xC5ACCE55U
  12623. // .. ..
  12624. EMIT_MASKWRITE(0XF8899FB0, 0xFFFFFFFFU ,0xC5ACCE55U),
  12625. // .. .. KEY = 0XC5ACCE55
  12626. // .. .. ==> 0XF8809FB0[31:0] = 0xC5ACCE55U
  12627. // .. .. ==> MASK : 0xFFFFFFFFU VAL : 0xC5ACCE55U
  12628. // .. ..
  12629. EMIT_MASKWRITE(0XF8809FB0, 0xFFFFFFFFU ,0xC5ACCE55U),
  12630. // .. .. FINISH: UNLOCKING CTI REGISTERS
  12631. // .. .. START: ENABLING CTI MODULES AND CHANNELS
  12632. // .. .. FINISH: ENABLING CTI MODULES AND CHANNELS
  12633. // .. .. START: MAPPING CPU0, CPU1 AND FTM EVENTS TO CTM CHANNELS
  12634. // .. .. FINISH: MAPPING CPU0, CPU1 AND FTM EVENTS TO CTM CHANNELS
  12635. // .. FINISH: CROSS TRIGGER CONFIGURATIONS
  12636. // FINISH: top
  12637. //
  12638. EMIT_EXIT(),
  12639. //
  12640. };
  12641. #include "xil_io.h"
  12642. #define PS7_MASK_POLL_TIME 100000000
  12643. char*
  12644. getPS7MessageInfo(unsigned key) {
  12645. char* err_msg = "";
  12646. switch (key) {
  12647. case PS7_INIT_SUCCESS: err_msg = "PS7 initialization successful"; break;
  12648. case PS7_INIT_CORRUPT: err_msg = "PS7 init Data Corrupted"; break;
  12649. case PS7_INIT_TIMEOUT: err_msg = "PS7 init mask poll timeout"; break;
  12650. case PS7_POLL_FAILED_DDR_INIT: err_msg = "Mask Poll failed for DDR Init"; break;
  12651. case PS7_POLL_FAILED_DMA: err_msg = "Mask Poll failed for PLL Init"; break;
  12652. case PS7_POLL_FAILED_PLL: err_msg = "Mask Poll failed for DMA done bit"; break;
  12653. default: err_msg = "Undefined error status"; break;
  12654. }
  12655. return err_msg;
  12656. }
  12657. unsigned long
  12658. ps7GetSiliconVersion () {
  12659. // Read PS version from MCTRL register [31:28]
  12660. unsigned long mask = 0xF0000000;
  12661. unsigned long *addr = (unsigned long*) 0XF8007080;
  12662. unsigned long ps_version = (*addr & mask) >> 28;
  12663. return ps_version;
  12664. }
  12665. void mask_write (unsigned long add , unsigned long mask, unsigned long val ) {
  12666. unsigned long *addr = (unsigned long*) add;
  12667. *addr = ( val & mask ) | ( *addr & ~mask);
  12668. //xil_printf("MaskWrite : 0x%x--> 0x%x \n \r" ,add, *addr);
  12669. }
  12670. int mask_poll(unsigned long add , unsigned long mask ) {
  12671. volatile unsigned long *addr = (volatile unsigned long*) add;
  12672. int i = 0;
  12673. while (!(*addr & mask)) {
  12674. if (i == PS7_MASK_POLL_TIME) {
  12675. return -1;
  12676. }
  12677. i++;
  12678. }
  12679. return 1;
  12680. //xil_printf("MaskPoll : 0x%x --> 0x%x \n \r" , add, *addr);
  12681. }
  12682. unsigned long mask_read(unsigned long add , unsigned long mask ) {
  12683. unsigned long *addr = (unsigned long*) add;
  12684. unsigned long val = (*addr & mask);
  12685. //xil_printf("MaskRead : 0x%x --> 0x%x \n \r" , add, val);
  12686. return val;
  12687. }
  12688. int
  12689. ps7_config(unsigned long * ps7_config_init)
  12690. {
  12691. unsigned long *ptr = ps7_config_init;
  12692. unsigned long opcode; // current instruction ..
  12693. unsigned long args[16]; // no opcode has so many args ...
  12694. int numargs; // number of arguments of this instruction
  12695. int j; // general purpose index
  12696. volatile unsigned long *addr; // some variable to make code readable
  12697. unsigned long val,mask; // some variable to make code readable
  12698. int finish = -1 ; // loop while this is negative !
  12699. int i = 0; // Timeout variable
  12700. while( finish < 0 ) {
  12701. numargs = ptr[0] & 0xF;
  12702. opcode = ptr[0] >> 4;
  12703. for( j = 0 ; j < numargs ; j ++ )
  12704. args[j] = ptr[j+1];
  12705. ptr += numargs + 1;
  12706. switch ( opcode ) {
  12707. case OPCODE_EXIT:
  12708. finish = PS7_INIT_SUCCESS;
  12709. break;
  12710. case OPCODE_CLEAR:
  12711. addr = (unsigned long*) args[0];
  12712. *addr = 0;
  12713. break;
  12714. case OPCODE_WRITE:
  12715. addr = (unsigned long*) args[0];
  12716. val = args[1];
  12717. *addr = val;
  12718. break;
  12719. case OPCODE_MASKWRITE:
  12720. addr = (unsigned long*) args[0];
  12721. mask = args[1];
  12722. val = args[2];
  12723. *addr = ( val & mask ) | ( *addr & ~mask);
  12724. break;
  12725. case OPCODE_MASKPOLL:
  12726. addr = (unsigned long*) args[0];
  12727. mask = args[1];
  12728. i = 0;
  12729. while (!(*addr & mask)) {
  12730. if (i == PS7_MASK_POLL_TIME) {
  12731. finish = PS7_INIT_TIMEOUT;
  12732. break;
  12733. }
  12734. i++;
  12735. }
  12736. break;
  12737. case OPCODE_MASKDELAY:
  12738. addr = (unsigned long*) args[0];
  12739. mask = args[1];
  12740. int delay = get_number_of_cycles_for_delay(mask);
  12741. perf_reset_and_start_timer();
  12742. while ((*addr < delay)) {
  12743. }
  12744. break;
  12745. default:
  12746. finish = PS7_INIT_CORRUPT;
  12747. break;
  12748. }
  12749. }
  12750. return finish;
  12751. }
  12752. unsigned long *ps7_mio_init_data = ps7_mio_init_data_3_0;
  12753. unsigned long *ps7_pll_init_data = ps7_pll_init_data_3_0;
  12754. unsigned long *ps7_clock_init_data = ps7_clock_init_data_3_0;
  12755. unsigned long *ps7_ddr_init_data = ps7_ddr_init_data_3_0;
  12756. unsigned long *ps7_peripherals_init_data = ps7_peripherals_init_data_3_0;
  12757. int
  12758. ps7_post_config()
  12759. {
  12760. // Get the PS_VERSION on run time
  12761. unsigned long si_ver = ps7GetSiliconVersion ();
  12762. int ret = -1;
  12763. if (si_ver == PCW_SILICON_VERSION_1) {
  12764. ret = ps7_config (ps7_post_config_1_0);
  12765. if (ret != PS7_INIT_SUCCESS) return ret;
  12766. } else if (si_ver == PCW_SILICON_VERSION_2) {
  12767. ret = ps7_config (ps7_post_config_2_0);
  12768. if (ret != PS7_INIT_SUCCESS) return ret;
  12769. } else {
  12770. ret = ps7_config (ps7_post_config_3_0);
  12771. if (ret != PS7_INIT_SUCCESS) return ret;
  12772. }
  12773. return PS7_INIT_SUCCESS;
  12774. }
  12775. int
  12776. ps7_debug()
  12777. {
  12778. // Get the PS_VERSION on run time
  12779. unsigned long si_ver = ps7GetSiliconVersion ();
  12780. int ret = -1;
  12781. if (si_ver == PCW_SILICON_VERSION_1) {
  12782. ret = ps7_config (ps7_debug_1_0);
  12783. if (ret != PS7_INIT_SUCCESS) return ret;
  12784. } else if (si_ver == PCW_SILICON_VERSION_2) {
  12785. ret = ps7_config (ps7_debug_2_0);
  12786. if (ret != PS7_INIT_SUCCESS) return ret;
  12787. } else {
  12788. ret = ps7_config (ps7_debug_3_0);
  12789. if (ret != PS7_INIT_SUCCESS) return ret;
  12790. }
  12791. return PS7_INIT_SUCCESS;
  12792. }
  12793. int
  12794. ps7_init()
  12795. {
  12796. // Get the PS_VERSION on run time
  12797. unsigned long si_ver = ps7GetSiliconVersion ();
  12798. int ret;
  12799. //int pcw_ver = 0;
  12800. if (si_ver == PCW_SILICON_VERSION_1) {
  12801. ps7_mio_init_data = ps7_mio_init_data_1_0;
  12802. ps7_pll_init_data = ps7_pll_init_data_1_0;
  12803. ps7_clock_init_data = ps7_clock_init_data_1_0;
  12804. ps7_ddr_init_data = ps7_ddr_init_data_1_0;
  12805. ps7_peripherals_init_data = ps7_peripherals_init_data_1_0;
  12806. //pcw_ver = 1;
  12807. } else if (si_ver == PCW_SILICON_VERSION_2) {
  12808. ps7_mio_init_data = ps7_mio_init_data_2_0;
  12809. ps7_pll_init_data = ps7_pll_init_data_2_0;
  12810. ps7_clock_init_data = ps7_clock_init_data_2_0;
  12811. ps7_ddr_init_data = ps7_ddr_init_data_2_0;
  12812. ps7_peripherals_init_data = ps7_peripherals_init_data_2_0;
  12813. //pcw_ver = 2;
  12814. } else {
  12815. ps7_mio_init_data = ps7_mio_init_data_3_0;
  12816. ps7_pll_init_data = ps7_pll_init_data_3_0;
  12817. ps7_clock_init_data = ps7_clock_init_data_3_0;
  12818. ps7_ddr_init_data = ps7_ddr_init_data_3_0;
  12819. ps7_peripherals_init_data = ps7_peripherals_init_data_3_0;
  12820. //pcw_ver = 3;
  12821. }
  12822. // MIO init
  12823. ret = ps7_config (ps7_mio_init_data);
  12824. if (ret != PS7_INIT_SUCCESS) return ret;
  12825. // PLL init
  12826. ret = ps7_config (ps7_pll_init_data);
  12827. if (ret != PS7_INIT_SUCCESS) return ret;
  12828. // Clock init
  12829. ret = ps7_config (ps7_clock_init_data);
  12830. if (ret != PS7_INIT_SUCCESS) return ret;
  12831. // DDR init
  12832. ret = ps7_config (ps7_ddr_init_data);
  12833. if (ret != PS7_INIT_SUCCESS) return ret;
  12834. // Peripherals init
  12835. ret = ps7_config (ps7_peripherals_init_data);
  12836. if (ret != PS7_INIT_SUCCESS) return ret;
  12837. //xil_printf ("\n PCW Silicon Version : %d.0", pcw_ver);
  12838. return PS7_INIT_SUCCESS;
  12839. }
  12840. /* For delay calculation using global timer */
  12841. /* start timer */
  12842. void perf_start_clock(void)
  12843. {
  12844. *(volatile unsigned int*)SCU_GLOBAL_TIMER_CONTROL = ((1 << 0) | // Timer Enable
  12845. (1 << 3) | // Auto-increment
  12846. (0 << 8) // Pre-scale
  12847. );
  12848. }
  12849. /* stop timer and reset timer count regs */
  12850. void perf_reset_clock(void)
  12851. {
  12852. perf_disable_clock();
  12853. *(volatile unsigned int*)SCU_GLOBAL_TIMER_COUNT_L32 = 0;
  12854. *(volatile unsigned int*)SCU_GLOBAL_TIMER_COUNT_U32 = 0;
  12855. }
  12856. /* Compute mask for given delay in miliseconds*/
  12857. int get_number_of_cycles_for_delay(unsigned int delay)
  12858. {
  12859. // GTC is always clocked at 1/2 of the CPU frequency (CPU_3x2x)
  12860. return (APU_FREQ*delay/(2*1000));
  12861. }
  12862. /* stop timer */
  12863. void perf_disable_clock(void)
  12864. {
  12865. *(volatile unsigned int*)SCU_GLOBAL_TIMER_CONTROL = 0;
  12866. }
  12867. void perf_reset_and_start_timer()
  12868. {
  12869. perf_reset_clock();
  12870. perf_start_clock();
  12871. }