sys_proto.h 3.0 KB

123456789101112131415161718192021222324252627282930313233343536373839404142434445464748495051525354555657585960616263646566676869707172737475767778798081828384858687888990919293949596979899100101102103104105106107108109110111112113114115116
  1. /*
  2. * (C) Copyright 2009
  3. * Stefano Babic, DENX Software Engineering, sbabic@denx.de.
  4. *
  5. * SPDX-License-Identifier: GPL-2.0+
  6. */
  7. #ifndef _SYS_PROTO_H_
  8. #define _SYS_PROTO_H_
  9. #include <asm/io.h>
  10. #include <asm/mach-imx/regs-common.h>
  11. #include <common.h>
  12. #include "../arch-imx/cpu.h"
  13. #define soc_rev() (get_cpu_rev() & 0xFF)
  14. #define is_soc_rev(rev) (soc_rev() == rev)
  15. /* returns MXC_CPU_ value */
  16. #define cpu_type(rev) (((rev) >> 12) & 0xff)
  17. #define soc_type(rev) (((rev) >> 12) & 0xf0)
  18. /* both macros return/take MXC_CPU_ constants */
  19. #define get_cpu_type() (cpu_type(get_cpu_rev()))
  20. #define get_soc_type() (soc_type(get_cpu_rev()))
  21. #define is_cpu_type(cpu) (get_cpu_type() == cpu)
  22. #define is_soc_type(soc) (get_soc_type() == soc)
  23. #define is_mx6() (is_soc_type(MXC_SOC_MX6))
  24. #define is_mx7() (is_soc_type(MXC_SOC_MX7))
  25. #define is_mx6dqp() (is_cpu_type(MXC_CPU_MX6QP) || is_cpu_type(MXC_CPU_MX6DP))
  26. #define is_mx6dq() (is_cpu_type(MXC_CPU_MX6Q) || is_cpu_type(MXC_CPU_MX6D))
  27. #define is_mx6sdl() (is_cpu_type(MXC_CPU_MX6SOLO) || is_cpu_type(MXC_CPU_MX6DL))
  28. #define is_mx6dl() (is_cpu_type(MXC_CPU_MX6DL))
  29. #define is_mx6sx() (is_cpu_type(MXC_CPU_MX6SX))
  30. #define is_mx6sl() (is_cpu_type(MXC_CPU_MX6SL))
  31. #define is_mx6solo() (is_cpu_type(MXC_CPU_MX6SOLO))
  32. #define is_mx6ul() (is_cpu_type(MXC_CPU_MX6UL))
  33. #define is_mx6ull() (is_cpu_type(MXC_CPU_MX6ULL))
  34. #define is_mx6sll() (is_cpu_type(MXC_CPU_MX6SLL))
  35. #define is_mx7ulp() (is_cpu_type(MXC_CPU_MX7ULP))
  36. #ifdef CONFIG_MX6
  37. #define IMX6_SRC_GPR10_BMODE BIT(28)
  38. #define IMX6_BMODE_MASK GENMASK(7, 0)
  39. #define IMX6_BMODE_SHIFT 4
  40. #define IMX6_BMODE_EMI_MASK BIT(3)
  41. #define IMX6_BMODE_EMI_SHIFT 3
  42. #define IMX6_BMODE_SERIAL_ROM_MASK GENMASK(26, 24)
  43. #define IMX6_BMODE_SERIAL_ROM_SHIFT 24
  44. enum imx6_bmode_serial_rom {
  45. IMX6_BMODE_ECSPI1,
  46. IMX6_BMODE_ECSPI2,
  47. IMX6_BMODE_ECSPI3,
  48. IMX6_BMODE_ECSPI4,
  49. IMX6_BMODE_ECSPI5,
  50. IMX6_BMODE_I2C1,
  51. IMX6_BMODE_I2C2,
  52. IMX6_BMODE_I2C3,
  53. };
  54. enum imx6_bmode_emi {
  55. IMX6_BMODE_ONENAND,
  56. IMX6_BMODE_NOR,
  57. };
  58. enum imx6_bmode {
  59. IMX6_BMODE_EMI,
  60. IMX6_BMODE_UART,
  61. IMX6_BMODE_SATA,
  62. IMX6_BMODE_SERIAL_ROM,
  63. IMX6_BMODE_SD,
  64. IMX6_BMODE_ESD,
  65. IMX6_BMODE_MMC,
  66. IMX6_BMODE_EMMC,
  67. IMX6_BMODE_NAND,
  68. };
  69. static inline u8 imx6_is_bmode_from_gpr9(void)
  70. {
  71. return readl(&src_base->gpr10) & IMX6_SRC_GPR10_BMODE;
  72. }
  73. u32 imx6_src_get_boot_mode(void);
  74. #endif /* CONFIG_MX6 */
  75. u32 get_nr_cpus(void);
  76. u32 get_cpu_rev(void);
  77. u32 get_cpu_speed_grade_hz(void);
  78. u32 get_cpu_temp_grade(int *minc, int *maxc);
  79. const char *get_imx_type(u32 imxtype);
  80. u32 imx_ddr_size(void);
  81. void sdelay(unsigned long);
  82. void set_chipselect_size(int const);
  83. void init_aips(void);
  84. void init_src(void);
  85. void imx_set_wdog_powerdown(bool enable);
  86. /*
  87. * Initializes on-chip ethernet controllers.
  88. * to override, implement board_eth_init()
  89. */
  90. int fecmxc_initialize(bd_t *bis);
  91. u32 get_ahb_clk(void);
  92. u32 get_periph_clk(void);
  93. void lcdif_power_down(void);
  94. int mxs_reset_block(struct mxs_register_32 *reg);
  95. int mxs_wait_mask_set(struct mxs_register_32 *reg, u32 mask, u32 timeout);
  96. int mxs_wait_mask_clr(struct mxs_register_32 *reg, u32 mask, u32 timeout);
  97. #endif