board.c 15 KB

123456789101112131415161718192021222324252627282930313233343536373839404142434445464748495051525354555657585960616263646566676869707172737475767778798081828384858687888990919293949596979899100101102103104105106107108109110111112113114115116117118119120121122123124125126127128129130131132133134135136137138139140141142143144145146147148149150151152153154155156157158159160161162163164165166167168169170171172173174175176177178179180181182183184185186187188189190191192193194195196197198199200201202203204205206207208209210211212213214215216217218219220221222223224225226227228229230231232233234235236237238239240241242243244245246247248249250251252253254255256257258259260261262263264265266267268269270271272273274275276277278279280281282283284285286287288289290291292293294295296297298299300301302303304305306307308309310311312313314315316317318319320321322323324325326327328329330331332333334335336337338339340341342343344345346347348349350351352353354355356357358359360361362363364365366367368369370371372373374375376377378379380381382383384385386387388389390391392393394395396397398399400401402403404405406407408409410411412413414415416417418419420421422423424425426427428429430431432433434435436437438439440441442443444445446447448449450451452453454455456457458459460461462463464465466467468469470471472473474475476477478479480481482483484485486487488489490491492493494495496497498499500501502503504505506507508509510511512513514515516517518519520521522523524525
  1. /*
  2. * (C) Copyright 2012-2013 Henrik Nordstrom <henrik@henriknordstrom.net>
  3. * (C) Copyright 2013 Luke Kenneth Casson Leighton <lkcl@lkcl.net>
  4. *
  5. * (C) Copyright 2007-2011
  6. * Allwinner Technology Co., Ltd. <www.allwinnertech.com>
  7. * Tom Cubie <tangliang@allwinnertech.com>
  8. *
  9. * Some board init for the Allwinner A10-evb board.
  10. *
  11. * SPDX-License-Identifier: GPL-2.0+
  12. */
  13. #include <common.h>
  14. #include <mmc.h>
  15. #ifdef CONFIG_AXP152_POWER
  16. #include <axp152.h>
  17. #endif
  18. #ifdef CONFIG_AXP209_POWER
  19. #include <axp209.h>
  20. #endif
  21. #ifdef CONFIG_AXP221_POWER
  22. #include <axp221.h>
  23. #endif
  24. #include <asm/arch/clock.h>
  25. #include <asm/arch/cpu.h>
  26. #include <asm/arch/display.h>
  27. #include <asm/arch/dram.h>
  28. #include <asm/arch/gpio.h>
  29. #include <asm/arch/mmc.h>
  30. #include <asm/arch/usbc.h>
  31. #include <asm/gpio.h>
  32. #include <asm/io.h>
  33. #include <linux/usb/musb.h>
  34. #include <net.h>
  35. #if defined CONFIG_VIDEO_LCD_PANEL_I2C && !(defined CONFIG_SPL_BUILD)
  36. /* So that we can use pin names in Kconfig and sunxi_name_to_gpio() */
  37. int soft_i2c_gpio_sda;
  38. int soft_i2c_gpio_scl;
  39. static int soft_i2c_board_init(void)
  40. {
  41. int ret;
  42. soft_i2c_gpio_sda = sunxi_name_to_gpio(CONFIG_VIDEO_LCD_PANEL_I2C_SDA);
  43. if (soft_i2c_gpio_sda < 0) {
  44. printf("Error invalid soft i2c sda pin: '%s', err %d\n",
  45. CONFIG_VIDEO_LCD_PANEL_I2C_SDA, soft_i2c_gpio_sda);
  46. return soft_i2c_gpio_sda;
  47. }
  48. ret = gpio_request(soft_i2c_gpio_sda, "soft-i2c-sda");
  49. if (ret) {
  50. printf("Error requesting soft i2c sda pin: '%s', err %d\n",
  51. CONFIG_VIDEO_LCD_PANEL_I2C_SDA, ret);
  52. return ret;
  53. }
  54. soft_i2c_gpio_scl = sunxi_name_to_gpio(CONFIG_VIDEO_LCD_PANEL_I2C_SCL);
  55. if (soft_i2c_gpio_scl < 0) {
  56. printf("Error invalid soft i2c scl pin: '%s', err %d\n",
  57. CONFIG_VIDEO_LCD_PANEL_I2C_SCL, soft_i2c_gpio_scl);
  58. return soft_i2c_gpio_scl;
  59. }
  60. ret = gpio_request(soft_i2c_gpio_scl, "soft-i2c-scl");
  61. if (ret) {
  62. printf("Error requesting soft i2c scl pin: '%s', err %d\n",
  63. CONFIG_VIDEO_LCD_PANEL_I2C_SCL, ret);
  64. return ret;
  65. }
  66. return 0;
  67. }
  68. #else
  69. static int soft_i2c_board_init(void) { return 0; }
  70. #endif
  71. DECLARE_GLOBAL_DATA_PTR;
  72. /* add board specific code here */
  73. int board_init(void)
  74. {
  75. int id_pfr1, ret;
  76. gd->bd->bi_boot_params = (PHYS_SDRAM_0 + 0x100);
  77. asm volatile("mrc p15, 0, %0, c0, c1, 1" : "=r"(id_pfr1));
  78. debug("id_pfr1: 0x%08x\n", id_pfr1);
  79. /* Generic Timer Extension available? */
  80. if ((id_pfr1 >> 16) & 0xf) {
  81. debug("Setting CNTFRQ\n");
  82. /* CNTFRQ == 24 MHz */
  83. asm volatile("mcr p15, 0, %0, c14, c0, 0" : : "r"(24000000));
  84. }
  85. ret = axp_gpio_init();
  86. if (ret)
  87. return ret;
  88. /* Uses dm gpio code so do this here and not in i2c_init_board() */
  89. return soft_i2c_board_init();
  90. }
  91. int dram_init(void)
  92. {
  93. gd->ram_size = get_ram_size((long *)PHYS_SDRAM_0, PHYS_SDRAM_0_SIZE);
  94. return 0;
  95. }
  96. #ifdef CONFIG_GENERIC_MMC
  97. static void mmc_pinmux_setup(int sdc)
  98. {
  99. unsigned int pin;
  100. __maybe_unused int pins;
  101. switch (sdc) {
  102. case 0:
  103. /* SDC0: PF0-PF5 */
  104. for (pin = SUNXI_GPF(0); pin <= SUNXI_GPF(5); pin++) {
  105. sunxi_gpio_set_cfgpin(pin, SUNXI_GPF_SDC0);
  106. sunxi_gpio_set_pull(pin, SUNXI_GPIO_PULL_UP);
  107. sunxi_gpio_set_drv(pin, 2);
  108. }
  109. break;
  110. case 1:
  111. pins = sunxi_name_to_gpio_bank(CONFIG_MMC1_PINS);
  112. #if defined(CONFIG_MACH_SUN4I) || defined(CONFIG_MACH_SUN7I)
  113. if (pins == SUNXI_GPIO_H) {
  114. /* SDC1: PH22-PH-27 */
  115. for (pin = SUNXI_GPH(22); pin <= SUNXI_GPH(27); pin++) {
  116. sunxi_gpio_set_cfgpin(pin, SUN4I_GPH_SDC1);
  117. sunxi_gpio_set_pull(pin, SUNXI_GPIO_PULL_UP);
  118. sunxi_gpio_set_drv(pin, 2);
  119. }
  120. } else {
  121. /* SDC1: PG0-PG5 */
  122. for (pin = SUNXI_GPG(0); pin <= SUNXI_GPG(5); pin++) {
  123. sunxi_gpio_set_cfgpin(pin, SUN4I_GPG_SDC1);
  124. sunxi_gpio_set_pull(pin, SUNXI_GPIO_PULL_UP);
  125. sunxi_gpio_set_drv(pin, 2);
  126. }
  127. }
  128. #elif defined(CONFIG_MACH_SUN5I)
  129. /* SDC1: PG3-PG8 */
  130. for (pin = SUNXI_GPG(3); pin <= SUNXI_GPG(8); pin++) {
  131. sunxi_gpio_set_cfgpin(pin, SUN5I_GPG_SDC1);
  132. sunxi_gpio_set_pull(pin, SUNXI_GPIO_PULL_UP);
  133. sunxi_gpio_set_drv(pin, 2);
  134. }
  135. #elif defined(CONFIG_MACH_SUN6I)
  136. /* SDC1: PG0-PG5 */
  137. for (pin = SUNXI_GPG(0); pin <= SUNXI_GPG(5); pin++) {
  138. sunxi_gpio_set_cfgpin(pin, SUN6I_GPG_SDC1);
  139. sunxi_gpio_set_pull(pin, SUNXI_GPIO_PULL_UP);
  140. sunxi_gpio_set_drv(pin, 2);
  141. }
  142. #elif defined(CONFIG_MACH_SUN8I)
  143. if (pins == SUNXI_GPIO_D) {
  144. /* SDC1: PD2-PD7 */
  145. for (pin = SUNXI_GPD(2); pin <= SUNXI_GPD(7); pin++) {
  146. sunxi_gpio_set_cfgpin(pin, SUN8I_GPD_SDC1);
  147. sunxi_gpio_set_pull(pin, SUNXI_GPIO_PULL_UP);
  148. sunxi_gpio_set_drv(pin, 2);
  149. }
  150. } else {
  151. /* SDC1: PG0-PG5 */
  152. for (pin = SUNXI_GPG(0); pin <= SUNXI_GPG(5); pin++) {
  153. sunxi_gpio_set_cfgpin(pin, SUN8I_GPG_SDC1);
  154. sunxi_gpio_set_pull(pin, SUNXI_GPIO_PULL_UP);
  155. sunxi_gpio_set_drv(pin, 2);
  156. }
  157. }
  158. #endif
  159. break;
  160. case 2:
  161. pins = sunxi_name_to_gpio_bank(CONFIG_MMC2_PINS);
  162. #if defined(CONFIG_MACH_SUN4I) || defined(CONFIG_MACH_SUN7I)
  163. /* SDC2: PC6-PC11 */
  164. for (pin = SUNXI_GPC(6); pin <= SUNXI_GPC(11); pin++) {
  165. sunxi_gpio_set_cfgpin(pin, SUNXI_GPC_SDC2);
  166. sunxi_gpio_set_pull(pin, SUNXI_GPIO_PULL_UP);
  167. sunxi_gpio_set_drv(pin, 2);
  168. }
  169. #elif defined(CONFIG_MACH_SUN5I)
  170. if (pins == SUNXI_GPIO_E) {
  171. /* SDC2: PE4-PE9 */
  172. for (pin = SUNXI_GPE(4); pin <= SUNXI_GPD(9); pin++) {
  173. sunxi_gpio_set_cfgpin(pin, SUN5I_GPE_SDC2);
  174. sunxi_gpio_set_pull(pin, SUNXI_GPIO_PULL_UP);
  175. sunxi_gpio_set_drv(pin, 2);
  176. }
  177. } else {
  178. /* SDC2: PC6-PC15 */
  179. for (pin = SUNXI_GPC(6); pin <= SUNXI_GPC(15); pin++) {
  180. sunxi_gpio_set_cfgpin(pin, SUNXI_GPC_SDC2);
  181. sunxi_gpio_set_pull(pin, SUNXI_GPIO_PULL_UP);
  182. sunxi_gpio_set_drv(pin, 2);
  183. }
  184. }
  185. #elif defined(CONFIG_MACH_SUN6I)
  186. if (pins == SUNXI_GPIO_A) {
  187. /* SDC2: PA9-PA14 */
  188. for (pin = SUNXI_GPA(9); pin <= SUNXI_GPA(14); pin++) {
  189. sunxi_gpio_set_cfgpin(pin, SUN6I_GPA_SDC2);
  190. sunxi_gpio_set_pull(pin, SUNXI_GPIO_PULL_UP);
  191. sunxi_gpio_set_drv(pin, 2);
  192. }
  193. } else {
  194. /* SDC2: PC6-PC15, PC24 */
  195. for (pin = SUNXI_GPC(6); pin <= SUNXI_GPC(15); pin++) {
  196. sunxi_gpio_set_cfgpin(pin, SUNXI_GPC_SDC2);
  197. sunxi_gpio_set_pull(pin, SUNXI_GPIO_PULL_UP);
  198. sunxi_gpio_set_drv(pin, 2);
  199. }
  200. sunxi_gpio_set_cfgpin(SUNXI_GPC(24), SUNXI_GPC_SDC2);
  201. sunxi_gpio_set_pull(SUNXI_GPC(24), SUNXI_GPIO_PULL_UP);
  202. sunxi_gpio_set_drv(SUNXI_GPC(24), 2);
  203. }
  204. #elif defined(CONFIG_MACH_SUN8I)
  205. /* SDC2: PC5-PC6, PC8-PC16 */
  206. for (pin = SUNXI_GPC(5); pin <= SUNXI_GPC(6); pin++) {
  207. sunxi_gpio_set_cfgpin(pin, SUNXI_GPC_SDC2);
  208. sunxi_gpio_set_pull(pin, SUNXI_GPIO_PULL_UP);
  209. sunxi_gpio_set_drv(pin, 2);
  210. }
  211. for (pin = SUNXI_GPC(8); pin <= SUNXI_GPC(16); pin++) {
  212. sunxi_gpio_set_cfgpin(pin, SUNXI_GPC_SDC2);
  213. sunxi_gpio_set_pull(pin, SUNXI_GPIO_PULL_UP);
  214. sunxi_gpio_set_drv(pin, 2);
  215. }
  216. #endif
  217. break;
  218. case 3:
  219. pins = sunxi_name_to_gpio_bank(CONFIG_MMC3_PINS);
  220. #if defined(CONFIG_MACH_SUN4I) || defined(CONFIG_MACH_SUN7I)
  221. /* SDC3: PI4-PI9 */
  222. for (pin = SUNXI_GPI(4); pin <= SUNXI_GPI(9); pin++) {
  223. sunxi_gpio_set_cfgpin(pin, SUNXI_GPI_SDC3);
  224. sunxi_gpio_set_pull(pin, SUNXI_GPIO_PULL_UP);
  225. sunxi_gpio_set_drv(pin, 2);
  226. }
  227. #elif defined(CONFIG_MACH_SUN6I)
  228. if (pins == SUNXI_GPIO_A) {
  229. /* SDC3: PA9-PA14 */
  230. for (pin = SUNXI_GPA(9); pin <= SUNXI_GPA(14); pin++) {
  231. sunxi_gpio_set_cfgpin(pin, SUN6I_GPA_SDC3);
  232. sunxi_gpio_set_pull(pin, SUNXI_GPIO_PULL_UP);
  233. sunxi_gpio_set_drv(pin, 2);
  234. }
  235. } else {
  236. /* SDC3: PC6-PC15, PC24 */
  237. for (pin = SUNXI_GPC(6); pin <= SUNXI_GPC(15); pin++) {
  238. sunxi_gpio_set_cfgpin(pin, SUN6I_GPC_SDC3);
  239. sunxi_gpio_set_pull(pin, SUNXI_GPIO_PULL_UP);
  240. sunxi_gpio_set_drv(pin, 2);
  241. }
  242. sunxi_gpio_set_cfgpin(SUNXI_GPC(24), SUN6I_GPC_SDC3);
  243. sunxi_gpio_set_pull(SUNXI_GPC(24), SUNXI_GPIO_PULL_UP);
  244. sunxi_gpio_set_drv(SUNXI_GPC(24), 2);
  245. }
  246. #endif
  247. break;
  248. default:
  249. printf("sunxi: invalid MMC slot %d for pinmux setup\n", sdc);
  250. break;
  251. }
  252. }
  253. int board_mmc_init(bd_t *bis)
  254. {
  255. __maybe_unused struct mmc *mmc0, *mmc1;
  256. __maybe_unused char buf[512];
  257. mmc_pinmux_setup(CONFIG_MMC_SUNXI_SLOT);
  258. mmc0 = sunxi_mmc_init(CONFIG_MMC_SUNXI_SLOT);
  259. if (!mmc0)
  260. return -1;
  261. #if CONFIG_MMC_SUNXI_SLOT_EXTRA != -1
  262. mmc_pinmux_setup(CONFIG_MMC_SUNXI_SLOT_EXTRA);
  263. mmc1 = sunxi_mmc_init(CONFIG_MMC_SUNXI_SLOT_EXTRA);
  264. if (!mmc1)
  265. return -1;
  266. #endif
  267. #if CONFIG_MMC_SUNXI_SLOT == 0 && CONFIG_MMC_SUNXI_SLOT_EXTRA == 2
  268. /*
  269. * Both mmc0 and mmc2 are bootable, figure out where we're booting
  270. * from. Try mmc0 first, just like the brom does.
  271. */
  272. if (mmc_getcd(mmc0) && mmc_init(mmc0) == 0 &&
  273. mmc0->block_dev.block_read(0, 16, 1, buf) == 1) {
  274. buf[12] = 0;
  275. if (strcmp(&buf[4], "eGON.BT0") == 0)
  276. return 0;
  277. }
  278. /* no bootable card in mmc0, so we must be booting from mmc2, swap */
  279. mmc0->block_dev.dev = 1;
  280. mmc1->block_dev.dev = 0;
  281. #endif
  282. return 0;
  283. }
  284. #endif
  285. void i2c_init_board(void)
  286. {
  287. #ifdef CONFIG_I2C0_ENABLE
  288. #if defined(CONFIG_MACH_SUN4I) || defined(CONFIG_MACH_SUN5I) || defined(CONFIG_MACH_SUN7I)
  289. sunxi_gpio_set_cfgpin(SUNXI_GPB(0), SUN4I_GPB_TWI0);
  290. sunxi_gpio_set_cfgpin(SUNXI_GPB(1), SUN4I_GPB_TWI0);
  291. clock_twi_onoff(0, 1);
  292. #elif defined(CONFIG_MACH_SUN6I)
  293. sunxi_gpio_set_cfgpin(SUNXI_GPH(14), SUN6I_GPH_TWI0);
  294. sunxi_gpio_set_cfgpin(SUNXI_GPH(15), SUN6I_GPH_TWI0);
  295. clock_twi_onoff(0, 1);
  296. #elif defined(CONFIG_MACH_SUN8I)
  297. sunxi_gpio_set_cfgpin(SUNXI_GPH(2), SUN8I_GPH_TWI0);
  298. sunxi_gpio_set_cfgpin(SUNXI_GPH(3), SUN8I_GPH_TWI0);
  299. clock_twi_onoff(0, 1);
  300. #endif
  301. #endif
  302. #ifdef CONFIG_I2C1_ENABLE
  303. #if defined(CONFIG_MACH_SUN4I) || defined(CONFIG_MACH_SUN7I)
  304. sunxi_gpio_set_cfgpin(SUNXI_GPB(18), SUN4I_GPB_TWI1);
  305. sunxi_gpio_set_cfgpin(SUNXI_GPB(19), SUN4I_GPB_TWI1);
  306. clock_twi_onoff(1, 1);
  307. #elif defined(CONFIG_MACH_SUN5I)
  308. sunxi_gpio_set_cfgpin(SUNXI_GPB(15), SUN5I_GPB_TWI1);
  309. sunxi_gpio_set_cfgpin(SUNXI_GPB(16), SUN5I_GPB_TWI1);
  310. clock_twi_onoff(1, 1);
  311. #elif defined(CONFIG_MACH_SUN6I)
  312. sunxi_gpio_set_cfgpin(SUNXI_GPH(16), SUN6I_GPH_TWI1);
  313. sunxi_gpio_set_cfgpin(SUNXI_GPH(17), SUN6I_GPH_TWI1);
  314. clock_twi_onoff(1, 1);
  315. #elif defined(CONFIG_MACH_SUN8I)
  316. sunxi_gpio_set_cfgpin(SUNXI_GPH(4), SUN8I_GPH_TWI1);
  317. sunxi_gpio_set_cfgpin(SUNXI_GPH(5), SUN8I_GPH_TWI1);
  318. clock_twi_onoff(1, 1);
  319. #endif
  320. #endif
  321. #ifdef CONFIG_I2C2_ENABLE
  322. #if defined(CONFIG_MACH_SUN4I) || defined(CONFIG_MACH_SUN7I)
  323. sunxi_gpio_set_cfgpin(SUNXI_GPB(20), SUN4I_GPB_TWI2);
  324. sunxi_gpio_set_cfgpin(SUNXI_GPB(21), SUN4I_GPB_TWI2);
  325. clock_twi_onoff(2, 1);
  326. #elif defined(CONFIG_MACH_SUN5I)
  327. sunxi_gpio_set_cfgpin(SUNXI_GPB(17), SUN5I_GPB_TWI2);
  328. sunxi_gpio_set_cfgpin(SUNXI_GPB(18), SUN5I_GPB_TWI2);
  329. clock_twi_onoff(2, 1);
  330. #elif defined(CONFIG_MACH_SUN6I)
  331. sunxi_gpio_set_cfgpin(SUNXI_GPH(18), SUN6I_GPH_TWI2);
  332. sunxi_gpio_set_cfgpin(SUNXI_GPH(19), SUN6I_GPH_TWI2);
  333. clock_twi_onoff(2, 1);
  334. #elif defined(CONFIG_MACH_SUN8I)
  335. sunxi_gpio_set_cfgpin(SUNXI_GPE(12), SUN8I_GPE_TWI2);
  336. sunxi_gpio_set_cfgpin(SUNXI_GPE(13), SUN8I_GPE_TWI2);
  337. clock_twi_onoff(2, 1);
  338. #endif
  339. #endif
  340. #ifdef CONFIG_I2C3_ENABLE
  341. #if defined(CONFIG_MACH_SUN6I)
  342. sunxi_gpio_set_cfgpin(SUNXI_GPG(10), SUN6I_GPG_TWI3);
  343. sunxi_gpio_set_cfgpin(SUNXI_GPG(11), SUN6I_GPG_TWI3);
  344. clock_twi_onoff(3, 1);
  345. #elif defined(CONFIG_MACH_SUN7I)
  346. sunxi_gpio_set_cfgpin(SUNXI_GPI(0), SUN7I_GPI_TWI3);
  347. sunxi_gpio_set_cfgpin(SUNXI_GPI(1), SUN7I_GPI_TWI3);
  348. clock_twi_onoff(3, 1);
  349. #endif
  350. #endif
  351. #ifdef CONFIG_I2C4_ENABLE
  352. #if defined(CONFIG_MACH_SUN7I)
  353. sunxi_gpio_set_cfgpin(SUNXI_GPI(2), SUN7I_GPI_TWI4);
  354. sunxi_gpio_set_cfgpin(SUNXI_GPI(3), SUN7I_GPI_TWI4);
  355. clock_twi_onoff(4, 1);
  356. #endif
  357. #endif
  358. }
  359. #ifdef CONFIG_SPL_BUILD
  360. void sunxi_board_init(void)
  361. {
  362. int power_failed = 0;
  363. unsigned long ramsize;
  364. #ifdef CONFIG_AXP152_POWER
  365. power_failed = axp152_init();
  366. power_failed |= axp152_set_dcdc2(1400);
  367. power_failed |= axp152_set_dcdc3(1500);
  368. power_failed |= axp152_set_dcdc4(1250);
  369. power_failed |= axp152_set_ldo2(3000);
  370. #endif
  371. #ifdef CONFIG_AXP209_POWER
  372. power_failed |= axp209_init();
  373. power_failed |= axp209_set_dcdc2(1400);
  374. power_failed |= axp209_set_dcdc3(1250);
  375. power_failed |= axp209_set_ldo2(3000);
  376. power_failed |= axp209_set_ldo3(2800);
  377. power_failed |= axp209_set_ldo4(2800);
  378. #endif
  379. #ifdef CONFIG_AXP221_POWER
  380. power_failed = axp221_init();
  381. power_failed |= axp221_set_dcdc1(CONFIG_AXP221_DCDC1_VOLT);
  382. power_failed |= axp221_set_dcdc2(1200); /* A31:VDD-GPU, A23:VDD-SYS */
  383. power_failed |= axp221_set_dcdc3(1200); /* VDD-CPU */
  384. #ifdef CONFIG_MACH_SUN6I
  385. power_failed |= axp221_set_dcdc4(1200); /* A31:VDD-SYS */
  386. #else
  387. power_failed |= axp221_set_dcdc4(0); /* A23:unused */
  388. #endif
  389. power_failed |= axp221_set_dcdc5(1500); /* VCC-DRAM */
  390. power_failed |= axp221_set_dldo1(CONFIG_AXP221_DLDO1_VOLT);
  391. power_failed |= axp221_set_dldo4(CONFIG_AXP221_DLDO4_VOLT);
  392. power_failed |= axp221_set_aldo1(CONFIG_AXP221_ALDO1_VOLT);
  393. power_failed |= axp221_set_aldo2(CONFIG_AXP221_ALDO2_VOLT);
  394. power_failed |= axp221_set_aldo3(CONFIG_AXP221_ALDO3_VOLT);
  395. power_failed |= axp221_set_eldo(3, CONFIG_AXP221_ELDO3_VOLT);
  396. #endif
  397. printf("DRAM:");
  398. ramsize = sunxi_dram_init();
  399. printf(" %lu MiB\n", ramsize >> 20);
  400. if (!ramsize)
  401. hang();
  402. /*
  403. * Only clock up the CPU to full speed if we are reasonably
  404. * assured it's being powered with suitable core voltage
  405. */
  406. if (!power_failed)
  407. clock_set_pll1(CONFIG_SYS_CLK_FREQ);
  408. else
  409. printf("Failed to set core voltage! Can't set CPU frequency\n");
  410. }
  411. #endif
  412. #if defined(CONFIG_MUSB_HOST) || defined(CONFIG_MUSB_GADGET)
  413. static struct musb_hdrc_config musb_config = {
  414. .multipoint = 1,
  415. .dyn_fifo = 1,
  416. .num_eps = 6,
  417. .ram_bits = 11,
  418. };
  419. static struct musb_hdrc_platform_data musb_plat = {
  420. #if defined(CONFIG_MUSB_HOST)
  421. .mode = MUSB_HOST,
  422. #else
  423. .mode = MUSB_PERIPHERAL,
  424. #endif
  425. .config = &musb_config,
  426. .power = 250,
  427. .platform_ops = &sunxi_musb_ops,
  428. };
  429. #endif
  430. #ifdef CONFIG_USB_GADGET
  431. int g_dnl_board_usb_cable_connected(void)
  432. {
  433. return sunxi_usbc_vbus_detect(0);
  434. }
  435. #endif
  436. #ifdef CONFIG_MISC_INIT_R
  437. int misc_init_r(void)
  438. {
  439. char serial_string[17] = { 0 };
  440. unsigned int sid[4];
  441. uint8_t mac_addr[6];
  442. int ret;
  443. ret = sunxi_get_sid(sid);
  444. if (ret == 0 && sid[0] != 0 && sid[3] != 0) {
  445. if (!getenv("ethaddr")) {
  446. /* Non OUI / registered MAC address */
  447. mac_addr[0] = 0x02;
  448. mac_addr[1] = (sid[0] >> 0) & 0xff;
  449. mac_addr[2] = (sid[3] >> 24) & 0xff;
  450. mac_addr[3] = (sid[3] >> 16) & 0xff;
  451. mac_addr[4] = (sid[3] >> 8) & 0xff;
  452. mac_addr[5] = (sid[3] >> 0) & 0xff;
  453. eth_setenv_enetaddr("ethaddr", mac_addr);
  454. }
  455. if (!getenv("serial#")) {
  456. snprintf(serial_string, sizeof(serial_string),
  457. "%08x%08x", sid[0], sid[3]);
  458. setenv("serial#", serial_string);
  459. }
  460. }
  461. #if defined(CONFIG_MUSB_HOST) || defined(CONFIG_MUSB_GADGET)
  462. musb_register(&musb_plat, NULL, (void *)SUNXI_USB0_BASE);
  463. #endif
  464. return 0;
  465. }
  466. #endif
  467. #ifdef CONFIG_OF_BOARD_SETUP
  468. int ft_board_setup(void *blob, bd_t *bd)
  469. {
  470. #ifdef CONFIG_VIDEO_DT_SIMPLEFB
  471. return sunxi_simplefb_setup(blob);
  472. #endif
  473. }
  474. #endif /* CONFIG_OF_BOARD_SETUP */