s3c24x0.h 9.9 KB

123456789101112131415161718192021222324252627282930313233343536373839404142434445464748495051525354555657585960616263646566676869707172737475767778798081828384858687888990919293949596979899100101102103104105106107108109110111112113114115116117118119120121122123124125126127128129130131132133134135136137138139140141142143144145146147148149150151152153154155156157158159160161162163164165166167168169170171172173174175176177178179180181182183184185186187188189190191192193194195196197198199200201202203204205206207208209210211212213214215216217218219220221222223224225226227228229230231232233234235236237238239240241242243244245246247248249250251252253254255256257258259260261262263264265266267268269270271272273274275276277278279280281282283284285286287288289290291292293294295296297298299300301302303304305306307308309310311312313314315316317318319320321322323324325326327328329330331332333334335336337338339340341342343344345346347348349350351352353354355356357358359360361362363364365366367368369370371372373374375376377378379380381382383384385386387388389390391392393394395396397398399400401402403404405406407408409410411412413414415416417418419420421422423424425426427428429430431432433434435436437438439440441442443444445446447448449450451452453454455456457458459460461462463464465466467468469470471472473474475476477478479480481482483484485486487488489490491492493494495496497498499500501502503504505506507508509510511512513514515516517518519520521522523524525526527528529530531532533534535536537538539540541542543544545546547548549550551552553554555556557558559560561562563564565566567568569570571572573574575576577578579580581582583584585586587588589590591592593594595596597598599600601602603604605606607608609610611612613614615616617618619620621622623624625626627628629630631632633634635636637638639640641642643644645646647648649650651652653654655656657658659660661662663664665666667668669670671672673674675676677678679680681682683684685686687688689690691692693694695696697698699700701702703704
  1. /*
  2. * (C) Copyright 2003
  3. * David Müller ELSOFT AG Switzerland. d.mueller@elsoft.ch
  4. *
  5. * SPDX-License-Identifier: GPL-2.0+
  6. */
  7. /************************************************
  8. * NAME : s3c24x0.h
  9. * Version : 31.3.2003
  10. *
  11. * common stuff for SAMSUNG S3C24X0 SoC
  12. ************************************************/
  13. #ifndef __S3C24X0_H__
  14. #define __S3C24X0_H__
  15. /* Memory controller (see manual chapter 5) */
  16. struct s3c24x0_memctl {
  17. u32 bwscon;
  18. u32 bankcon[8];
  19. u32 refresh;
  20. u32 banksize;
  21. u32 mrsrb6;
  22. u32 mrsrb7;
  23. };
  24. /* USB HOST (see manual chapter 12) */
  25. struct s3c24x0_usb_host {
  26. u32 HcRevision;
  27. u32 HcControl;
  28. u32 HcCommonStatus;
  29. u32 HcInterruptStatus;
  30. u32 HcInterruptEnable;
  31. u32 HcInterruptDisable;
  32. u32 HcHCCA;
  33. u32 HcPeriodCuttendED;
  34. u32 HcControlHeadED;
  35. u32 HcControlCurrentED;
  36. u32 HcBulkHeadED;
  37. u32 HcBuldCurrentED;
  38. u32 HcDoneHead;
  39. u32 HcRmInterval;
  40. u32 HcFmRemaining;
  41. u32 HcFmNumber;
  42. u32 HcPeriodicStart;
  43. u32 HcLSThreshold;
  44. u32 HcRhDescriptorA;
  45. u32 HcRhDescriptorB;
  46. u32 HcRhStatus;
  47. u32 HcRhPortStatus1;
  48. u32 HcRhPortStatus2;
  49. };
  50. /* INTERRUPT (see manual chapter 14) */
  51. struct s3c24x0_interrupt {
  52. u32 srcpnd;
  53. u32 intmod;
  54. u32 intmsk;
  55. u32 priority;
  56. u32 intpnd;
  57. u32 intoffset;
  58. #if defined(CONFIG_S3C2410) || defined(CONFIG_S3C2440)
  59. u32 subsrcpnd;
  60. u32 intsubmsk;
  61. #endif
  62. };
  63. /* DMAS (see manual chapter 8) */
  64. struct s3c24x0_dma {
  65. u32 disrc;
  66. #if defined(CONFIG_S3C2410) || defined(CONFIG_S3C2440)
  67. u32 disrcc;
  68. #endif
  69. u32 didst;
  70. #if defined(CONFIG_S3C2410) || defined(CONFIG_S3C2440)
  71. u32 didstc;
  72. #endif
  73. u32 dcon;
  74. u32 dstat;
  75. u32 dcsrc;
  76. u32 dcdst;
  77. u32 dmasktrig;
  78. #if defined(CONFIG_S3C2400) || defined(CONFIG_S3C2410) \
  79. || defined(CONFIG_S3C2440)
  80. u32 res[1];
  81. #endif
  82. };
  83. struct s3c24x0_dmas {
  84. struct s3c24x0_dma dma[4];
  85. };
  86. /* CLOCK & POWER MANAGEMENT (see S3C2400 manual chapter 6) */
  87. /* (see S3C2410 manual chapter 7) */
  88. struct s3c24x0_clock_power {
  89. u32 locktime;
  90. u32 mpllcon;
  91. u32 upllcon;
  92. u32 clkcon;
  93. u32 clkslow;
  94. u32 clkdivn;
  95. #if defined(CONFIG_S3C2440)
  96. u32 camdivn;
  97. #endif
  98. };
  99. /* LCD CONTROLLER (see manual chapter 15) */
  100. struct s3c24x0_lcd {
  101. u32 lcdcon1;
  102. u32 lcdcon2;
  103. u32 lcdcon3;
  104. u32 lcdcon4;
  105. u32 lcdcon5;
  106. u32 lcdsaddr1;
  107. u32 lcdsaddr2;
  108. u32 lcdsaddr3;
  109. u32 redlut;
  110. u32 greenlut;
  111. u32 bluelut;
  112. u32 res[8];
  113. u32 dithmode;
  114. u32 tpal;
  115. #if defined(CONFIG_S3C2410) || defined(CONFIG_S3C2440)
  116. u32 lcdintpnd;
  117. u32 lcdsrcpnd;
  118. u32 lcdintmsk;
  119. u32 lpcsel;
  120. #endif
  121. };
  122. #ifdef CONFIG_S3C2410
  123. /* NAND FLASH (see S3C2410 manual chapter 6) */
  124. struct s3c2410_nand {
  125. u32 nfconf;
  126. u32 nfcmd;
  127. u32 nfaddr;
  128. u32 nfdata;
  129. u32 nfstat;
  130. u32 nfecc;
  131. };
  132. #endif
  133. #ifdef CONFIG_S3C2440
  134. /* NAND FLASH (see S3C2440 manual chapter 6) */
  135. struct s3c2440_nand {
  136. u32 nfconf;
  137. u32 nfcont;
  138. u32 nfcmd;
  139. u32 nfaddr;
  140. u32 nfdata;
  141. u32 nfeccd0;
  142. u32 nfeccd1;
  143. u32 nfeccd;
  144. u32 nfstat;
  145. u32 nfstat0;
  146. u32 nfstat1;
  147. };
  148. #endif
  149. /* UART (see manual chapter 11) */
  150. struct s3c24x0_uart {
  151. u32 ulcon;
  152. u32 ucon;
  153. u32 ufcon;
  154. u32 umcon;
  155. u32 utrstat;
  156. u32 uerstat;
  157. u32 ufstat;
  158. u32 umstat;
  159. #ifdef __BIG_ENDIAN
  160. u8 res1[3];
  161. u8 utxh;
  162. u8 res2[3];
  163. u8 urxh;
  164. #else /* Little Endian */
  165. u8 utxh;
  166. u8 res1[3];
  167. u8 urxh;
  168. u8 res2[3];
  169. #endif
  170. u32 ubrdiv;
  171. };
  172. /* PWM TIMER (see manual chapter 10) */
  173. struct s3c24x0_timer {
  174. u32 tcntb;
  175. u32 tcmpb;
  176. u32 tcnto;
  177. };
  178. struct s3c24x0_timers {
  179. u32 tcfg0;
  180. u32 tcfg1;
  181. u32 tcon;
  182. struct s3c24x0_timer ch[4];
  183. u32 tcntb4;
  184. u32 tcnto4;
  185. };
  186. /* USB DEVICE (see manual chapter 13) */
  187. struct s3c24x0_usb_dev_fifos {
  188. #ifdef __BIG_ENDIAN
  189. u8 res[3];
  190. u8 ep_fifo_reg;
  191. #else /* little endian */
  192. u8 ep_fifo_reg;
  193. u8 res[3];
  194. #endif
  195. };
  196. struct s3c24x0_usb_dev_dmas {
  197. #ifdef __BIG_ENDIAN
  198. u8 res1[3];
  199. u8 ep_dma_con;
  200. u8 res2[3];
  201. u8 ep_dma_unit;
  202. u8 res3[3];
  203. u8 ep_dma_fifo;
  204. u8 res4[3];
  205. u8 ep_dma_ttc_l;
  206. u8 res5[3];
  207. u8 ep_dma_ttc_m;
  208. u8 res6[3];
  209. u8 ep_dma_ttc_h;
  210. #else /* little endian */
  211. u8 ep_dma_con;
  212. u8 res1[3];
  213. u8 ep_dma_unit;
  214. u8 res2[3];
  215. u8 ep_dma_fifo;
  216. u8 res3[3];
  217. u8 ep_dma_ttc_l;
  218. u8 res4[3];
  219. u8 ep_dma_ttc_m;
  220. u8 res5[3];
  221. u8 ep_dma_ttc_h;
  222. u8 res6[3];
  223. #endif
  224. };
  225. struct s3c24x0_usb_device {
  226. #ifdef __BIG_ENDIAN
  227. u8 res1[3];
  228. u8 func_addr_reg;
  229. u8 res2[3];
  230. u8 pwr_reg;
  231. u8 res3[3];
  232. u8 ep_int_reg;
  233. u8 res4[15];
  234. u8 usb_int_reg;
  235. u8 res5[3];
  236. u8 ep_int_en_reg;
  237. u8 res6[15];
  238. u8 usb_int_en_reg;
  239. u8 res7[3];
  240. u8 frame_num1_reg;
  241. u8 res8[3];
  242. u8 frame_num2_reg;
  243. u8 res9[3];
  244. u8 index_reg;
  245. u8 res10[7];
  246. u8 maxp_reg;
  247. u8 res11[3];
  248. u8 ep0_csr_in_csr1_reg;
  249. u8 res12[3];
  250. u8 in_csr2_reg;
  251. u8 res13[7];
  252. u8 out_csr1_reg;
  253. u8 res14[3];
  254. u8 out_csr2_reg;
  255. u8 res15[3];
  256. u8 out_fifo_cnt1_reg;
  257. u8 res16[3];
  258. u8 out_fifo_cnt2_reg;
  259. #else /* little endian */
  260. u8 func_addr_reg;
  261. u8 res1[3];
  262. u8 pwr_reg;
  263. u8 res2[3];
  264. u8 ep_int_reg;
  265. u8 res3[15];
  266. u8 usb_int_reg;
  267. u8 res4[3];
  268. u8 ep_int_en_reg;
  269. u8 res5[15];
  270. u8 usb_int_en_reg;
  271. u8 res6[3];
  272. u8 frame_num1_reg;
  273. u8 res7[3];
  274. u8 frame_num2_reg;
  275. u8 res8[3];
  276. u8 index_reg;
  277. u8 res9[7];
  278. u8 maxp_reg;
  279. u8 res10[7];
  280. u8 ep0_csr_in_csr1_reg;
  281. u8 res11[3];
  282. u8 in_csr2_reg;
  283. u8 res12[3];
  284. u8 out_csr1_reg;
  285. u8 res13[7];
  286. u8 out_csr2_reg;
  287. u8 res14[3];
  288. u8 out_fifo_cnt1_reg;
  289. u8 res15[3];
  290. u8 out_fifo_cnt2_reg;
  291. u8 res16[3];
  292. #endif /* __BIG_ENDIAN */
  293. struct s3c24x0_usb_dev_fifos fifo[5];
  294. struct s3c24x0_usb_dev_dmas dma[5];
  295. };
  296. /* WATCH DOG TIMER (see manual chapter 18) */
  297. struct s3c24x0_watchdog {
  298. u32 wtcon;
  299. u32 wtdat;
  300. u32 wtcnt;
  301. };
  302. /* IIS (see manual chapter 21) */
  303. struct s3c24x0_i2s {
  304. #ifdef __BIG_ENDIAN
  305. u16 res1;
  306. u16 iiscon;
  307. u16 res2;
  308. u16 iismod;
  309. u16 res3;
  310. u16 iispsr;
  311. u16 res4;
  312. u16 iisfcon;
  313. u16 res5;
  314. u16 iisfifo;
  315. #else /* little endian */
  316. u16 iiscon;
  317. u16 res1;
  318. u16 iismod;
  319. u16 res2;
  320. u16 iispsr;
  321. u16 res3;
  322. u16 iisfcon;
  323. u16 res4;
  324. u16 iisfifo;
  325. u16 res5;
  326. #endif
  327. };
  328. /* I/O PORT (see manual chapter 9) */
  329. struct s3c24x0_gpio {
  330. #ifdef CONFIG_S3C2400
  331. u32 pacon;
  332. u32 padat;
  333. u32 pbcon;
  334. u32 pbdat;
  335. u32 pbup;
  336. u32 pccon;
  337. u32 pcdat;
  338. u32 pcup;
  339. u32 pdcon;
  340. u32 pddat;
  341. u32 pdup;
  342. u32 pecon;
  343. u32 pedat;
  344. u32 peup;
  345. u32 pfcon;
  346. u32 pfdat;
  347. u32 pfup;
  348. u32 pgcon;
  349. u32 pgdat;
  350. u32 pgup;
  351. u32 opencr;
  352. u32 misccr;
  353. u32 extint;
  354. #endif
  355. #ifdef CONFIG_S3C2410
  356. u32 gpacon;
  357. u32 gpadat;
  358. u32 res1[2];
  359. u32 gpbcon;
  360. u32 gpbdat;
  361. u32 gpbup;
  362. u32 res2;
  363. u32 gpccon;
  364. u32 gpcdat;
  365. u32 gpcup;
  366. u32 res3;
  367. u32 gpdcon;
  368. u32 gpddat;
  369. u32 gpdup;
  370. u32 res4;
  371. u32 gpecon;
  372. u32 gpedat;
  373. u32 gpeup;
  374. u32 res5;
  375. u32 gpfcon;
  376. u32 gpfdat;
  377. u32 gpfup;
  378. u32 res6;
  379. u32 gpgcon;
  380. u32 gpgdat;
  381. u32 gpgup;
  382. u32 res7;
  383. u32 gphcon;
  384. u32 gphdat;
  385. u32 gphup;
  386. u32 res8;
  387. u32 misccr;
  388. u32 dclkcon;
  389. u32 extint0;
  390. u32 extint1;
  391. u32 extint2;
  392. u32 eintflt0;
  393. u32 eintflt1;
  394. u32 eintflt2;
  395. u32 eintflt3;
  396. u32 eintmask;
  397. u32 eintpend;
  398. u32 gstatus0;
  399. u32 gstatus1;
  400. u32 gstatus2;
  401. u32 gstatus3;
  402. u32 gstatus4;
  403. #endif
  404. #if defined(CONFIG_S3C2440)
  405. u32 gpacon;
  406. u32 gpadat;
  407. u32 res1[2];
  408. u32 gpbcon;
  409. u32 gpbdat;
  410. u32 gpbup;
  411. u32 res2;
  412. u32 gpccon;
  413. u32 gpcdat;
  414. u32 gpcup;
  415. u32 res3;
  416. u32 gpdcon;
  417. u32 gpddat;
  418. u32 gpdup;
  419. u32 res4;
  420. u32 gpecon;
  421. u32 gpedat;
  422. u32 gpeup;
  423. u32 res5;
  424. u32 gpfcon;
  425. u32 gpfdat;
  426. u32 gpfup;
  427. u32 res6;
  428. u32 gpgcon;
  429. u32 gpgdat;
  430. u32 gpgup;
  431. u32 res7;
  432. u32 gphcon;
  433. u32 gphdat;
  434. u32 gphup;
  435. u32 res8;
  436. u32 misccr;
  437. u32 dclkcon;
  438. u32 extint0;
  439. u32 extint1;
  440. u32 extint2;
  441. u32 eintflt0;
  442. u32 eintflt1;
  443. u32 eintflt2;
  444. u32 eintflt3;
  445. u32 eintmask;
  446. u32 eintpend;
  447. u32 gstatus0;
  448. u32 gstatus1;
  449. u32 gstatus2;
  450. u32 gstatus3;
  451. u32 gstatus4;
  452. u32 res9;
  453. u32 dsc0;
  454. u32 dsc1;
  455. u32 mslcon;
  456. u32 gpjcon;
  457. u32 gpjdat;
  458. u32 gpjup;
  459. u32 res10;
  460. #endif
  461. };
  462. /* RTC (see manual chapter 17) */
  463. struct s3c24x0_rtc {
  464. #ifdef __BIG_ENDIAN
  465. u8 res1[67];
  466. u8 rtccon;
  467. u8 res2[3];
  468. u8 ticnt;
  469. u8 res3[11];
  470. u8 rtcalm;
  471. u8 res4[3];
  472. u8 almsec;
  473. u8 res5[3];
  474. u8 almmin;
  475. u8 res6[3];
  476. u8 almhour;
  477. u8 res7[3];
  478. u8 almdate;
  479. u8 res8[3];
  480. u8 almmon;
  481. u8 res9[3];
  482. u8 almyear;
  483. u8 res10[3];
  484. u8 rtcrst;
  485. u8 res11[3];
  486. u8 bcdsec;
  487. u8 res12[3];
  488. u8 bcdmin;
  489. u8 res13[3];
  490. u8 bcdhour;
  491. u8 res14[3];
  492. u8 bcddate;
  493. u8 res15[3];
  494. u8 bcdday;
  495. u8 res16[3];
  496. u8 bcdmon;
  497. u8 res17[3];
  498. u8 bcdyear;
  499. #else /* little endian */
  500. u8 res0[64];
  501. u8 rtccon;
  502. u8 res1[3];
  503. u8 ticnt;
  504. u8 res2[11];
  505. u8 rtcalm;
  506. u8 res3[3];
  507. u8 almsec;
  508. u8 res4[3];
  509. u8 almmin;
  510. u8 res5[3];
  511. u8 almhour;
  512. u8 res6[3];
  513. u8 almdate;
  514. u8 res7[3];
  515. u8 almmon;
  516. u8 res8[3];
  517. u8 almyear;
  518. u8 res9[3];
  519. u8 rtcrst;
  520. u8 res10[3];
  521. u8 bcdsec;
  522. u8 res11[3];
  523. u8 bcdmin;
  524. u8 res12[3];
  525. u8 bcdhour;
  526. u8 res13[3];
  527. u8 bcddate;
  528. u8 res14[3];
  529. u8 bcdday;
  530. u8 res15[3];
  531. u8 bcdmon;
  532. u8 res16[3];
  533. u8 bcdyear;
  534. u8 res17[3];
  535. #endif
  536. };
  537. /* ADC (see manual chapter 16) */
  538. struct s3c2400_adc {
  539. u32 adccon;
  540. u32 adcdat;
  541. };
  542. /* ADC (see manual chapter 16) */
  543. struct s3c2410_adc {
  544. u32 adccon;
  545. u32 adctsc;
  546. u32 adcdly;
  547. u32 adcdat0;
  548. u32 adcdat1;
  549. };
  550. /* SPI (see manual chapter 22) */
  551. struct s3c24x0_spi_channel {
  552. u8 spcon;
  553. u8 res1[3];
  554. u8 spsta;
  555. u8 res2[3];
  556. u8 sppin;
  557. u8 res3[3];
  558. u8 sppre;
  559. u8 res4[3];
  560. u8 sptdat;
  561. u8 res5[3];
  562. u8 sprdat;
  563. u8 res6[3];
  564. u8 res7[16];
  565. };
  566. struct s3c24x0_spi {
  567. struct s3c24x0_spi_channel ch[S3C24X0_SPI_CHANNELS];
  568. };
  569. /* MMC INTERFACE (see S3C2400 manual chapter 19) */
  570. struct s3c2400_mmc {
  571. #ifdef __BIG_ENDIAN
  572. u8 res1[3];
  573. u8 mmcon;
  574. u8 res2[3];
  575. u8 mmcrr;
  576. u8 res3[3];
  577. u8 mmfcon;
  578. u8 res4[3];
  579. u8 mmsta;
  580. u16 res5;
  581. u16 mmfsta;
  582. u8 res6[3];
  583. u8 mmpre;
  584. u16 res7;
  585. u16 mmlen;
  586. u8 res8[3];
  587. u8 mmcr7;
  588. u32 mmrsp[4];
  589. u8 res9[3];
  590. u8 mmcmd0;
  591. u32 mmcmd1;
  592. u16 res10;
  593. u16 mmcr16;
  594. u8 res11[3];
  595. u8 mmdat;
  596. #else
  597. u8 mmcon;
  598. u8 res1[3];
  599. u8 mmcrr;
  600. u8 res2[3];
  601. u8 mmfcon;
  602. u8 res3[3];
  603. u8 mmsta;
  604. u8 res4[3];
  605. u16 mmfsta;
  606. u16 res5;
  607. u8 mmpre;
  608. u8 res6[3];
  609. u16 mmlen;
  610. u16 res7;
  611. u8 mmcr7;
  612. u8 res8[3];
  613. u32 mmrsp[4];
  614. u8 mmcmd0;
  615. u8 res9[3];
  616. u32 mmcmd1;
  617. u16 mmcr16;
  618. u16 res10;
  619. u8 mmdat;
  620. u8 res11[3];
  621. #endif
  622. };
  623. /* SD INTERFACE (see S3C2410 manual chapter 19) */
  624. struct s3c2410_sdi {
  625. u32 sdicon;
  626. u32 sdipre;
  627. u32 sdicarg;
  628. u32 sdiccon;
  629. u32 sdicsta;
  630. u32 sdirsp0;
  631. u32 sdirsp1;
  632. u32 sdirsp2;
  633. u32 sdirsp3;
  634. u32 sdidtimer;
  635. u32 sdibsize;
  636. u32 sdidcon;
  637. u32 sdidcnt;
  638. u32 sdidsta;
  639. u32 sdifsta;
  640. #ifdef __BIG_ENDIAN
  641. u8 res[3];
  642. u8 sdidat;
  643. #else
  644. u8 sdidat;
  645. u8 res[3];
  646. #endif
  647. u32 sdiimsk;
  648. };
  649. #endif /*__S3C24X0_H__*/