at91sam9n12_devices.c 4.4 KB

123456789101112131415161718192021222324252627282930313233343536373839404142434445464748495051525354555657585960616263646566676869707172737475767778798081828384858687888990919293949596979899100101102103104105106107108109110111112113114115116117118119120121122123124125126127128129130131132133134135136137138139140141
  1. /*
  2. * (C) Copyright 2013 Atmel Corporation
  3. * Josh Wu <josh.wu@atmel.com>
  4. *
  5. * SPDX-License-Identifier: GPL-2.0+
  6. */
  7. #include <common.h>
  8. #include <asm/io.h>
  9. #include <asm/arch/at91_common.h>
  10. #include <asm/arch/at91_pio.h>
  11. #include <asm/arch/clk.h>
  12. unsigned int has_lcdc()
  13. {
  14. return 1;
  15. }
  16. void at91_serial0_hw_init(void)
  17. {
  18. at91_set_a_periph(AT91_PIO_PORTA, 0, 1); /* TXD0 */
  19. at91_set_a_periph(AT91_PIO_PORTA, 1, 0); /* RXD0 */
  20. at91_periph_clk_enable(ATMEL_ID_USART0);
  21. }
  22. void at91_serial1_hw_init(void)
  23. {
  24. at91_set_a_periph(AT91_PIO_PORTA, 5, 1); /* TXD1 */
  25. at91_set_a_periph(AT91_PIO_PORTA, 6, 0); /* RXD1 */
  26. at91_periph_clk_enable(ATMEL_ID_USART1);
  27. }
  28. void at91_serial2_hw_init(void)
  29. {
  30. at91_set_a_periph(AT91_PIO_PORTA, 7, 1); /* TXD2 */
  31. at91_set_a_periph(AT91_PIO_PORTA, 8, 0); /* RXD2 */
  32. at91_periph_clk_enable(ATMEL_ID_USART2);
  33. }
  34. void at91_serial3_hw_init(void)
  35. {
  36. at91_set_b_periph(AT91_PIO_PORTC, 22, 1); /* TXD3 */
  37. at91_set_b_periph(AT91_PIO_PORTC, 23, 0); /* RXD3 */
  38. at91_periph_clk_enable(ATMEL_ID_USART3);
  39. }
  40. void at91_seriald_hw_init(void)
  41. {
  42. at91_set_a_periph(AT91_PIO_PORTA, 10, 1); /* DTXD */
  43. at91_set_a_periph(AT91_PIO_PORTA, 9, 0); /* DRXD */
  44. at91_periph_clk_enable(ATMEL_ID_SYS);
  45. }
  46. #ifdef CONFIG_ATMEL_SPI
  47. void at91_spi0_hw_init(unsigned long cs_mask)
  48. {
  49. at91_set_a_periph(AT91_PIO_PORTA, 11, 0); /* SPI0_MISO */
  50. at91_set_a_periph(AT91_PIO_PORTA, 12, 0); /* SPI0_MOSI */
  51. at91_set_a_periph(AT91_PIO_PORTA, 13, 0); /* SPI0_SPCK */
  52. at91_periph_clk_enable(ATMEL_ID_SPI0);
  53. if (cs_mask & (1 << 0))
  54. at91_set_pio_output(AT91_PIO_PORTA, 14, 1);
  55. if (cs_mask & (1 << 1))
  56. at91_set_pio_output(AT91_PIO_PORTA, 7, 1);
  57. if (cs_mask & (1 << 2))
  58. at91_set_pio_output(AT91_PIO_PORTA, 1, 1);
  59. if (cs_mask & (1 << 3))
  60. at91_set_pio_output(AT91_PIO_PORTB, 3, 1);
  61. }
  62. void at91_spi1_hw_init(unsigned long cs_mask)
  63. {
  64. at91_set_b_periph(AT91_PIO_PORTA, 21, 0); /* SPI1_MISO */
  65. at91_set_b_periph(AT91_PIO_PORTA, 22, 0); /* SPI1_MOSI */
  66. at91_set_b_periph(AT91_PIO_PORTA, 23, 0); /* SPI1_SPCK */
  67. at91_periph_clk_enable(ATMEL_ID_SPI1);
  68. if (cs_mask & (1 << 0))
  69. at91_set_pio_output(AT91_PIO_PORTA, 8, 1);
  70. if (cs_mask & (1 << 1))
  71. at91_set_pio_output(AT91_PIO_PORTA, 0, 1);
  72. if (cs_mask & (1 << 2))
  73. at91_set_pio_output(AT91_PIO_PORTA, 31, 1);
  74. if (cs_mask & (1 << 3))
  75. at91_set_pio_output(AT91_PIO_PORTA, 30, 1);
  76. }
  77. #endif
  78. void at91_mci_hw_init(void)
  79. {
  80. at91_set_a_periph(AT91_PIO_PORTA, 17, 0); /* MCCK */
  81. at91_set_a_periph(AT91_PIO_PORTA, 16, 0); /* MCCDA */
  82. at91_set_a_periph(AT91_PIO_PORTA, 15, 0); /* MCDA0 */
  83. at91_set_a_periph(AT91_PIO_PORTA, 18, 0); /* MCDA1 */
  84. at91_set_a_periph(AT91_PIO_PORTA, 19, 0); /* MCDA2 */
  85. at91_set_a_periph(AT91_PIO_PORTA, 20, 0); /* MCDA3 */
  86. at91_periph_clk_enable(ATMEL_ID_HSMCI0);
  87. }
  88. #ifdef CONFIG_LCD
  89. void at91_lcd_hw_init(void)
  90. {
  91. at91_set_a_periph(AT91_PIO_PORTC, 24, 0); /* LCDDPWR */
  92. at91_set_a_periph(AT91_PIO_PORTC, 26, 0); /* LCDVSYNC */
  93. at91_set_a_periph(AT91_PIO_PORTC, 27, 0); /* LCDHSYNC */
  94. at91_set_a_periph(AT91_PIO_PORTC, 28, 0); /* LCDDOTCK */
  95. at91_set_a_periph(AT91_PIO_PORTC, 29, 0); /* LCDDEN */
  96. at91_set_a_periph(AT91_PIO_PORTC, 30, 0); /* LCDDOTCK */
  97. at91_set_a_periph(AT91_PIO_PORTC, 0, 0); /* LCDD0 */
  98. at91_set_a_periph(AT91_PIO_PORTC, 1, 0); /* LCDD1 */
  99. at91_set_a_periph(AT91_PIO_PORTC, 2, 0); /* LCDD2 */
  100. at91_set_a_periph(AT91_PIO_PORTC, 3, 0); /* LCDD3 */
  101. at91_set_a_periph(AT91_PIO_PORTC, 4, 0); /* LCDD4 */
  102. at91_set_a_periph(AT91_PIO_PORTC, 5, 0); /* LCDD5 */
  103. at91_set_a_periph(AT91_PIO_PORTC, 6, 0); /* LCDD6 */
  104. at91_set_a_periph(AT91_PIO_PORTC, 7, 0); /* LCDD7 */
  105. at91_set_a_periph(AT91_PIO_PORTC, 8, 0); /* LCDD8 */
  106. at91_set_a_periph(AT91_PIO_PORTC, 9, 0); /* LCDD9 */
  107. at91_set_a_periph(AT91_PIO_PORTC, 10, 0); /* LCDD10 */
  108. at91_set_a_periph(AT91_PIO_PORTC, 11, 0); /* LCDD11 */
  109. at91_set_a_periph(AT91_PIO_PORTC, 12, 0); /* LCDD12 */
  110. at91_set_a_periph(AT91_PIO_PORTC, 13, 0); /* LCDD13 */
  111. at91_set_a_periph(AT91_PIO_PORTC, 14, 0); /* LCDD14 */
  112. at91_set_a_periph(AT91_PIO_PORTC, 15, 0); /* LCDD15 */
  113. at91_set_a_periph(AT91_PIO_PORTC, 16, 0); /* LCDD16 */
  114. at91_set_a_periph(AT91_PIO_PORTC, 17, 0); /* LCDD17 */
  115. at91_set_a_periph(AT91_PIO_PORTC, 18, 0); /* LCDD18 */
  116. at91_set_a_periph(AT91_PIO_PORTC, 19, 0); /* LCDD19 */
  117. at91_set_a_periph(AT91_PIO_PORTC, 20, 0); /* LCDD20 */
  118. at91_set_a_periph(AT91_PIO_PORTC, 21, 0); /* LCDD21 */
  119. at91_set_a_periph(AT91_PIO_PORTC, 22, 0); /* LCDD22 */
  120. at91_set_a_periph(AT91_PIO_PORTC, 23, 0); /* LCDD23 */
  121. at91_periph_clk_enable(ATMEL_ID_LCDC);
  122. }
  123. #endif