grf_rk3399.h 6.2 KB

123456789101112131415161718192021222324252627282930313233343536373839404142434445464748495051525354555657585960616263646566676869707172737475767778798081828384858687888990919293949596979899100101102103104105106107108109110111112113114115116117118119120121122123124125126127128129130131132133134135136137138139140141142143144145146147148149150151152153154155156157158159160161162163164165166167168169170171172173174175176177178179180181182183184185186187188189190191192193194195196197198199200201202203204205206207208209210211212213214215216217218219220221222223224225226227228229230231232233234235236237238239240241242243244245246247248249250251252253254255256257258259260261262263264265266267268269270271272273274275276277278279280281282283284285286287288289290291292293294295296297298299300301302303304305306307308309310311312313314315316317318319320321
  1. /*
  2. * (C) Copyright 2016 Rockchip Electronics Co., Ltd
  3. *
  4. * SPDX-License-Identifier: GPL-2.0+
  5. */
  6. #ifndef __SOC_ROCKCHIP_RK3399_GRF_H__
  7. #define __SOC_ROCKCHIP_RK3399_GRF_H__
  8. struct rk3399_grf_regs {
  9. u32 reserved[0x800];
  10. u32 usb3_perf_con0;
  11. u32 usb3_perf_con1;
  12. u32 usb3_perf_con2;
  13. u32 usb3_perf_rd_max_latency_num;
  14. u32 usb3_perf_rd_latency_samp_num;
  15. u32 usb3_perf_rd_latency_acc_num;
  16. u32 usb3_perf_rd_axi_total_byte;
  17. u32 usb3_perf_wr_axi_total_byte;
  18. u32 usb3_perf_working_cnt;
  19. u32 reserved1[0x103];
  20. u32 usb3otg0_con0;
  21. u32 usb3otg0_con1;
  22. u32 reserved2[2];
  23. u32 usb3otg1_con0;
  24. u32 usb3otg1_con1;
  25. u32 reserved3[2];
  26. u32 usb3otg0_status_lat0;
  27. u32 usb3otg0_status_lat1;
  28. u32 usb3otg0_status_cb;
  29. u32 reserved4;
  30. u32 usb3otg1_status_lat0;
  31. u32 usb3otg1_status_lat1;
  32. u32 usb3ogt1_status_cb;
  33. u32 reserved5[0x6e5];
  34. u32 pcie_perf_con0;
  35. u32 pcie_perf_con1;
  36. u32 pcie_perf_con2;
  37. u32 pcie_perf_rd_max_latency_num;
  38. u32 pcie_perf_rd_latency_samp_num;
  39. u32 pcie_perf_rd_laterncy_acc_num;
  40. u32 pcie_perf_rd_axi_total_byte;
  41. u32 pcie_perf_wr_axi_total_byte;
  42. u32 pcie_perf_working_cnt;
  43. u32 reserved6[0x37];
  44. u32 usb20_host0_con0;
  45. u32 usb20_host0_con1;
  46. u32 reserved7[2];
  47. u32 usb20_host1_con0;
  48. u32 usb20_host1_con1;
  49. u32 reserved8[2];
  50. u32 hsic_con0;
  51. u32 hsic_con1;
  52. u32 reserved9[6];
  53. u32 grf_usbhost0_status;
  54. u32 grf_usbhost1_Status;
  55. u32 grf_hsic_status;
  56. u32 reserved10[0xc9];
  57. u32 hsicphy_con0;
  58. u32 reserved11[3];
  59. u32 usbphy0_ctrl[26];
  60. u32 reserved12[6];
  61. u32 usbphy1[26];
  62. u32 reserved13[0x72f];
  63. u32 soc_con9;
  64. u32 reserved14[0x0a];
  65. u32 soc_con20;
  66. u32 soc_con21;
  67. u32 soc_con22;
  68. u32 soc_con23;
  69. u32 soc_con24;
  70. u32 soc_con25;
  71. u32 soc_con26;
  72. u32 reserved15[0xf65];
  73. u32 cpu_con[4];
  74. u32 reserved16[0x1c];
  75. u32 cpu_status[6];
  76. u32 reserved17[0x1a];
  77. u32 a53_perf_con[4];
  78. u32 a53_perf_rd_mon_st;
  79. u32 a53_perf_rd_mon_end;
  80. u32 a53_perf_wr_mon_st;
  81. u32 a53_perf_wr_mon_end;
  82. u32 a53_perf_rd_max_latency_num;
  83. u32 a53_perf_rd_latency_samp_num;
  84. u32 a53_perf_rd_laterncy_acc_num;
  85. u32 a53_perf_rd_axi_total_byte;
  86. u32 a53_perf_wr_axi_total_byte;
  87. u32 a53_perf_working_cnt;
  88. u32 a53_perf_int_status;
  89. u32 reserved18[0x31];
  90. u32 a72_perf_con[4];
  91. u32 a72_perf_rd_mon_st;
  92. u32 a72_perf_rd_mon_end;
  93. u32 a72_perf_wr_mon_st;
  94. u32 a72_perf_wr_mon_end;
  95. u32 a72_perf_rd_max_latency_num;
  96. u32 a72_perf_rd_latency_samp_num;
  97. u32 a72_perf_rd_laterncy_acc_num;
  98. u32 a72_perf_rd_axi_total_byte;
  99. u32 a72_perf_wr_axi_total_byte;
  100. u32 a72_perf_working_cnt;
  101. u32 a72_perf_int_status;
  102. u32 reserved19[0x7f6];
  103. u32 soc_con5;
  104. u32 soc_con6;
  105. u32 reserved20[0x779];
  106. u32 gpio2a_iomux;
  107. union {
  108. u32 iomux_spi2;
  109. u32 gpio2b_iomux;
  110. };
  111. union {
  112. u32 gpio2c_iomux;
  113. u32 iomux_spi5;
  114. };
  115. u32 gpio2d_iomux;
  116. union {
  117. u32 gpio3a_iomux;
  118. u32 iomux_spi0;
  119. };
  120. u32 gpio3b_iomux;
  121. u32 gpio3c_iomux;
  122. union {
  123. u32 iomux_i2s0;
  124. u32 gpio3d_iomux;
  125. };
  126. union {
  127. u32 iomux_i2sclk;
  128. u32 gpio4a_iomux;
  129. };
  130. union {
  131. u32 iomux_sdmmc;
  132. u32 iomux_uart2a;
  133. u32 gpio4b_iomux;
  134. };
  135. union {
  136. u32 iomux_pwm_0;
  137. u32 iomux_pwm_1;
  138. u32 iomux_uart2b;
  139. u32 iomux_uart2c;
  140. u32 iomux_edp_hotplug;
  141. u32 gpio4c_iomux;
  142. };
  143. u32 gpio4d_iomux;
  144. u32 reserved21[4];
  145. u32 gpio2_p[3][4];
  146. u32 reserved22[4];
  147. u32 gpio2_sr[3][4];
  148. u32 reserved23[4];
  149. u32 gpio2_smt[3][4];
  150. u32 reserved24[(0xe130 - 0xe0ec)/4 - 1];
  151. u32 gpio4b_e01;
  152. u32 gpio4b_e2;
  153. u32 reserved24a[(0xe200 - 0xe134)/4 - 1];
  154. u32 soc_con0;
  155. u32 soc_con1;
  156. u32 soc_con2;
  157. u32 soc_con3;
  158. u32 soc_con4;
  159. u32 soc_con5_pcie;
  160. u32 reserved25;
  161. u32 soc_con7;
  162. u32 soc_con8;
  163. u32 soc_con9_pcie;
  164. u32 reserved26[0x1e];
  165. u32 soc_status[6];
  166. u32 reserved27[0x32];
  167. u32 ddrc0_con0;
  168. u32 ddrc0_con1;
  169. u32 ddrc1_con0;
  170. u32 ddrc1_con1;
  171. u32 reserved28[0xac];
  172. u32 io_vsel;
  173. u32 saradc_testbit;
  174. u32 tsadc_testbit_l;
  175. u32 tsadc_testbit_h;
  176. u32 reserved29[0x6c];
  177. u32 chip_id_addr;
  178. u32 reserved30[0x1f];
  179. u32 fast_boot_addr;
  180. u32 reserved31[0x1df];
  181. u32 emmccore_con[12];
  182. u32 reserved32[4];
  183. u32 emmccore_status[4];
  184. u32 reserved33[0x1cc];
  185. u32 emmcphy_con[7];
  186. u32 reserved34;
  187. u32 emmcphy_status;
  188. };
  189. check_member(rk3399_grf_regs, emmcphy_status, 0xf7a0);
  190. struct rk3399_pmugrf_regs {
  191. union {
  192. u32 iomux_pwm_3a;
  193. u32 gpio0a_iomux;
  194. };
  195. u32 gpio0b_iomux;
  196. u32 reserved0[2];
  197. union {
  198. u32 spi1_rxd;
  199. u32 tsadc_int;
  200. u32 gpio1a_iomux;
  201. };
  202. union {
  203. u32 spi1_csclktx;
  204. u32 iomux_pwm_3b;
  205. u32 iomux_i2c0_sda;
  206. u32 gpio1b_iomux;
  207. };
  208. union {
  209. u32 iomux_pwm_2;
  210. u32 iomux_i2c0_scl;
  211. u32 gpio1c_iomux;
  212. };
  213. u32 gpio1d_iomux;
  214. u32 reserved1[8];
  215. u32 gpio0_p[2][4];
  216. u32 reserved3[8];
  217. u32 gpio0a_e;
  218. u32 reserved4;
  219. u32 gpio0b_e;
  220. u32 reserved5[5];
  221. u32 gpio1a_e;
  222. u32 reserved6;
  223. u32 gpio1b_e;
  224. u32 reserved7;
  225. u32 gpio1c_e;
  226. u32 reserved8;
  227. u32 gpio1d_e;
  228. u32 reserved9[0x11];
  229. u32 gpio0l_sr;
  230. u32 reserved10;
  231. u32 gpio1l_sr;
  232. u32 gpio1h_sr;
  233. u32 reserved11[4];
  234. u32 gpio0a_smt;
  235. u32 gpio0b_smt;
  236. u32 reserved12[2];
  237. u32 gpio1a_smt;
  238. u32 gpio1b_smt;
  239. u32 gpio1c_smt;
  240. u32 gpio1d_smt;
  241. u32 reserved13[8];
  242. u32 gpio0l_he;
  243. u32 reserved14;
  244. u32 gpio1l_he;
  245. u32 gpio1h_he;
  246. u32 reserved15[4];
  247. u32 soc_con0;
  248. u32 reserved16[9];
  249. u32 soc_con10;
  250. u32 soc_con11;
  251. u32 reserved17[0x24];
  252. u32 pmupvtm_con0;
  253. u32 pmupvtm_con1;
  254. u32 pmupvtm_status0;
  255. u32 pmupvtm_status1;
  256. u32 grf_osc_e;
  257. u32 reserved18[0x2b];
  258. u32 os_reg0;
  259. u32 os_reg1;
  260. u32 os_reg2;
  261. u32 os_reg3;
  262. };
  263. check_member(rk3399_pmugrf_regs, os_reg3, 0x30c);
  264. struct rk3399_pmusgrf_regs {
  265. u32 ddr_rgn_con[35];
  266. u32 reserved[0x1fe5];
  267. u32 soc_con8;
  268. u32 soc_con9;
  269. u32 soc_con10;
  270. u32 soc_con11;
  271. u32 soc_con12;
  272. u32 soc_con13;
  273. u32 soc_con14;
  274. u32 soc_con15;
  275. u32 reserved1[3];
  276. u32 soc_con19;
  277. u32 soc_con20;
  278. u32 soc_con21;
  279. u32 soc_con22;
  280. u32 reserved2[0x29];
  281. u32 perilp_con[9];
  282. u32 reserved4[7];
  283. u32 perilp_status;
  284. u32 reserved5[0xfaf];
  285. u32 soc_con0;
  286. u32 soc_con1;
  287. u32 reserved6[0x3e];
  288. u32 pmu_con[9];
  289. u32 reserved7[0x17];
  290. u32 fast_boot_addr;
  291. u32 reserved8[0x1f];
  292. u32 efuse_prg_mask;
  293. u32 efuse_read_mask;
  294. u32 reserved9[0x0e];
  295. u32 pmu_slv_con0;
  296. u32 pmu_slv_con1;
  297. u32 reserved10[0x771];
  298. u32 soc_con3;
  299. u32 soc_con4;
  300. u32 soc_con5;
  301. u32 soc_con6;
  302. u32 soc_con7;
  303. u32 reserved11[8];
  304. u32 soc_con16;
  305. u32 soc_con17;
  306. u32 soc_con18;
  307. u32 reserved12[0xdd];
  308. u32 slv_secure_con0;
  309. u32 slv_secure_con1;
  310. u32 reserved13;
  311. u32 slv_secure_con2;
  312. u32 slv_secure_con3;
  313. u32 slv_secure_con4;
  314. };
  315. check_member(rk3399_pmusgrf_regs, slv_secure_con4, 0xe3d4);
  316. #endif /* __SOC_ROCKCHIP_RK3399_GRF_H__ */