ddr_rk3368.h 3.1 KB

123456789101112131415161718192021222324252627282930313233343536373839404142434445464748495051525354555657585960616263646566676869707172737475767778798081828384858687888990919293949596979899100101102103104105106107108109110111112113114115116117118119120121122123124125126127128129130131132133134135136137138139140141142143144145146147148149150151152153154155156157158159160161162163164165166167168169170171172173174175176177178179180181182183184185186
  1. /* SPDX-License-Identifier: GPL-2.0 */
  2. /*
  3. * (C) Copyright 2017 Theobroma Systems Design und Consulting GmbH
  4. */
  5. #ifndef __ASM_ARCH_DDR_RK3368_H__
  6. #define __ASM_ARCH_DDR_RK3368_H__
  7. /*
  8. * The RK3368 DDR PCTL differs from the incarnation in the RK3288 only
  9. * in a few details. Most notably, it has an additional field to track
  10. * tREFI in controller cycles (i.e. trefi_mem_ddr3).
  11. */
  12. struct rk3368_ddr_pctl {
  13. u32 scfg;
  14. u32 sctl;
  15. u32 stat;
  16. u32 intrstat;
  17. u32 reserved0[12];
  18. u32 mcmd;
  19. u32 powctl;
  20. u32 powstat;
  21. u32 cmdtstat;
  22. u32 cmdtstaten;
  23. u32 reserved1[3];
  24. u32 mrrcfg0;
  25. u32 mrrstat0;
  26. u32 mrrstat1;
  27. u32 reserved2[4];
  28. u32 mcfg1;
  29. u32 mcfg;
  30. u32 ppcfg;
  31. u32 mstat;
  32. u32 lpddr2zqcfg;
  33. u32 reserved3;
  34. u32 dtupdes;
  35. u32 dtuna;
  36. u32 dtune;
  37. u32 dtuprd0;
  38. u32 dtuprd1;
  39. u32 dtuprd2;
  40. u32 dtuprd3;
  41. u32 dtuawdt;
  42. u32 reserved4[3];
  43. u32 togcnt1u;
  44. u32 tinit;
  45. u32 trsth;
  46. u32 togcnt100n;
  47. u32 trefi;
  48. u32 tmrd;
  49. u32 trfc;
  50. u32 trp;
  51. u32 trtw;
  52. u32 tal;
  53. u32 tcl;
  54. u32 tcwl;
  55. u32 tras;
  56. u32 trc;
  57. u32 trcd;
  58. u32 trrd;
  59. u32 trtp;
  60. u32 twr;
  61. u32 twtr;
  62. u32 texsr;
  63. u32 txp;
  64. u32 txpdll;
  65. u32 tzqcs;
  66. u32 tzqcsi;
  67. u32 tdqs;
  68. u32 tcksre;
  69. u32 tcksrx;
  70. u32 tcke;
  71. u32 tmod;
  72. u32 trstl;
  73. u32 tzqcl;
  74. u32 tmrr;
  75. u32 tckesr;
  76. u32 tdpd;
  77. u32 trefi_mem_ddr3;
  78. u32 reserved5[45];
  79. u32 dtuwactl;
  80. u32 dturactl;
  81. u32 dtucfg;
  82. u32 dtuectl;
  83. u32 dtuwd0;
  84. u32 dtuwd1;
  85. u32 dtuwd2;
  86. u32 dtuwd3;
  87. u32 dtuwdm;
  88. u32 dturd0;
  89. u32 dturd1;
  90. u32 dturd2;
  91. u32 dturd3;
  92. u32 dtulfsrwd;
  93. u32 dtulfsrrd;
  94. u32 dtueaf;
  95. u32 dfitctrldelay;
  96. u32 dfiodtcfg;
  97. u32 dfiodtcfg1;
  98. u32 dfiodtrankmap;
  99. u32 dfitphywrdata;
  100. u32 dfitphywrlat;
  101. u32 reserved7[2];
  102. u32 dfitrddataen;
  103. u32 dfitphyrdlat;
  104. u32 reserved8[2];
  105. u32 dfitphyupdtype0;
  106. u32 dfitphyupdtype1;
  107. u32 dfitphyupdtype2;
  108. u32 dfitphyupdtype3;
  109. u32 dfitctrlupdmin;
  110. u32 dfitctrlupdmax;
  111. u32 dfitctrlupddly;
  112. u32 reserved9;
  113. u32 dfiupdcfg;
  114. u32 dfitrefmski;
  115. u32 dfitctrlupdi;
  116. u32 reserved10[4];
  117. u32 dfitrcfg0;
  118. u32 dfitrstat0;
  119. u32 dfitrwrlvlen;
  120. u32 dfitrrdlvlen;
  121. u32 dfitrrdlvlgateen;
  122. u32 dfiststat0;
  123. u32 dfistcfg0;
  124. u32 dfistcfg1;
  125. u32 reserved11;
  126. u32 dfitdramclken;
  127. u32 dfitdramclkdis;
  128. u32 dfistcfg2;
  129. u32 dfistparclr;
  130. u32 dfistparlog;
  131. u32 reserved12[3];
  132. u32 dfilpcfg0;
  133. u32 reserved13[3];
  134. u32 dfitrwrlvlresp0;
  135. u32 dfitrwrlvlresp1;
  136. u32 dfitrwrlvlresp2;
  137. u32 dfitrrdlvlresp0;
  138. u32 dfitrrdlvlresp1;
  139. u32 dfitrrdlvlresp2;
  140. u32 dfitrwrlvldelay0;
  141. u32 dfitrwrlvldelay1;
  142. u32 dfitrwrlvldelay2;
  143. u32 dfitrrdlvldelay0;
  144. u32 dfitrrdlvldelay1;
  145. u32 dfitrrdlvldelay2;
  146. u32 dfitrrdlvlgatedelay0;
  147. u32 dfitrrdlvlgatedelay1;
  148. u32 dfitrrdlvlgatedelay2;
  149. u32 dfitrcmd;
  150. u32 reserved14[46];
  151. u32 ipvr;
  152. u32 iptr;
  153. };
  154. check_member(rk3368_ddr_pctl, iptr, 0x03fc);
  155. struct rk3368_ddrphy {
  156. u32 reg[0x100];
  157. };
  158. check_member(rk3368_ddrphy, reg[0xff], 0x03fc);
  159. struct rk3368_msch {
  160. u32 coreid;
  161. u32 revisionid;
  162. u32 ddrconf;
  163. u32 ddrtiming;
  164. u32 ddrmode;
  165. u32 readlatency;
  166. u32 reserved1[8];
  167. u32 activate;
  168. u32 devtodev;
  169. };
  170. check_member(rk3368_msch, devtodev, 0x003c);
  171. /* GRF_SOC_CON0 */
  172. enum {
  173. NOC_RSP_ERR_STALL = BIT(9),
  174. MOBILE_DDR_SEL = BIT(4),
  175. DDR0_16BIT_EN = BIT(3),
  176. MSCH0_MAINDDR3_DDR3 = BIT(2),
  177. MSCH0_MAINPARTIALPOP = BIT(1),
  178. UPCTL_C_ACTIVE = BIT(0),
  179. };
  180. #endif