common.c 26 KB

12345678910111213141516171819202122232425262728293031323334353637383940414243444546474849505152535455565758596061626364656667686970717273747576777879808182838485868788899091929394959697989910010110210310410510610710810911011111211311411511611711811912012112212312412512612712812913013113213313413513613713813914014114214314414514614714814915015115215315415515615715815916016116216316416516616716816917017117217317417517617717817918018118218318418518618718818919019119219319419519619719819920020120220320420520620720820921021121221321421521621721821922022122222322422522622722822923023123223323423523623723823924024124224324424524624724824925025125225325425525625725825926026126226326426526626726826927027127227327427527627727827928028128228328428528628728828929029129229329429529629729829930030130230330430530630730830931031131231331431531631731831932032132232332432532632732832933033133233333433533633733833934034134234334434534634734834935035135235335435535635735835936036136236336436536636736836937037137237337437537637737837938038138238338438538638738838939039139239339439539639739839940040140240340440540640740840941041141241341441541641741841942042142242342442542642742842943043143243343443543643743843944044144244344444544644744844945045145245345445545645745845946046146246346446546646746846947047147247347447547647747847948048148248348448548648748848949049149249349449549649749849950050150250350450550650750850951051151251351451551651751851952052152252352452552652752852953053153253353453553653753853954054154254354454554654754854955055155255355455555655755855956056156256356456556656756856957057157257357457557657757857958058158258358458558658758858959059159259359459559659759859960060160260360460560660760860961061161261361461561661761861962062162262362462562662762862963063163263363463563663763863964064164264364464564664764864965065165265365465565665765865966066166266366466566666766866967067167267367467567667767867968068168268368468568668768868969069169269369469569669769869970070170270370470570670770870971071171271371471571671771871972072172272372472572672772872973073173273373473573673773873974074174274374474574674774874975075175275375475575675775875976076176276376476576676776876977077177277377477577677777877978078178278378478578678778878979079179279379479579679779879980080180280380480580680780880981081181281381481581681781881982082182282382482582682782882983083183283383483583683783883984084184284384484584684784884985085185285385485585685785885986086186286386486586686786886987087187287387487587687787887988088188288388488588688788888989089189289389489589689789889990090190290390490590690790890991091191291391491591691791891992092192292392492592692792892993093193293393493593693793893994094194294394494594694794894995095195295395495595695795895996096196296396496596696796896997097197297397497597697797897998098198298398498598698798898999099199299399499599699799899910001001
  1. /*
  2. * Copyright (C) 2013 Gateworks Corporation
  3. *
  4. * Author: Tim Harvey <tharvey@gateworks.com>
  5. *
  6. * SPDX-License-Identifier: GPL-2.0+
  7. */
  8. #include <asm/arch/clock.h>
  9. #include <asm/arch/mx6-pins.h>
  10. #include <asm/arch/sys_proto.h>
  11. #include <asm/gpio.h>
  12. #include <asm/imx-common/mxc_i2c.h>
  13. #include <fsl_esdhc.h>
  14. #include <hwconfig.h>
  15. #include <power/pmic.h>
  16. #include <power/ltc3676_pmic.h>
  17. #include <power/pfuze100_pmic.h>
  18. #include "common.h"
  19. /* UART1: Function varies per baseboard */
  20. static iomux_v3_cfg_t const uart1_pads[] = {
  21. IOMUX_PADS(PAD_SD3_DAT6__UART1_RX_DATA | MUX_PAD_CTRL(UART_PAD_CTRL)),
  22. IOMUX_PADS(PAD_SD3_DAT7__UART1_TX_DATA | MUX_PAD_CTRL(UART_PAD_CTRL)),
  23. };
  24. /* UART2: Serial Console */
  25. static iomux_v3_cfg_t const uart2_pads[] = {
  26. IOMUX_PADS(PAD_SD4_DAT7__UART2_TX_DATA | MUX_PAD_CTRL(UART_PAD_CTRL)),
  27. IOMUX_PADS(PAD_SD4_DAT4__UART2_RX_DATA | MUX_PAD_CTRL(UART_PAD_CTRL)),
  28. };
  29. void setup_iomux_uart(void)
  30. {
  31. SETUP_IOMUX_PADS(uart1_pads);
  32. SETUP_IOMUX_PADS(uart2_pads);
  33. }
  34. /* MMC */
  35. static iomux_v3_cfg_t const usdhc3_pads[] = {
  36. IOMUX_PADS(PAD_SD3_CLK__SD3_CLK | MUX_PAD_CTRL(USDHC_PAD_CTRL)),
  37. IOMUX_PADS(PAD_SD3_CMD__SD3_CMD | MUX_PAD_CTRL(USDHC_PAD_CTRL)),
  38. IOMUX_PADS(PAD_SD3_DAT0__SD3_DATA0 | MUX_PAD_CTRL(USDHC_PAD_CTRL)),
  39. IOMUX_PADS(PAD_SD3_DAT1__SD3_DATA1 | MUX_PAD_CTRL(USDHC_PAD_CTRL)),
  40. IOMUX_PADS(PAD_SD3_DAT2__SD3_DATA2 | MUX_PAD_CTRL(USDHC_PAD_CTRL)),
  41. IOMUX_PADS(PAD_SD3_DAT3__SD3_DATA3 | MUX_PAD_CTRL(USDHC_PAD_CTRL)),
  42. IOMUX_PADS(PAD_SD3_DAT5__GPIO7_IO00 | MUX_PAD_CTRL(USDHC_PAD_CTRL)),
  43. };
  44. /* I2C1: GSC */
  45. static struct i2c_pads_info mx6q_i2c_pad_info0 = {
  46. .scl = {
  47. .i2c_mode = MX6Q_PAD_EIM_D21__I2C1_SCL | PC,
  48. .gpio_mode = MX6Q_PAD_EIM_D21__GPIO3_IO21 | PC,
  49. .gp = IMX_GPIO_NR(3, 21)
  50. },
  51. .sda = {
  52. .i2c_mode = MX6Q_PAD_EIM_D28__I2C1_SDA | PC,
  53. .gpio_mode = MX6Q_PAD_EIM_D28__GPIO3_IO28 | PC,
  54. .gp = IMX_GPIO_NR(3, 28)
  55. }
  56. };
  57. static struct i2c_pads_info mx6dl_i2c_pad_info0 = {
  58. .scl = {
  59. .i2c_mode = MX6DL_PAD_EIM_D21__I2C1_SCL | PC,
  60. .gpio_mode = MX6DL_PAD_EIM_D21__GPIO3_IO21 | PC,
  61. .gp = IMX_GPIO_NR(3, 21)
  62. },
  63. .sda = {
  64. .i2c_mode = MX6DL_PAD_EIM_D28__I2C1_SDA | PC,
  65. .gpio_mode = MX6DL_PAD_EIM_D28__GPIO3_IO28 | PC,
  66. .gp = IMX_GPIO_NR(3, 28)
  67. }
  68. };
  69. /* I2C2: PMIC/PCIe Switch/PCIe Clock/Mezz */
  70. static struct i2c_pads_info mx6q_i2c_pad_info1 = {
  71. .scl = {
  72. .i2c_mode = MX6Q_PAD_KEY_COL3__I2C2_SCL | PC,
  73. .gpio_mode = MX6Q_PAD_KEY_COL3__GPIO4_IO12 | PC,
  74. .gp = IMX_GPIO_NR(4, 12)
  75. },
  76. .sda = {
  77. .i2c_mode = MX6Q_PAD_KEY_ROW3__I2C2_SDA | PC,
  78. .gpio_mode = MX6Q_PAD_KEY_ROW3__GPIO4_IO13 | PC,
  79. .gp = IMX_GPIO_NR(4, 13)
  80. }
  81. };
  82. static struct i2c_pads_info mx6dl_i2c_pad_info1 = {
  83. .scl = {
  84. .i2c_mode = MX6DL_PAD_KEY_COL3__I2C2_SCL | PC,
  85. .gpio_mode = MX6DL_PAD_KEY_COL3__GPIO4_IO12 | PC,
  86. .gp = IMX_GPIO_NR(4, 12)
  87. },
  88. .sda = {
  89. .i2c_mode = MX6DL_PAD_KEY_ROW3__I2C2_SDA | PC,
  90. .gpio_mode = MX6DL_PAD_KEY_ROW3__GPIO4_IO13 | PC,
  91. .gp = IMX_GPIO_NR(4, 13)
  92. }
  93. };
  94. /* I2C3: Misc/Expansion */
  95. static struct i2c_pads_info mx6q_i2c_pad_info2 = {
  96. .scl = {
  97. .i2c_mode = MX6Q_PAD_GPIO_3__I2C3_SCL | PC,
  98. .gpio_mode = MX6Q_PAD_GPIO_3__GPIO1_IO03 | PC,
  99. .gp = IMX_GPIO_NR(1, 3)
  100. },
  101. .sda = {
  102. .i2c_mode = MX6Q_PAD_GPIO_6__I2C3_SDA | PC,
  103. .gpio_mode = MX6Q_PAD_GPIO_6__GPIO1_IO06 | PC,
  104. .gp = IMX_GPIO_NR(1, 6)
  105. }
  106. };
  107. static struct i2c_pads_info mx6dl_i2c_pad_info2 = {
  108. .scl = {
  109. .i2c_mode = MX6DL_PAD_GPIO_3__I2C3_SCL | PC,
  110. .gpio_mode = MX6DL_PAD_GPIO_3__GPIO1_IO03 | PC,
  111. .gp = IMX_GPIO_NR(1, 3)
  112. },
  113. .sda = {
  114. .i2c_mode = MX6DL_PAD_GPIO_6__I2C3_SDA | PC,
  115. .gpio_mode = MX6DL_PAD_GPIO_6__GPIO1_IO06 | PC,
  116. .gp = IMX_GPIO_NR(1, 6)
  117. }
  118. };
  119. void setup_ventana_i2c(void)
  120. {
  121. if (is_cpu_type(MXC_CPU_MX6Q)) {
  122. setup_i2c(0, CONFIG_SYS_I2C_SPEED, 0x7f, &mx6q_i2c_pad_info0);
  123. setup_i2c(1, CONFIG_SYS_I2C_SPEED, 0x7f, &mx6q_i2c_pad_info1);
  124. setup_i2c(2, CONFIG_SYS_I2C_SPEED, 0x7f, &mx6q_i2c_pad_info2);
  125. } else {
  126. setup_i2c(0, CONFIG_SYS_I2C_SPEED, 0x7f, &mx6dl_i2c_pad_info0);
  127. setup_i2c(1, CONFIG_SYS_I2C_SPEED, 0x7f, &mx6dl_i2c_pad_info1);
  128. setup_i2c(2, CONFIG_SYS_I2C_SPEED, 0x7f, &mx6dl_i2c_pad_info2);
  129. }
  130. }
  131. /*
  132. * Baseboard specific GPIO
  133. */
  134. /* common to add baseboards */
  135. static iomux_v3_cfg_t const gw_gpio_pads[] = {
  136. /* SD3_VSELECT */
  137. IOMUX_PADS(PAD_NANDF_CS1__GPIO6_IO14 | DIO_PAD_CFG),
  138. };
  139. /* prototype */
  140. static iomux_v3_cfg_t const gwproto_gpio_pads[] = {
  141. /* RS232_EN# */
  142. IOMUX_PADS(PAD_SD4_DAT3__GPIO2_IO11 | DIO_PAD_CFG),
  143. /* PANLEDG# */
  144. IOMUX_PADS(PAD_KEY_COL0__GPIO4_IO06 | DIO_PAD_CFG),
  145. /* PANLEDR# */
  146. IOMUX_PADS(PAD_KEY_ROW0__GPIO4_IO07 | DIO_PAD_CFG),
  147. /* LOCLED# */
  148. IOMUX_PADS(PAD_KEY_ROW4__GPIO4_IO15 | DIO_PAD_CFG),
  149. /* RS485_EN */
  150. IOMUX_PADS(PAD_SD3_DAT4__GPIO7_IO01 | DIO_PAD_CFG),
  151. /* IOEXP_PWREN# */
  152. IOMUX_PADS(PAD_EIM_A19__GPIO2_IO19 | DIO_PAD_CFG),
  153. /* IOEXP_IRQ# */
  154. IOMUX_PADS(PAD_EIM_A20__GPIO2_IO18 | MUX_PAD_CTRL(IRQ_PAD_CTRL)),
  155. /* VID_EN */
  156. IOMUX_PADS(PAD_EIM_D31__GPIO3_IO31 | DIO_PAD_CFG),
  157. /* DIOI2C_DIS# */
  158. IOMUX_PADS(PAD_GPIO_19__GPIO4_IO05 | DIO_PAD_CFG),
  159. /* PCICK_SSON */
  160. IOMUX_PADS(PAD_SD1_CLK__GPIO1_IO20 | DIO_PAD_CFG),
  161. /* PCI_RST# */
  162. IOMUX_PADS(PAD_ENET_TXD1__GPIO1_IO29 | DIO_PAD_CFG),
  163. };
  164. static iomux_v3_cfg_t const gw51xx_gpio_pads[] = {
  165. /* PANLEDG# */
  166. IOMUX_PADS(PAD_KEY_COL0__GPIO4_IO06 | DIO_PAD_CFG),
  167. /* PANLEDR# */
  168. IOMUX_PADS(PAD_KEY_ROW0__GPIO4_IO07 | DIO_PAD_CFG),
  169. /* IOEXP_PWREN# */
  170. IOMUX_PADS(PAD_EIM_A19__GPIO2_IO19 | DIO_PAD_CFG),
  171. /* IOEXP_IRQ# */
  172. IOMUX_PADS(PAD_EIM_A20__GPIO2_IO18 | MUX_PAD_CTRL(IRQ_PAD_CTRL)),
  173. /* GPS_SHDN */
  174. IOMUX_PADS(PAD_GPIO_2__GPIO1_IO02 | DIO_PAD_CFG),
  175. /* VID_PWR */
  176. IOMUX_PADS(PAD_CSI0_DATA_EN__GPIO5_IO20 | DIO_PAD_CFG),
  177. /* PCI_RST# */
  178. IOMUX_PADS(PAD_GPIO_0__GPIO1_IO00 | DIO_PAD_CFG),
  179. /* PCIESKT_WDIS# */
  180. IOMUX_PADS(PAD_GPIO_17__GPIO7_IO12 | DIO_PAD_CFG),
  181. };
  182. static iomux_v3_cfg_t const gw52xx_gpio_pads[] = {
  183. /* RS232_EN# */
  184. IOMUX_PADS(PAD_SD4_DAT3__GPIO2_IO11 | DIO_PAD_CFG),
  185. /* MSATA_EN */
  186. IOMUX_PADS(PAD_SD4_DAT0__GPIO2_IO08 | DIO_PAD_CFG),
  187. /* PANLEDG# */
  188. IOMUX_PADS(PAD_KEY_COL0__GPIO4_IO06 | DIO_PAD_CFG),
  189. /* PANLEDR# */
  190. IOMUX_PADS(PAD_KEY_ROW0__GPIO4_IO07 | DIO_PAD_CFG),
  191. /* IOEXP_PWREN# */
  192. IOMUX_PADS(PAD_EIM_A19__GPIO2_IO19 | DIO_PAD_CFG),
  193. /* IOEXP_IRQ# */
  194. IOMUX_PADS(PAD_EIM_A20__GPIO2_IO18 | MUX_PAD_CTRL(IRQ_PAD_CTRL)),
  195. /* CAN_STBY */
  196. IOMUX_PADS(PAD_GPIO_9__GPIO1_IO09 | DIO_PAD_CFG),
  197. /* MX6_LOCLED# */
  198. IOMUX_PADS(PAD_KEY_ROW4__GPIO4_IO15 | DIO_PAD_CFG),
  199. /* GPS_SHDN */
  200. IOMUX_PADS(PAD_ENET_RXD0__GPIO1_IO27 | DIO_PAD_CFG),
  201. /* USBOTG_SEL */
  202. IOMUX_PADS(PAD_GPIO_2__GPIO1_IO02 | DIO_PAD_CFG),
  203. /* VID_PWR */
  204. IOMUX_PADS(PAD_EIM_D31__GPIO3_IO31 | DIO_PAD_CFG),
  205. /* PCI_RST# */
  206. IOMUX_PADS(PAD_ENET_TXD1__GPIO1_IO29 | DIO_PAD_CFG),
  207. /* PCI_RST# (GW522x) */
  208. IOMUX_PADS(PAD_EIM_D23__GPIO3_IO23 | DIO_PAD_CFG),
  209. /* RS485_EN */
  210. IOMUX_PADS(PAD_SD3_DAT4__GPIO7_IO01 | DIO_PAD_CFG),
  211. /* PCIESKT_WDIS# */
  212. IOMUX_PADS(PAD_GPIO_17__GPIO7_IO12 | DIO_PAD_CFG),
  213. };
  214. static iomux_v3_cfg_t const gw53xx_gpio_pads[] = {
  215. /* RS232_EN# */
  216. IOMUX_PADS(PAD_SD4_DAT3__GPIO2_IO11 | DIO_PAD_CFG),
  217. /* MSATA_EN */
  218. IOMUX_PADS(PAD_SD4_DAT0__GPIO2_IO08 | DIO_PAD_CFG),
  219. /* CAN_STBY */
  220. IOMUX_PADS(PAD_GPIO_2__GPIO1_IO02 | DIO_PAD_CFG),
  221. /* USB_HUBRST# */
  222. IOMUX_PADS(PAD_GPIO_9__GPIO1_IO09 | DIO_PAD_CFG),
  223. /* PANLEDG# */
  224. IOMUX_PADS(PAD_KEY_COL0__GPIO4_IO06 | DIO_PAD_CFG),
  225. /* PANLEDR# */
  226. IOMUX_PADS(PAD_KEY_ROW0__GPIO4_IO07 | DIO_PAD_CFG),
  227. /* MX6_LOCLED# */
  228. IOMUX_PADS(PAD_KEY_ROW4__GPIO4_IO15 | DIO_PAD_CFG),
  229. /* IOEXP_PWREN# */
  230. IOMUX_PADS(PAD_EIM_A19__GPIO2_IO19 | DIO_PAD_CFG),
  231. /* IOEXP_IRQ# */
  232. IOMUX_PADS(PAD_EIM_A20__GPIO2_IO18 | MUX_PAD_CTRL(IRQ_PAD_CTRL)),
  233. /* DIOI2C_DIS# */
  234. IOMUX_PADS(PAD_GPIO_19__GPIO4_IO05 | DIO_PAD_CFG),
  235. /* GPS_SHDN */
  236. IOMUX_PADS(PAD_ENET_RXD0__GPIO1_IO27 | DIO_PAD_CFG),
  237. /* VID_EN */
  238. IOMUX_PADS(PAD_EIM_D31__GPIO3_IO31 | DIO_PAD_CFG),
  239. /* PCI_RST# */
  240. IOMUX_PADS(PAD_ENET_TXD1__GPIO1_IO29 | DIO_PAD_CFG),
  241. /* RS485_EN */
  242. IOMUX_PADS(PAD_SD3_DAT4__GPIO7_IO01 | DIO_PAD_CFG),
  243. /* PCIESKT_WDIS# */
  244. IOMUX_PADS(PAD_GPIO_17__GPIO7_IO12 | DIO_PAD_CFG),
  245. };
  246. static iomux_v3_cfg_t const gw54xx_gpio_pads[] = {
  247. /* RS232_EN# */
  248. IOMUX_PADS(PAD_SD4_DAT3__GPIO2_IO11 | DIO_PAD_CFG),
  249. /* MSATA_EN */
  250. IOMUX_PADS(PAD_SD4_DAT0__GPIO2_IO08 | DIO_PAD_CFG),
  251. /* CAN_STBY */
  252. IOMUX_PADS(PAD_GPIO_2__GPIO1_IO02 | DIO_PAD_CFG),
  253. /* PANLEDG# */
  254. IOMUX_PADS(PAD_KEY_COL0__GPIO4_IO06 | DIO_PAD_CFG),
  255. /* PANLEDR# */
  256. IOMUX_PADS(PAD_KEY_ROW0__GPIO4_IO07 | DIO_PAD_CFG),
  257. /* MX6_LOCLED# */
  258. IOMUX_PADS(PAD_KEY_ROW4__GPIO4_IO15 | DIO_PAD_CFG),
  259. /* USB_HUBRST# */
  260. IOMUX_PADS(PAD_SD1_DAT0__GPIO1_IO16 | DIO_PAD_CFG),
  261. /* MIPI_DIO */
  262. IOMUX_PADS(PAD_SD1_DAT3__GPIO1_IO21 | DIO_PAD_CFG),
  263. /* RS485_EN */
  264. IOMUX_PADS(PAD_EIM_D24__GPIO3_IO24 | DIO_PAD_CFG),
  265. /* IOEXP_PWREN# */
  266. IOMUX_PADS(PAD_EIM_A19__GPIO2_IO19 | DIO_PAD_CFG),
  267. /* IOEXP_IRQ# */
  268. IOMUX_PADS(PAD_EIM_A20__GPIO2_IO18 | MUX_PAD_CTRL(IRQ_PAD_CTRL)),
  269. /* DIOI2C_DIS# */
  270. IOMUX_PADS(PAD_GPIO_19__GPIO4_IO05 | DIO_PAD_CFG),
  271. /* PCI_RST# */
  272. IOMUX_PADS(PAD_ENET_TXD1__GPIO1_IO29 | DIO_PAD_CFG),
  273. /* VID_EN */
  274. IOMUX_PADS(PAD_EIM_D31__GPIO3_IO31 | DIO_PAD_CFG),
  275. /* RS485_EN */
  276. IOMUX_PADS(PAD_SD3_DAT4__GPIO7_IO01 | DIO_PAD_CFG),
  277. /* PCIESKT_WDIS# */
  278. IOMUX_PADS(PAD_DISP0_DAT23__GPIO5_IO17 | DIO_PAD_CFG),
  279. };
  280. static iomux_v3_cfg_t const gw551x_gpio_pads[] = {
  281. /* CAN_STBY */
  282. IOMUX_PADS(PAD_GPIO_9__GPIO1_IO09 | DIO_PAD_CFG),
  283. /* PANLED# */
  284. IOMUX_PADS(PAD_KEY_ROW0__GPIO4_IO07 | DIO_PAD_CFG),
  285. /* PCI_RST# */
  286. IOMUX_PADS(PAD_GPIO_0__GPIO1_IO00 | DIO_PAD_CFG),
  287. /* PCIESKT_WDIS# */
  288. IOMUX_PADS(PAD_GPIO_17__GPIO7_IO12 | DIO_PAD_CFG),
  289. };
  290. static iomux_v3_cfg_t const gw552x_gpio_pads[] = {
  291. /* MSATA_EN */
  292. IOMUX_PADS(PAD_SD4_DAT0__GPIO2_IO08 | DIO_PAD_CFG),
  293. /* USBOTG_SEL */
  294. IOMUX_PADS(PAD_GPIO_7__GPIO1_IO07 | DIO_PAD_CFG),
  295. /* USB_HUBRST# */
  296. IOMUX_PADS(PAD_GPIO_9__GPIO1_IO09 | DIO_PAD_CFG),
  297. /* PANLEDG# */
  298. IOMUX_PADS(PAD_KEY_COL0__GPIO4_IO06 | DIO_PAD_CFG),
  299. /* PANLEDR# */
  300. IOMUX_PADS(PAD_KEY_ROW0__GPIO4_IO07 | DIO_PAD_CFG),
  301. /* MX6_LOCLED# */
  302. IOMUX_PADS(PAD_KEY_ROW4__GPIO4_IO15 | DIO_PAD_CFG),
  303. /* PCI_RST# */
  304. IOMUX_PADS(PAD_ENET_TXD1__GPIO1_IO29 | DIO_PAD_CFG),
  305. /* MX6_DIO[4:9] */
  306. IOMUX_PADS(PAD_CSI0_PIXCLK__GPIO5_IO18 | DIO_PAD_CFG),
  307. IOMUX_PADS(PAD_CSI0_DATA_EN__GPIO5_IO20 | DIO_PAD_CFG),
  308. IOMUX_PADS(PAD_CSI0_VSYNC__GPIO5_IO21 | DIO_PAD_CFG),
  309. IOMUX_PADS(PAD_CSI0_DAT4__GPIO5_IO22 | DIO_PAD_CFG),
  310. IOMUX_PADS(PAD_CSI0_DAT5__GPIO5_IO23 | DIO_PAD_CFG),
  311. IOMUX_PADS(PAD_CSI0_DAT7__GPIO5_IO25 | DIO_PAD_CFG),
  312. /* PCIEGBE1_OFF# */
  313. IOMUX_PADS(PAD_GPIO_1__GPIO1_IO01 | DIO_PAD_CFG),
  314. /* PCIEGBE2_OFF# */
  315. IOMUX_PADS(PAD_GPIO_2__GPIO1_IO02 | DIO_PAD_CFG),
  316. /* PCIESKT_WDIS# */
  317. IOMUX_PADS(PAD_GPIO_17__GPIO7_IO12 | DIO_PAD_CFG),
  318. };
  319. static iomux_v3_cfg_t const gw553x_gpio_pads[] = {
  320. /* PANLEDG# */
  321. IOMUX_PADS(PAD_KEY_COL2__GPIO4_IO10 | DIO_PAD_CFG),
  322. /* PANLEDR# */
  323. IOMUX_PADS(PAD_KEY_ROW2__GPIO4_IO11 | DIO_PAD_CFG),
  324. /* VID_PWR */
  325. IOMUX_PADS(PAD_CSI0_DATA_EN__GPIO5_IO20 | DIO_PAD_CFG),
  326. /* PCI_RST# */
  327. IOMUX_PADS(PAD_GPIO_0__GPIO1_IO00 | DIO_PAD_CFG),
  328. /* PCIESKT_WDIS# */
  329. IOMUX_PADS(PAD_GPIO_17__GPIO7_IO12 | DIO_PAD_CFG),
  330. };
  331. /* Digital I/O */
  332. struct dio_cfg gw51xx_dio[] = {
  333. {
  334. { IOMUX_PADS(PAD_SD1_DAT0__GPIO1_IO16) },
  335. IMX_GPIO_NR(1, 16),
  336. { 0, 0 },
  337. 0
  338. },
  339. {
  340. { IOMUX_PADS(PAD_SD1_DAT2__GPIO1_IO19) },
  341. IMX_GPIO_NR(1, 19),
  342. { IOMUX_PADS(PAD_SD1_DAT2__PWM2_OUT) },
  343. 2
  344. },
  345. {
  346. { IOMUX_PADS(PAD_SD1_DAT1__GPIO1_IO17) },
  347. IMX_GPIO_NR(1, 17),
  348. { IOMUX_PADS(PAD_SD1_DAT1__PWM3_OUT) },
  349. 3
  350. },
  351. {
  352. { IOMUX_PADS(PAD_SD1_CMD__GPIO1_IO18) },
  353. IMX_GPIO_NR(1, 18),
  354. { IOMUX_PADS(PAD_SD1_CMD__PWM4_OUT) },
  355. 4
  356. },
  357. };
  358. struct dio_cfg gw52xx_dio[] = {
  359. {
  360. { IOMUX_PADS(PAD_SD1_DAT0__GPIO1_IO16) },
  361. IMX_GPIO_NR(1, 16),
  362. { 0, 0 },
  363. 0
  364. },
  365. {
  366. { IOMUX_PADS(PAD_SD1_DAT2__GPIO1_IO19) },
  367. IMX_GPIO_NR(1, 19),
  368. { IOMUX_PADS(PAD_SD1_DAT2__PWM2_OUT) },
  369. 2
  370. },
  371. {
  372. { IOMUX_PADS(PAD_SD1_DAT1__GPIO1_IO17) },
  373. IMX_GPIO_NR(1, 17),
  374. { IOMUX_PADS(PAD_SD1_DAT1__PWM3_OUT) },
  375. 3
  376. },
  377. {
  378. { IOMUX_PADS(PAD_SD1_CLK__GPIO1_IO20) },
  379. IMX_GPIO_NR(1, 20),
  380. { 0, 0 },
  381. 0
  382. },
  383. };
  384. struct dio_cfg gw53xx_dio[] = {
  385. {
  386. { IOMUX_PADS(PAD_SD1_DAT0__GPIO1_IO16) },
  387. IMX_GPIO_NR(1, 16),
  388. { 0, 0 },
  389. 0
  390. },
  391. {
  392. { IOMUX_PADS(PAD_SD1_DAT2__GPIO1_IO19) },
  393. IMX_GPIO_NR(1, 19),
  394. { IOMUX_PADS(PAD_SD1_DAT2__PWM2_OUT) },
  395. 2
  396. },
  397. {
  398. { IOMUX_PADS(PAD_SD1_DAT1__GPIO1_IO17) },
  399. IMX_GPIO_NR(1, 17),
  400. { IOMUX_PADS(PAD_SD1_DAT1__PWM3_OUT) },
  401. 3
  402. },
  403. {
  404. {IOMUX_PADS(PAD_SD1_CLK__GPIO1_IO20) },
  405. IMX_GPIO_NR(1, 20),
  406. { 0, 0 },
  407. 0
  408. },
  409. };
  410. struct dio_cfg gw54xx_dio[] = {
  411. {
  412. { IOMUX_PADS(PAD_GPIO_9__GPIO1_IO09) },
  413. IMX_GPIO_NR(1, 9),
  414. { IOMUX_PADS(PAD_GPIO_9__PWM1_OUT) },
  415. 1
  416. },
  417. {
  418. { IOMUX_PADS(PAD_SD1_DAT2__GPIO1_IO19) },
  419. IMX_GPIO_NR(1, 19),
  420. { IOMUX_PADS(PAD_SD1_DAT2__PWM2_OUT) },
  421. 2
  422. },
  423. {
  424. { IOMUX_PADS(PAD_SD4_DAT1__GPIO2_IO09) },
  425. IMX_GPIO_NR(2, 9),
  426. { IOMUX_PADS(PAD_SD4_DAT1__PWM3_OUT) },
  427. 3
  428. },
  429. {
  430. { IOMUX_PADS(PAD_SD4_DAT2__GPIO2_IO10) },
  431. IMX_GPIO_NR(2, 10),
  432. { IOMUX_PADS(PAD_SD4_DAT2__PWM4_OUT) },
  433. 4
  434. },
  435. };
  436. struct dio_cfg gw551x_dio[] = {
  437. {
  438. { IOMUX_PADS(PAD_SD1_DAT2__GPIO1_IO19) },
  439. IMX_GPIO_NR(1, 19),
  440. { IOMUX_PADS(PAD_SD1_DAT2__PWM2_OUT) },
  441. 2
  442. },
  443. {
  444. { IOMUX_PADS(PAD_SD1_DAT1__GPIO1_IO17) },
  445. IMX_GPIO_NR(1, 17),
  446. { IOMUX_PADS(PAD_SD1_DAT1__PWM3_OUT) },
  447. 3
  448. },
  449. };
  450. struct dio_cfg gw552x_dio[] = {
  451. {
  452. { IOMUX_PADS(PAD_SD1_DAT0__GPIO1_IO16) },
  453. IMX_GPIO_NR(1, 16),
  454. { 0, 0 },
  455. 0
  456. },
  457. {
  458. { IOMUX_PADS(PAD_SD1_DAT2__GPIO1_IO19) },
  459. IMX_GPIO_NR(1, 19),
  460. { IOMUX_PADS(PAD_SD1_DAT2__PWM2_OUT) },
  461. 2
  462. },
  463. {
  464. { IOMUX_PADS(PAD_SD1_DAT1__GPIO1_IO17) },
  465. IMX_GPIO_NR(1, 17),
  466. { IOMUX_PADS(PAD_SD1_DAT1__PWM3_OUT) },
  467. 3
  468. },
  469. {
  470. {IOMUX_PADS(PAD_SD1_CLK__GPIO1_IO20) },
  471. IMX_GPIO_NR(1, 20),
  472. { 0, 0 },
  473. 0
  474. },
  475. {
  476. {IOMUX_PADS(PAD_CSI0_PIXCLK__GPIO5_IO18) },
  477. IMX_GPIO_NR(5, 18),
  478. { 0, 0 },
  479. 0
  480. },
  481. {
  482. {IOMUX_PADS(PAD_CSI0_DATA_EN__GPIO5_IO20) },
  483. IMX_GPIO_NR(5, 20),
  484. { 0, 0 },
  485. 0
  486. },
  487. {
  488. {IOMUX_PADS(PAD_CSI0_VSYNC__GPIO5_IO21) },
  489. IMX_GPIO_NR(5, 21),
  490. { 0, 0 },
  491. 0
  492. },
  493. {
  494. {IOMUX_PADS(PAD_CSI0_DAT4__GPIO5_IO22) },
  495. IMX_GPIO_NR(5, 22),
  496. { 0, 0 },
  497. 0
  498. },
  499. {
  500. {IOMUX_PADS(PAD_CSI0_DAT5__GPIO5_IO23) },
  501. IMX_GPIO_NR(5, 23),
  502. { 0, 0 },
  503. 0
  504. },
  505. {
  506. {IOMUX_PADS(PAD_CSI0_DAT7__GPIO5_IO25) },
  507. IMX_GPIO_NR(5, 25),
  508. { 0, 0 },
  509. 0
  510. },
  511. };
  512. struct dio_cfg gw553x_dio[] = {
  513. {
  514. { IOMUX_PADS(PAD_SD1_DAT0__GPIO1_IO16) },
  515. IMX_GPIO_NR(1, 16),
  516. { 0, 0 },
  517. 0
  518. },
  519. {
  520. { IOMUX_PADS(PAD_SD1_DAT2__GPIO1_IO19) },
  521. IMX_GPIO_NR(1, 19),
  522. { IOMUX_PADS(PAD_SD1_DAT2__PWM2_OUT) },
  523. 2
  524. },
  525. {
  526. { IOMUX_PADS(PAD_SD1_DAT1__GPIO1_IO17) },
  527. IMX_GPIO_NR(1, 17),
  528. { IOMUX_PADS(PAD_SD1_DAT1__PWM3_OUT) },
  529. 3
  530. },
  531. {
  532. { IOMUX_PADS(PAD_SD1_CMD__GPIO1_IO18) },
  533. IMX_GPIO_NR(1, 18),
  534. { IOMUX_PADS(PAD_SD1_CMD__PWM4_OUT) },
  535. 4
  536. },
  537. };
  538. /*
  539. * Board Specific GPIO
  540. */
  541. struct ventana gpio_cfg[GW_UNKNOWN] = {
  542. /* GW5400proto */
  543. {
  544. .gpio_pads = gw54xx_gpio_pads,
  545. .num_pads = ARRAY_SIZE(gw54xx_gpio_pads)/2,
  546. .dio_cfg = gw54xx_dio,
  547. .dio_num = ARRAY_SIZE(gw54xx_dio),
  548. .leds = {
  549. IMX_GPIO_NR(4, 6),
  550. IMX_GPIO_NR(4, 10),
  551. IMX_GPIO_NR(4, 15),
  552. },
  553. .pcie_rst = IMX_GPIO_NR(1, 29),
  554. .mezz_pwren = IMX_GPIO_NR(4, 7),
  555. .mezz_irq = IMX_GPIO_NR(4, 9),
  556. .rs485en = IMX_GPIO_NR(3, 24),
  557. .dioi2c_en = IMX_GPIO_NR(4, 5),
  558. .pcie_sson = IMX_GPIO_NR(1, 20),
  559. },
  560. /* GW51xx */
  561. {
  562. .gpio_pads = gw51xx_gpio_pads,
  563. .num_pads = ARRAY_SIZE(gw51xx_gpio_pads)/2,
  564. .dio_cfg = gw51xx_dio,
  565. .dio_num = ARRAY_SIZE(gw51xx_dio),
  566. .leds = {
  567. IMX_GPIO_NR(4, 6),
  568. IMX_GPIO_NR(4, 10),
  569. },
  570. .pcie_rst = IMX_GPIO_NR(1, 0),
  571. .mezz_pwren = IMX_GPIO_NR(2, 19),
  572. .mezz_irq = IMX_GPIO_NR(2, 18),
  573. .gps_shdn = IMX_GPIO_NR(1, 2),
  574. .vidin_en = IMX_GPIO_NR(5, 20),
  575. .wdis = IMX_GPIO_NR(7, 12),
  576. },
  577. /* GW52xx */
  578. {
  579. .gpio_pads = gw52xx_gpio_pads,
  580. .num_pads = ARRAY_SIZE(gw52xx_gpio_pads)/2,
  581. .dio_cfg = gw52xx_dio,
  582. .dio_num = ARRAY_SIZE(gw52xx_dio),
  583. .leds = {
  584. IMX_GPIO_NR(4, 6),
  585. IMX_GPIO_NR(4, 7),
  586. IMX_GPIO_NR(4, 15),
  587. },
  588. .pcie_rst = IMX_GPIO_NR(1, 29),
  589. .mezz_pwren = IMX_GPIO_NR(2, 19),
  590. .mezz_irq = IMX_GPIO_NR(2, 18),
  591. .gps_shdn = IMX_GPIO_NR(1, 27),
  592. .vidin_en = IMX_GPIO_NR(3, 31),
  593. .usb_sel = IMX_GPIO_NR(1, 2),
  594. .wdis = IMX_GPIO_NR(7, 12),
  595. .msata_en = GP_MSATA_SEL,
  596. .rs232_en = GP_RS232_EN,
  597. },
  598. /* GW53xx */
  599. {
  600. .gpio_pads = gw53xx_gpio_pads,
  601. .num_pads = ARRAY_SIZE(gw53xx_gpio_pads)/2,
  602. .dio_cfg = gw53xx_dio,
  603. .dio_num = ARRAY_SIZE(gw53xx_dio),
  604. .leds = {
  605. IMX_GPIO_NR(4, 6),
  606. IMX_GPIO_NR(4, 7),
  607. IMX_GPIO_NR(4, 15),
  608. },
  609. .pcie_rst = IMX_GPIO_NR(1, 29),
  610. .mezz_pwren = IMX_GPIO_NR(2, 19),
  611. .mezz_irq = IMX_GPIO_NR(2, 18),
  612. .gps_shdn = IMX_GPIO_NR(1, 27),
  613. .vidin_en = IMX_GPIO_NR(3, 31),
  614. .wdis = IMX_GPIO_NR(7, 12),
  615. .msata_en = GP_MSATA_SEL,
  616. .rs232_en = GP_RS232_EN,
  617. },
  618. /* GW54xx */
  619. {
  620. .gpio_pads = gw54xx_gpio_pads,
  621. .num_pads = ARRAY_SIZE(gw54xx_gpio_pads)/2,
  622. .dio_cfg = gw54xx_dio,
  623. .dio_num = ARRAY_SIZE(gw54xx_dio),
  624. .leds = {
  625. IMX_GPIO_NR(4, 6),
  626. IMX_GPIO_NR(4, 7),
  627. IMX_GPIO_NR(4, 15),
  628. },
  629. .pcie_rst = IMX_GPIO_NR(1, 29),
  630. .mezz_pwren = IMX_GPIO_NR(2, 19),
  631. .mezz_irq = IMX_GPIO_NR(2, 18),
  632. .rs485en = IMX_GPIO_NR(7, 1),
  633. .vidin_en = IMX_GPIO_NR(3, 31),
  634. .dioi2c_en = IMX_GPIO_NR(4, 5),
  635. .pcie_sson = IMX_GPIO_NR(1, 20),
  636. .wdis = IMX_GPIO_NR(5, 17),
  637. .msata_en = GP_MSATA_SEL,
  638. .rs232_en = GP_RS232_EN,
  639. },
  640. /* GW551x */
  641. {
  642. .gpio_pads = gw551x_gpio_pads,
  643. .num_pads = ARRAY_SIZE(gw551x_gpio_pads)/2,
  644. .dio_cfg = gw551x_dio,
  645. .dio_num = ARRAY_SIZE(gw551x_dio),
  646. .leds = {
  647. IMX_GPIO_NR(4, 7),
  648. },
  649. .pcie_rst = IMX_GPIO_NR(1, 0),
  650. .wdis = IMX_GPIO_NR(7, 12),
  651. },
  652. /* GW552x */
  653. {
  654. .gpio_pads = gw552x_gpio_pads,
  655. .num_pads = ARRAY_SIZE(gw552x_gpio_pads)/2,
  656. .dio_cfg = gw552x_dio,
  657. .dio_num = ARRAY_SIZE(gw552x_dio),
  658. .leds = {
  659. IMX_GPIO_NR(4, 6),
  660. IMX_GPIO_NR(4, 7),
  661. IMX_GPIO_NR(4, 15),
  662. },
  663. .pcie_rst = IMX_GPIO_NR(1, 29),
  664. .usb_sel = IMX_GPIO_NR(1, 7),
  665. .wdis = IMX_GPIO_NR(7, 12),
  666. .msata_en = GP_MSATA_SEL,
  667. },
  668. /* GW553x */
  669. {
  670. .gpio_pads = gw553x_gpio_pads,
  671. .num_pads = ARRAY_SIZE(gw553x_gpio_pads)/2,
  672. .dio_cfg = gw553x_dio,
  673. .dio_num = ARRAY_SIZE(gw553x_dio),
  674. .leds = {
  675. IMX_GPIO_NR(4, 10),
  676. IMX_GPIO_NR(4, 11),
  677. },
  678. .pcie_rst = IMX_GPIO_NR(1, 0),
  679. .vidin_en = IMX_GPIO_NR(5, 20),
  680. .wdis = IMX_GPIO_NR(7, 12),
  681. },
  682. };
  683. void setup_iomux_gpio(int board, struct ventana_board_info *info)
  684. {
  685. int i;
  686. /* iomux common to all Ventana boards */
  687. SETUP_IOMUX_PADS(gw_gpio_pads);
  688. /* OTG power off */
  689. gpio_request(GP_USB_OTG_PWR, "usbotg_pwr");
  690. gpio_direction_output(GP_USB_OTG_PWR, 0);
  691. if (board >= GW_UNKNOWN)
  692. return;
  693. /* board specific iomux */
  694. imx_iomux_v3_setup_multiple_pads(gpio_cfg[board].gpio_pads,
  695. gpio_cfg[board].num_pads);
  696. /* RS232_EN# */
  697. if (gpio_cfg[board].rs232_en) {
  698. gpio_request(gpio_cfg[board].rs232_en, "rs232_en#");
  699. gpio_direction_output(gpio_cfg[board].rs232_en, 0);
  700. }
  701. /* GW522x Uses GPIO3_IO23 for PCIE_RST# */
  702. if (board == GW52xx && info->model[4] == '2')
  703. gpio_cfg[board].pcie_rst = IMX_GPIO_NR(3, 23);
  704. /* assert PCI_RST# */
  705. gpio_request(gpio_cfg[board].pcie_rst, "pci_rst#");
  706. gpio_direction_output(gpio_cfg[board].pcie_rst, 0);
  707. /* turn off (active-high) user LED's */
  708. for (i = 0; i < ARRAY_SIZE(gpio_cfg[board].leds); i++) {
  709. char name[16];
  710. if (gpio_cfg[board].leds[i]) {
  711. sprintf(name, "led_user%d", i);
  712. gpio_request(gpio_cfg[board].leds[i], name);
  713. gpio_direction_output(gpio_cfg[board].leds[i], 1);
  714. }
  715. }
  716. /* MSATA Enable - default to PCI */
  717. if (gpio_cfg[board].msata_en) {
  718. gpio_request(gpio_cfg[board].msata_en, "msata_en");
  719. gpio_direction_output(gpio_cfg[board].msata_en, 0);
  720. }
  721. /* Expansion Mezzanine IO */
  722. if (gpio_cfg[board].mezz_pwren) {
  723. gpio_request(gpio_cfg[board].mezz_pwren, "mezz_pwr");
  724. gpio_direction_output(gpio_cfg[board].mezz_pwren, 0);
  725. }
  726. if (gpio_cfg[board].mezz_irq) {
  727. gpio_request(gpio_cfg[board].mezz_irq, "mezz_irq#");
  728. gpio_direction_input(gpio_cfg[board].mezz_irq);
  729. }
  730. /* RS485 Transmit Enable */
  731. if (gpio_cfg[board].rs485en) {
  732. gpio_request(gpio_cfg[board].rs485en, "rs485_en");
  733. gpio_direction_output(gpio_cfg[board].rs485en, 0);
  734. }
  735. /* GPS_SHDN */
  736. if (gpio_cfg[board].gps_shdn) {
  737. gpio_request(gpio_cfg[board].gps_shdn, "gps_shdn");
  738. gpio_direction_output(gpio_cfg[board].gps_shdn, 1);
  739. }
  740. /* Analog video codec power enable */
  741. if (gpio_cfg[board].vidin_en) {
  742. gpio_request(gpio_cfg[board].vidin_en, "anavidin_en");
  743. gpio_direction_output(gpio_cfg[board].vidin_en, 1);
  744. }
  745. /* DIOI2C_DIS# */
  746. if (gpio_cfg[board].dioi2c_en) {
  747. gpio_request(gpio_cfg[board].dioi2c_en, "dioi2c_dis#");
  748. gpio_direction_output(gpio_cfg[board].dioi2c_en, 0);
  749. }
  750. /* PCICK_SSON: disable spread-spectrum clock */
  751. if (gpio_cfg[board].pcie_sson) {
  752. gpio_request(gpio_cfg[board].pcie_sson, "pci_sson");
  753. gpio_direction_output(gpio_cfg[board].pcie_sson, 0);
  754. }
  755. /* USBOTG mux routing */
  756. if (gpio_cfg[board].usb_sel) {
  757. gpio_request(gpio_cfg[board].usb_sel, "usb_pcisel");
  758. gpio_direction_output(gpio_cfg[board].usb_sel, 0);
  759. }
  760. /* PCISKT_WDIS# (Wireless disable GPIO to miniPCIe sockets) */
  761. if (gpio_cfg[board].wdis) {
  762. gpio_request(gpio_cfg[board].wdis, "wlan_dis");
  763. gpio_direction_output(gpio_cfg[board].wdis, 1);
  764. }
  765. /* sense vselect pin to see if we support uhs-i */
  766. gpio_request(GP_SD3_VSELECT, "sd3_vselect");
  767. gpio_direction_input(GP_SD3_VSELECT);
  768. gpio_cfg[board].usd_vsel = !gpio_get_value(GP_SD3_VSELECT);
  769. }
  770. /* setup GPIO pinmux and default configuration per baseboard and env */
  771. void setup_board_gpio(int board, struct ventana_board_info *info)
  772. {
  773. const char *s;
  774. char arg[10];
  775. size_t len;
  776. int i;
  777. int quiet = simple_strtol(getenv("quiet"), NULL, 10);
  778. if (board >= GW_UNKNOWN)
  779. return;
  780. /* RS232_EN# */
  781. if (gpio_cfg[board].rs232_en) {
  782. gpio_direction_output(gpio_cfg[board].rs232_en,
  783. (hwconfig("rs232")) ? 0 : 1);
  784. }
  785. /* MSATA Enable */
  786. if (gpio_cfg[board].msata_en && is_cpu_type(MXC_CPU_MX6Q)) {
  787. gpio_direction_output(GP_MSATA_SEL,
  788. (hwconfig("msata")) ? 1 : 0);
  789. }
  790. /* USBOTG Select (PCISKT or FrontPanel) */
  791. if (gpio_cfg[board].usb_sel) {
  792. gpio_direction_output(gpio_cfg[board].usb_sel,
  793. (hwconfig("usb_pcisel")) ? 1 : 0);
  794. }
  795. /*
  796. * Configure DIO pinmux/padctl registers
  797. * see IMX6DQRM/IMX6SDLRM IOMUXC_SW_PAD_CTL_PAD_* register definitions
  798. */
  799. for (i = 0; i < gpio_cfg[board].dio_num; i++) {
  800. struct dio_cfg *cfg = &gpio_cfg[board].dio_cfg[i];
  801. iomux_v3_cfg_t ctrl = DIO_PAD_CFG;
  802. unsigned cputype = is_cpu_type(MXC_CPU_MX6Q) ? 0 : 1;
  803. if (!cfg->gpio_padmux[0] && !cfg->gpio_padmux[1])
  804. continue;
  805. sprintf(arg, "dio%d", i);
  806. if (!hwconfig(arg))
  807. continue;
  808. s = hwconfig_subarg(arg, "padctrl", &len);
  809. if (s) {
  810. ctrl = MUX_PAD_CTRL(simple_strtoul(s, NULL, 16)
  811. & 0x1ffff) | MUX_MODE_SION;
  812. }
  813. if (hwconfig_subarg_cmp(arg, "mode", "gpio")) {
  814. if (!quiet) {
  815. printf("DIO%d: GPIO%d_IO%02d (gpio-%d)\n", i,
  816. (cfg->gpio_param/32)+1,
  817. cfg->gpio_param%32,
  818. cfg->gpio_param);
  819. }
  820. imx_iomux_v3_setup_pad(cfg->gpio_padmux[cputype] |
  821. ctrl);
  822. gpio_requestf(cfg->gpio_param, "dio%d", i);
  823. gpio_direction_input(cfg->gpio_param);
  824. } else if (hwconfig_subarg_cmp(arg, "mode", "pwm") &&
  825. cfg->pwm_padmux) {
  826. if (!cfg->pwm_param) {
  827. printf("DIO%d: Error: pwm config invalid\n",
  828. i);
  829. continue;
  830. }
  831. if (!quiet)
  832. printf("DIO%d: pwm%d\n", i, cfg->pwm_param);
  833. imx_iomux_v3_setup_pad(cfg->pwm_padmux[cputype] |
  834. MUX_PAD_CTRL(ctrl));
  835. }
  836. }
  837. if (!quiet) {
  838. if (gpio_cfg[board].msata_en && is_cpu_type(MXC_CPU_MX6Q)) {
  839. printf("MSATA: %s\n", (hwconfig("msata") ?
  840. "enabled" : "disabled"));
  841. }
  842. if (gpio_cfg[board].rs232_en) {
  843. printf("RS232: %s\n", (hwconfig("rs232")) ?
  844. "enabled" : "disabled");
  845. }
  846. }
  847. }
  848. /* setup board specific PMIC */
  849. void setup_pmic(void)
  850. {
  851. struct pmic *p;
  852. u32 reg;
  853. i2c_set_bus_num(CONFIG_I2C_PMIC);
  854. /* configure PFUZE100 PMIC */
  855. if (!i2c_probe(CONFIG_POWER_PFUZE100_I2C_ADDR)) {
  856. debug("probed PFUZE100@0x%x\n", CONFIG_POWER_PFUZE100_I2C_ADDR);
  857. power_pfuze100_init(CONFIG_I2C_PMIC);
  858. p = pmic_get("PFUZE100");
  859. if (p && !pmic_probe(p)) {
  860. pmic_reg_read(p, PFUZE100_DEVICEID, &reg);
  861. printf("PMIC: PFUZE100 ID=0x%02x\n", reg);
  862. /* Set VGEN1 to 1.5V and enable */
  863. pmic_reg_read(p, PFUZE100_VGEN1VOL, &reg);
  864. reg &= ~(LDO_VOL_MASK);
  865. reg |= (LDOA_1_50V | LDO_EN);
  866. pmic_reg_write(p, PFUZE100_VGEN1VOL, reg);
  867. /* Set SWBST to 5.0V and enable */
  868. pmic_reg_read(p, PFUZE100_SWBSTCON1, &reg);
  869. reg &= ~(SWBST_MODE_MASK | SWBST_VOL_MASK);
  870. reg |= (SWBST_5_00V | (SWBST_MODE_AUTO << SWBST_MODE_SHIFT));
  871. pmic_reg_write(p, PFUZE100_SWBSTCON1, reg);
  872. }
  873. }
  874. /* configure LTC3676 PMIC */
  875. else if (!i2c_probe(CONFIG_POWER_LTC3676_I2C_ADDR)) {
  876. debug("probed LTC3676@0x%x\n", CONFIG_POWER_LTC3676_I2C_ADDR);
  877. power_ltc3676_init(CONFIG_I2C_PMIC);
  878. p = pmic_get("LTC3676_PMIC");
  879. if (p && !pmic_probe(p)) {
  880. puts("PMIC: LTC3676\n");
  881. /*
  882. * set board-specific scalar for max CPU frequency
  883. * per CPU based on the LDO enabled Operating Ranges
  884. * defined in the respective IMX6DQ and IMX6SDL
  885. * datasheets. The voltage resulting from the R1/R2
  886. * feedback inputs on Ventana is 1308mV. Note that this
  887. * is a bit shy of the Vmin of 1350mV in the datasheet
  888. * for LDO enabled mode but is as high as we can go.
  889. *
  890. * We will rely on an OS kernel driver to properly
  891. * regulate these per CPU operating point and use LDO
  892. * bypass mode when using the higher frequency
  893. * operating points to compensate as LDO bypass mode
  894. * allows the rails be 125mV lower.
  895. */
  896. /* mask PGOOD during SW1 transition */
  897. pmic_reg_write(p, LTC3676_DVB1B,
  898. 0x1f | LTC3676_PGOOD_MASK);
  899. /* set SW1 (VDD_SOC) */
  900. pmic_reg_write(p, LTC3676_DVB1A, 0x1f);
  901. /* mask PGOOD during SW3 transition */
  902. pmic_reg_write(p, LTC3676_DVB3B,
  903. 0x1f | LTC3676_PGOOD_MASK);
  904. /* set SW3 (VDD_ARM) */
  905. pmic_reg_write(p, LTC3676_DVB3A, 0x1f);
  906. }
  907. }
  908. }
  909. #ifdef CONFIG_FSL_ESDHC
  910. static struct fsl_esdhc_cfg usdhc_cfg = { USDHC3_BASE_ADDR };
  911. int board_mmc_init(bd_t *bis)
  912. {
  913. /* Only one USDHC controller on Ventana */
  914. SETUP_IOMUX_PADS(usdhc3_pads);
  915. usdhc_cfg.sdhc_clk = mxc_get_clock(MXC_ESDHC3_CLK);
  916. usdhc_cfg.max_bus_width = 4;
  917. return fsl_esdhc_initialize(bis, &usdhc_cfg);
  918. }
  919. int board_mmc_getcd(struct mmc *mmc)
  920. {
  921. /* Card Detect */
  922. gpio_request(GP_SD3_CD, "sd_cd");
  923. gpio_direction_input(GP_SD3_CD);
  924. return !gpio_get_value(GP_SD3_CD);
  925. }
  926. #endif /* CONFIG_FSL_ESDHC */