|
@@ -128,7 +128,7 @@ NESTED(mips_cache_reset, 0, ra)
|
|
|
move RA, ra
|
|
|
li t2, CONFIG_SYS_ICACHE_SIZE
|
|
|
li t3, CONFIG_SYS_DCACHE_SIZE
|
|
|
- li t4, CONFIG_SYS_CACHELINE_SIZE
|
|
|
+ li t8, CONFIG_SYS_CACHELINE_SIZE
|
|
|
|
|
|
li v0, MIPS_MAX_CACHE_SIZE
|
|
|
|
|
@@ -155,7 +155,7 @@ NESTED(mips_cache_reset, 0, ra)
|
|
|
* Initialize the I-cache first,
|
|
|
*/
|
|
|
move a1, t2
|
|
|
- move a2, t4
|
|
|
+ move a2, t8
|
|
|
PTR_LA t7, mips_init_icache
|
|
|
jalr t7
|
|
|
|
|
@@ -163,7 +163,7 @@ NESTED(mips_cache_reset, 0, ra)
|
|
|
* then initialize D-cache.
|
|
|
*/
|
|
|
move a1, t3
|
|
|
- move a2, t4
|
|
|
+ move a2, t8
|
|
|
PTR_LA t7, mips_init_dcache
|
|
|
jalr t7
|
|
|
|